現(xiàn)場可編程門陣列(fpga) 文章 進(jìn)入現(xiàn)場可編程門陣列(fpga)技術(shù)社區(qū)
5G NR小區(qū)搜索算法的研究及FPGA實(shí)現(xiàn)
- 隨著移動通信的高速發(fā)展,5G NR通信已經(jīng)進(jìn)入我們的日常生活,5G系統(tǒng)對信息傳輸制訂了全新標(biāo)準(zhǔn),基于5G NR的小區(qū)搜索相對于長期演進(jìn)(LTE)而言,對同步信號進(jìn)行了重新定義。文章詳細(xì)分析了5G NR系統(tǒng)的主輔同步信號(PSS&SSS),對其新增內(nèi)容進(jìn)行了研究,提出了適用于5G NR系統(tǒng)的小區(qū)搜索算法,使用MATLAB軟件對該算法的性能進(jìn)行了仿真分析,最后在FPGA上實(shí)現(xiàn)開發(fā)應(yīng)用。
- 關(guān)鍵字: 5G NR FPGA 小區(qū)搜索 PSS SSS 202105
賽靈思:以更高AI效能功耗比 支持邊緣運(yùn)算自主
- 邊緣運(yùn)算主要包含以下四個部分,低時延、AI算力、低功耗以及安全和保密,這四者是邊緣自主非常重要的組成部分,也是邊緣區(qū)別于工業(yè)和IoT的一個主要特點(diǎn),也就是用運(yùn)算資源來支持邊緣的自主,使它能夠獨(dú)立于云端。 賽靈思Versal AI Edge系列資深產(chǎn)品線經(jīng)理 Rehan Tahir賽靈思Versal AI Edge系列高級產(chǎn)品線經(jīng)理Rehan Tahir指出,當(dāng)賽靈思在2018年引入Versal ACAP的時候,首先推出的是Versal Core和Prime系列,用于云端和網(wǎng)絡(luò),然后推出了Vers
- 關(guān)鍵字: 賽靈思 FPGA ADAS
5G毫米波基帶數(shù)據(jù)傳輸?shù)难芯颗c實(shí)現(xiàn)
- 隨著通信技術(shù)的快速發(fā)展,5G已經(jīng)正式商用,5G的6G以下波段對傳輸有很高的要求,在6G以上的毫米波段要求的信號帶寬更大,數(shù)據(jù)傳輸速率更高,高速大帶寬信號要求基帶信號處理的速度將大大增加,對極高速數(shù)據(jù)流的實(shí)時處理和解析使測試變得更加困難,本文主要是研究與設(shè)計毫米波基帶數(shù)據(jù)的傳輸與實(shí)現(xiàn):前端DA的研究與設(shè)計、傳輸鏈路的FPGA實(shí)現(xiàn)以及毫米波數(shù)據(jù)的DSP接收處理過程,最后把實(shí)現(xiàn)流程成功應(yīng)用到5G測試儀表之中,驗(yàn)證了設(shè)計的正確性。
- 關(guān)鍵字: 202104 毫米波 FPGA 基帶數(shù)據(jù) DSP
基于FPGA的數(shù)字和模擬信號合成的彩色液晶顯示器
- 本文介紹了一款智能型高速模擬與數(shù)字信號合成的液晶顯示器。該顯示器采用雙FPGA作為主控芯片,利用視頻解碼芯片ADV7180將模擬信號解析為可供液晶屏顯示的RGB信號。
- 關(guān)鍵字: 202104 FPGA ADV7180 模擬與數(shù)字信號
基于數(shù)字集成電路的智能監(jiān)控與識別追蹤系統(tǒng)*
- 本設(shè)計基于FPGA硬件平臺實(shí)現(xiàn)了對一個區(qū)域場景的入侵檢測與追蹤識別,對檢測到的運(yùn)動物體作出人與動物的區(qū)分,能夠通過無線方式發(fā)送警報,且系統(tǒng)檢測具有較高的魯棒性。本系統(tǒng)以FPGA為核心單元,主要由五個模塊構(gòu)成:OV5640攝像頭模塊,DDR3數(shù)據(jù)儲存模塊、圖像數(shù)據(jù)處理模塊、蜂鳥E203 RISC-V SoC片上系統(tǒng)。系統(tǒng)整合與調(diào)試結(jié)果顯示,本設(shè)計在FPGA上采用了合適的算法搭建系統(tǒng),能對視頻圖像中的運(yùn)動目標(biāo)進(jìn)行實(shí)時、準(zhǔn)確的識別與追蹤。
- 關(guān)鍵字: Robei FPGA 動態(tài)目標(biāo)追蹤 實(shí)時圖像處理 背景差分法 202103
小尺寸高分辨率的微顯示系統(tǒng)設(shè)計及FPGA實(shí)現(xiàn)
- 尺寸與性能是微顯示系統(tǒng)的重要衡量指標(biāo),為了實(shí)現(xiàn)微顯示系統(tǒng)的小尺寸與高性能,通過對視頻圖像數(shù)據(jù)的實(shí)時處理計算,實(shí)現(xiàn)圖像的動態(tài)子像素融合,在FPGA上實(shí)現(xiàn)了電路,配合顯示芯片完成視頻圖像顯示。點(diǎn)屏的對比效果顯示,在節(jié)省了FPGA中74%存儲資源的同時提高了顯示芯片接近四倍的顯示分辨率,等效到顯示系統(tǒng)中能減少80%的芯片面積。這種微顯示系統(tǒng)同時解決了微型化與高分辨率的技術(shù)難關(guān),非常適合應(yīng)用于微顯示相關(guān)領(lǐng)域。
- 關(guān)鍵字: 微顯示系統(tǒng) 微顯示芯片 分辨率 子像素融合 FPGA 202103
CXL、CCIX 和 SmartNIC 下的 PCIe 5 將如何影響解決方案加速
- 與普通的 NIC 不同,SmartNIC 將會對 PCIe 總線提出更高的要求。CXL 和 CCIX 等第五代 PCIe 和協(xié)議在此背景下應(yīng)運(yùn)而生。不久之后,我們將能共享一致性存儲器、高速緩存,并建立多主機(jī)點(diǎn)對點(diǎn)連接。 正文:過去三十年間,基于服務(wù)器的計算歷經(jīng)多次飛躍式發(fā)展。上世紀(jì) 90 年代,業(yè)界從單插槽獨(dú)立服務(wù)器發(fā)展到服務(wù)器集群。緊接著在千禧年,產(chǎn)業(yè)首次看到雙插槽服務(wù)器,再后來,多核處理器也問世了。進(jìn)入下一個十年,GPU 的用途遠(yuǎn)遠(yuǎn)超出了處理圖形的范疇,我們見證了基于FPGA的加速器卡的興起
- 關(guān)鍵字: PCIe 5 FPGA 賽靈思
英特爾發(fā)布首款用于5G、人工智能、云端與邊緣的結(jié)構(gòu)化ASIC
- 2020年11月18日,在英特爾FPGA技術(shù)大會上,英特爾發(fā)布了全新可定制解決方案英特爾? eASIC N5X,幫助加速5G、人工智能、云端與邊緣工作負(fù)載的應(yīng)用性能。該可定制解決方案搭載了英特爾? FPGA兼容的硬件處理器系統(tǒng),是首個結(jié)構(gòu)化eASIC產(chǎn)品系列。英特爾? eASIC N5X通過FPGA中的嵌入式硬件處理器幫助客戶將定制邏輯與設(shè)計遷移到結(jié)構(gòu)化ASIC中,帶來了更低的單位成本,更快的性能和更低的功耗等好處。英特爾? eASIC N5X器件作為具有創(chuàng)新性的新產(chǎn)品,與FPGA相比最高可降低50%的核
- 關(guān)鍵字: eASIC 英特爾 FPGA
使用高速數(shù)據(jù)轉(zhuǎn)換器快速取得成功的關(guān)鍵
- 無論是設(shè)計測試和測量設(shè)備還是汽車激光雷達(dá)模擬前端(AFE),使用現(xiàn)代高速數(shù)據(jù)轉(zhuǎn)換器的硬件設(shè)計人員都面臨高頻輸入、輸出、時鐘速率和數(shù)字接口的嚴(yán)峻挑戰(zhàn)。問題可能包括與您的現(xiàn)場可編程門陣列(FPGA)相連、確信您的首個設(shè)計通道將起作用或確定在構(gòu)建系統(tǒng)之前如何對系統(tǒng)進(jìn)行最佳建模。本文中將仔細(xì)研究這些挑戰(zhàn)??焖俚南到y(tǒng)開發(fā)開始新的硬件設(shè)計之前,工程師經(jīng)常會在自己的測試臺上評估最重要的芯片。一旦獲得了運(yùn)行典型評估板所需的設(shè)備,組件評估通常會在理想情況的電源和信號源下進(jìn)行。TI大多數(shù)情況下會提供車載電源和時鐘,以便您可使
- 關(guān)鍵字: RF AMI AFE FPGA ADC
AMD欲擲重金收購賽靈思?今年半導(dǎo)體并購大手筆不斷
- 如果英偉達(dá)、Analog Devices和AMD交易落地,2020年將輕松超過2016年,成為半導(dǎo)體并購最多的第二年?! ?020年下半年,半導(dǎo)體行業(yè)迎來并購大潮?! ±^英偉達(dá)9月宣布400億美元收購芯片IP大廠ARM后,AMD也被報道稱或?qū)⒊赓Y超300億美元收購FPGA(Field Programmable Gate Array,現(xiàn)場可編程邏輯陣列)龍頭賽靈思。加上模擬芯片龍頭ADI今年7月宣布200億美元收購美信(Maxim),今年半導(dǎo)體行業(yè)并購規(guī)模將超900億美元?! ∶绹?dāng)?shù)貢r間10月8日,有
- 關(guān)鍵字: 英偉達(dá) AMD FPGA 賽靈思
Xilinx 面向不斷壯大的 5G O-RAN 虛擬基帶單元市場推出多功能電信加速器卡
- 自適應(yīng)和智能計算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.),近日宣布,面向 5G 網(wǎng)絡(luò)中的 O-RAN 分布式單元( O-DU )和虛擬基帶單元( vBBU )推出 T1 電信加速器卡。該加速卡采用經(jīng)現(xiàn)場驗(yàn)證的賽靈思芯片以及正在 5G 網(wǎng)絡(luò)中廣泛部署的 IP 開發(fā)而成,是行業(yè)唯一一款既能運(yùn)行 O-RAN 前傳協(xié)議,又能提供 L1 卸載功能的多功能 PCIe 尺寸規(guī)格的“二合一”板卡。憑借自身先進(jìn)的卸載功能,T1 卡大幅減少了之前系統(tǒng)所需的 CPU 核數(shù)量。與其它競爭方案相比,T1 卡不僅可以降低
- 關(guān)鍵字: CPU FPGA OEM O-RAN
用于下一代汽車專用集成電路(ASIC)的嵌入式現(xiàn)場可編程邏輯門陣列(eFPGA)
- 對于最近研究過新車的任何人來說,很難不注意到汽車電子產(chǎn)品的發(fā)展是多么的迅速。僅僅將三年前的汽車安全性技術(shù)與今天的技術(shù)進(jìn)行對比,您就會發(fā)現(xiàn)攝像頭數(shù)量已顯著增加,以支持諸如全景可視、駕駛員注意力分散監(jiān)測器、立體視覺攝像頭、前向攝像頭和多個后視攝像頭等應(yīng)用。除了攝像頭,系統(tǒng)功能也增強(qiáng)了,包括自動緊急制動、車道偏離警告、后方盲點(diǎn)檢測和交通標(biāo)志識別等。這一趨勢表明,汽車電子類產(chǎn)品在持續(xù)快速地創(chuàng)新,但這也給汽車原始設(shè)備制造商(OEM)帶來了全新的挑戰(zhàn),包括:●? ?當(dāng)研發(fā)一輛新車的平均時間從48個
- 關(guān)鍵字: ADAS ASIC ABS FSD ISP CPU GPU FPGA
現(xiàn)場可編程門陣列(fpga)介紹
您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473