arm+fpga 文章 進入arm+fpga技術社區(qū)
基于CPLD/FPGA的出租車計費器系統(tǒng)的設計實現(xiàn)
- 1 引言 隨著EDA技術的發(fā)展及大規(guī)模可編程邏輯器件CPLD/FPGA的出現(xiàn),電子系統(tǒng)的設計技術和工具發(fā)生了巨大的變化,通過EDA技術對CPLD/FP-GA編程開發(fā)產(chǎn)品,不僅成本低、周期短、可靠性高,而且可隨時在系統(tǒng)中修改其邏輯功能。本文介紹了一種以Altera公司可編程邏輯器件EP1K30TC144-3為控制核心,附加一定外圍電路組成的出租車計費器系統(tǒng)。 2 系統(tǒng)總體結(jié)構(gòu) 基于CPLD的出租車計費器的組成如圖1所示。各部分主要功能包括:信號輸入模塊對車輪傳感器傳送的脈沖信號進行計數(shù)(
- 關鍵字: 嵌入式系統(tǒng) 單片機 CPLD FPGA 計費器 嵌入式
基于FPGA的IDE硬盤接口卡的實現(xiàn)
- 引言 本文采用FPGA實現(xiàn)了IDE硬盤接口協(xié)議。系統(tǒng)提供兩套符合ATA-6規(guī)范的IDE接口,一個與普通IDE硬盤連接,另一個與計算機主板上的IDE接口相連。系統(tǒng)采用FPGA實現(xiàn)接口協(xié)議,完成接口數(shù)據(jù)的截獲、處理(在本文中主要是數(shù)據(jù)加密)和轉(zhuǎn)發(fā),支持PIO和Ultra DMA兩種數(shù)據(jù)傳輸模式。下面重點介紹用FPGA實現(xiàn)接口協(xié)議的方法。 1 IDE接口協(xié)議簡介 1.1 IDE接口引腳定義 IDE(Integrated Drive Electronics)即“電子集成驅(qū)動器”,又稱為A
- 關鍵字: 嵌入式系統(tǒng) 單片機 FPGA IDE硬盤 ATA-6 嵌入式
Actel FPGA 協(xié)助LYYN AB的技術平臺提高清晰度
- Actel 公司宣布專業(yè)從事視頻增強技術的瑞典LYYN AB公司已經(jīng)利用Actel的ProASIC3系列現(xiàn)場可編程門陣列 (FPGA) 器件開發(fā)出軟件和硬件視頻處理平臺,此舉進一步顯示了低功耗單芯片F(xiàn)PGA技術所具備的先進創(chuàng)新性。這個解決方案提高了視頻錄像的清晰度,可在雪、霧、水底淤泥和黑暗環(huán)境中提供更好的可見度。LYYN的產(chǎn)品主要用于遙控操作車輛 (ROV) 和飛機 (UAV) 以及便攜式設備如水底攝像機和先進的監(jiān)視系統(tǒng)等。
- 關鍵字: 嵌入式系統(tǒng) 單片機 Actel FPGA LYYN 嵌入式
基于ARM的MPEG4視頻解碼器
- 摘 要 詳細闡述了針對ARM平臺的MPEG4視頻解碼算法的優(yōu)化方法。實驗數(shù)據(jù)表明,優(yōu)化后的解碼器性能得到了全面提升。還結(jié)合ARM7TDMI的Easy ARM2200開發(fā)平臺,給出了嵌入式MPEG-4視頻解碼的實時實現(xiàn)。關鍵詞 ARM,MPEG4,嵌入系統(tǒng),視頻解碼器 1 引 言 本文旨在研究基于ARM微處理器的MPEG-4視頻解碼技術,主要應用在手持移動設備中。利用嵌入式系統(tǒng)實現(xiàn)MPEG-4視頻解碼,處
- 關鍵字: 消費電子 嵌入式系統(tǒng) 單片機 ARM MPEG4 視頻解碼器 消費電子
多核與多執(zhí)行緒的嵌入式系統(tǒng)解決方案
- 在嵌入式裝置中建置多核心(包含同質(zhì)或異質(zhì))以及多執(zhí)行緒技術,的確能帶來諸多效益,尤其是改進系統(tǒng)效能方面最為明顯。 盡管RISC嵌入式技術所面臨的挑戰(zhàn)越來越多,但是在維持以往嵌入式軟件資源兼容性的前提之下,能夠改善其未來適用性,并且有效提升新系統(tǒng)的效能表現(xiàn),使其不失為良好的解決方案。 應用決定多核或多緒 多核心與多執(zhí)行緒在效能表現(xiàn)上有其幫助,但是效能與這些技術的內(nèi)建其實并沒有絕對關系,會造成這樣的原因主要是應用環(huán)境的需求。以手機為例,整合于手機內(nèi)的SoC芯片雖然是屬于多核心架構(gòu)的一環(huán),但
- 關鍵字: 嵌入式系統(tǒng) 單片機 多核 ARM 處理器 嵌入式
基于DSP Builder的DDS設計及其FPGA實現(xiàn)
- 直接數(shù)字合成器,是采用數(shù)字技術的一種新型頻率合成技術,他通過控制頻率、相位增量的步長,產(chǎn)生各種不同頻率的信號。他具有一系列的優(yōu)點;較高的頻率分辨率;可以實現(xiàn)快速的頻率切換;在頻率改變時能夠保持相位的連續(xù);很容易實現(xiàn)頻率、相位和幅度的數(shù)控調(diào)制等。目前可采用專用芯片或可編程邏輯芯片實現(xiàn)DDS[1],專用的DDS芯片產(chǎn)生的信號波形、功能和控制方式固定,常不能滿足具體需要[2]??删幊踢壿嬈骷哂衅骷?guī)模大、工作速度快及可編程的硬件特點,并且開發(fā)周期短,易于升級,因為非常適合用于實現(xiàn)DDS。 1 DDS的
- 關鍵字: 嵌入式系統(tǒng) 單片機 DSP Builder DDS FPGA 嵌入式
基于FPGA的LDPC編碼器設計與實現(xiàn)
- 引言 低密度奇偶校驗(Low Density Parity Check Code,LDPC)碼是一類具有稀疏校驗矩陣的線性分組碼,不僅有逼近Shannon限的良好性能,而且譯碼復雜度較低, 結(jié)構(gòu)靈活,是近年信道編碼領域的研究熱點,目前已廣泛應用于深空通信、光纖通信、衛(wèi)星數(shù)字視頻和音頻廣播等領域。LDPC碼已成為第四代通信系統(tǒng)(4G)強有力的競爭者,而基于LDPC碼的編碼方案已經(jīng)被下一代衛(wèi)星數(shù)字視頻廣播標準DVB-S2采納。 編碼器實現(xiàn)指標分析 作為前向糾錯系統(tǒng)的重要部分,設計高速率低復
- 關鍵字: 嵌入式系統(tǒng) 單片機 LDPC FPGA 奇偶校驗 嵌入式
基于雙Nios II的紅外圖像實時Otsu局部遞歸分割算法設計
- 摘 要:針對傳統(tǒng)Otsu局部遞歸分割方法很難實時實現(xiàn)的局限性,提出了一種適合現(xiàn)場可編程門陣列(FPGA)中Nios II軟核處理器實現(xiàn)的快速Otsu局部遞歸分割算法,該算法的思路是把一次Otsu分割得到的目標區(qū)域作為新的圖像再進行一次Otsu分割,得到的結(jié)果作為最終分割閾值.利用并行Nios II和VHDL實現(xiàn)的硬件加速邏輯協(xié)同設計保證算法的實時實現(xiàn)。實驗結(jié)果表明,在不同的背景下,利用本文設計能夠?qū)崟r穩(wěn)定地對目標分割提取,具有較好的魯棒性。 關鍵字:FPGA&nb
- 關鍵字: 嵌入式系統(tǒng) 單片機 FPGA Nios II 0tsu分割 局部遞歸 嵌入式
基于CNN的紅外圖像預處理系統(tǒng)的研究與設計
- 摘要:本文設計了一個以FPGA為核心處理器實現(xiàn)紅外視頻圖像數(shù)字預處理的系統(tǒng),利用Altera公司提供的DE2開發(fā)板,把系統(tǒng)大部分的功能模塊集成在一片F(xiàn)PGA 上,大大優(yōu)化了整個系統(tǒng)的性能。該方案采用Altera公司推出的低成本、高密度的Cyclone Ⅱ系列FPGA,提高了系統(tǒng)的設計靈活性。細胞神經(jīng)網(wǎng)絡IP核的開發(fā),充分利用了細胞神經(jīng)網(wǎng)絡在圖像處理方面的優(yōu)勢,提高了整個系統(tǒng)的處理效率。實現(xiàn)了細胞神經(jīng)網(wǎng)絡的一種高效數(shù)字實現(xiàn)方案,并且采用分布式算法可以提供更高的運行速度。 關鍵詞 邊緣檢測;細胞神經(jīng)網(wǎng)絡;FP
- 關鍵字: 消費電子 邊緣檢測 細胞神經(jīng)網(wǎng)絡 FPGA 嵌入式 消費電子
基于FPGA的星地信道模擬系統(tǒng)的研究與設計
- 1 引 言 衛(wèi)星移動通信系統(tǒng)所能提供的業(yè)務的可行性與質(zhì)量在很大程度上受到衛(wèi)星與移動終端間信道特性的影響。研究這些影響,就需要在一定傳播特性下進行實驗。由于條件所限,不可能進行實時現(xiàn)場實驗,這在技術和經(jīng)費上都存在問題,所以采用一個能反映實際星地鏈路特性的信道模擬系統(tǒng)可以降低一些難度太大和成本超高的測試試驗的難度和成本,是一個很好的解決方法。 1.1 國內(nèi)外的研究狀況 目前有很多科研機構(gòu)和高校進行這方面的研究,例如:澳大利亞南澳大學研制出移動衛(wèi)星信道模擬器MSCS-1,該模擬器具有記錄和重
- 關鍵字: 嵌入式系統(tǒng) 單片機 FPGA 模擬系統(tǒng) 衛(wèi)星 嵌入式
SVS新多畫面產(chǎn)品Altera Cyclone III FPGA 大顯身手
- Altera宣布,Silicon視頻系統(tǒng)(SVS)公司選用了低成本、低功耗Cyclone® III FPGA來生產(chǎn)市場上最緊湊的高性價比多畫面產(chǎn)品。多畫面產(chǎn)品用于專業(yè)音頻/視頻、安全監(jiān)控和廣播監(jiān)視等需要多幅圖像顯示處理的應用中。 在新的SVS多畫面產(chǎn)品中,Cyclone III FPGA實現(xiàn)了色彩空間轉(zhuǎn)換、FIFO、時鐘轉(zhuǎn)換,支持所有的顯示分辨率。在以前的多畫面產(chǎn)品中,實現(xiàn)這些功能需要采用多個分立器件。 作為Altera® Cycl
- 關鍵字: 消費電子 SVS FPGA 視頻系統(tǒng) 消費電子
arm+fpga介紹
您好,目前還沒有人創(chuàng)建詞條arm+fpga!
歡迎您創(chuàng)建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473