<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> asic ip核

          視頻監(jiān)控智能化趨勢(shì)走強(qiáng),應(yīng)用方案誰(shuí)主浮沉?

          • 近些年,隨著全球安全意識(shí)提升,視頻監(jiān)控市場(chǎng)不斷增長(zhǎng)。盡管全球經(jīng)濟(jì)危機(jī)導(dǎo)致許多行業(yè)發(fā)展受阻,但ABIResear...
          • 關(guān)鍵字: FPGA  視頻監(jiān)控  DSP  ASIC  

          賽普拉斯和Cytech Global 簽訂分銷特許協(xié)議

          •   賽普拉斯半導(dǎo)體公司日前宣布Cytech Global 公司將在印度和東南亞國(guó)家銷售賽普拉斯全部專屬和可編程解決方案。Cytech的母公司Macnica與賽普拉斯在日本具有長(zhǎng)期成功的合作伙伴關(guān)系。近來(lái),Macnica 香港公司(Macnica 的子公司)開始在中國(guó)銷售賽普拉斯產(chǎn)品。雙方的合作協(xié)議即刻生效。   Cytech在亞太區(qū)的“需求創(chuàng)造引擎”擁有16個(gè)辦事處,超過(guò)200名雇員。其銷售隊(duì)伍技術(shù)背景深厚,能在整個(gè)設(shè)計(jì)過(guò)程中給與客戶大力協(xié)助。此外,該公司在銷售可編程和專屬解決方
          • 關(guān)鍵字: 賽普拉斯  PSoC  ASIC  

          安全芯片中密碼算法的多IP核集成方法

          • 信息社會(huì)中,基于密碼算法設(shè)計(jì)的安全芯片,能夠?yàn)橛脩舻拿舾行畔⑻峁┯行У臋C(jī)密性與完整性保護(hù)。信息化的不斷深入使得人們對(duì)信息安全服務(wù)的需求呈現(xiàn)使用簡(jiǎn)單化、功能多樣化、高度集成化等趨勢(shì)。這要求安全芯片在
          • 關(guān)鍵字: 安全芯片  IP核  密碼算法  集成方法    

          ADI推出新型微處理器監(jiān)控IC

          •   ADI最新推出用于監(jiān)控手持式工業(yè)設(shè)備、電信設(shè)備和其它便攜式應(yīng)用中的欠壓狀況的新型微處理器監(jiān)控電路,擴(kuò)充了其監(jiān)控 IC 系列。ADM6326 、ADM6328、ADM6346? 和 ADM6348? 監(jiān)控電路只需500nA 的超低供電電流,從而延長(zhǎng)了移動(dòng)裝置的電池續(xù)航時(shí)間。這些新型電路可為 DSP、ASIC、FPGA 和其它處理器電源的精密監(jiān)控提供低功耗選擇方案,以檢測(cè)可能導(dǎo)致系統(tǒng)故障的欠壓狀況。這些監(jiān)控 IC 可以監(jiān)控2.5V、3V、3.3V 和5V 電壓軌。ADM6326、ADM
          • 關(guān)鍵字: ADI  監(jiān)控電路  監(jiān)控IC  DSP  ASIC  FPGA   

          FPGA平臺(tái)漸成系統(tǒng)核心

          •   今天,F(xiàn)PGA已經(jīng)被應(yīng)用于系統(tǒng)的核心。無(wú)論是用來(lái)完成關(guān)鍵功能還是直接作為系統(tǒng)核心,今天的FPGA所提供的性能、功耗和容量都已經(jīng)達(dá)到甚至超過(guò)此前ASIC或ASSP的水平。   25年前,賽靈思公司共同創(chuàng)始人之一 Ross Freeman發(fā)明了FPGA(現(xiàn)場(chǎng)可編   程門陣列),僅憑一項(xiàng)專利,Ross就激發(fā)了一個(gè)行業(yè)的創(chuàng)新熱情。   很多電子設(shè)計(jì)師認(rèn)為,F(xiàn)GPA將是21世紀(jì)最重要的集成電路技術(shù)之一,而傳統(tǒng)門陣列和結(jié)構(gòu)陣列技術(shù)將退居到特殊的大批量應(yīng)用。在FPGA誕生之初,可編程邏輯主要用于系統(tǒng)外圍,作
          • 關(guān)鍵字: 賽靈思  FPGA  ASIC  ASSP  

          SoC原型驗(yàn)證領(lǐng)域FPGA應(yīng)用逐年增加

          •   近幾年來(lái),F(xiàn)PGA在驗(yàn)證SoC設(shè)計(jì)上的應(yīng)用發(fā)展非常迅速,這是因?yàn)殡S著半導(dǎo)體設(shè)計(jì)、制造工藝越來(lái)越先進(jìn),SoC、ASIC設(shè)計(jì)的規(guī)模變得越來(lái)越大,只采用傳統(tǒng)軟件仿真的方式,已經(jīng)不能夠充分地驗(yàn)證功能。另外,大量的前期軟件開發(fā)也需要一個(gè)接近SoC、ASIC設(shè)計(jì)的硬件原型。而采用FPGA來(lái)模擬芯片設(shè)計(jì)的原型,已被證明是最有效、最經(jīng)濟(jì)的方式。目前,用于 SoC原型驗(yàn)證的FPGA銷售額已增加到整個(gè)FPGA銷售的7%~9%,相信這一比例還將逐年提高。   SoC原型應(yīng)用對(duì)FPGA有一定的需求。比如規(guī)模通常需要比較大,
          • 關(guān)鍵字: FPGA  SoC  ASIC  

          PLD產(chǎn)業(yè)市場(chǎng)持續(xù)擴(kuò)大加速替代ASIC

          •   雖然PLD公司之間的競(jìng)爭(zhēng)一直非常激烈,但ASIC仍然是我們主要的競(jìng)爭(zhēng)對(duì)手。而競(jìng)爭(zhēng)的結(jié)果是客戶趨向于使用可編程解決方案。相信PLD產(chǎn)業(yè)會(huì)持續(xù)擴(kuò)大市場(chǎng)份額,加速替代ASIC。   在過(guò)去幾年中,半導(dǎo)體產(chǎn)業(yè)整體上經(jīng)歷了明顯的衰退。而這一衰退對(duì)于可編程邏輯器件(PLD)行業(yè)來(lái)講實(shí)際上卻是很好的發(fā)展機(jī)會(huì)。雖然PLD公司之間的競(jìng)爭(zhēng)一直非常激烈,但ASIC(專用集成電路)仍然是我們主要的競(jìng)爭(zhēng)對(duì)手。而競(jìng)爭(zhēng)的結(jié)果是客戶趨向于使用可編程解決方案。   相對(duì)于10年前,目前采用前沿技術(shù)實(shí)現(xiàn)一個(gè)ASIC設(shè)計(jì)的成本幾乎翻了
          • 關(guān)鍵字: PLD  ASIC  FPGA  40nm  

          FPGA為測(cè)試測(cè)量?jī)x器帶來(lái)獨(dú)特性能

          •   電子行業(yè)的設(shè)計(jì)工程師,在很多應(yīng)用領(lǐng)域包括通信、國(guó)防、醫(yī)療和教育等等,都在使用FPGA。在調(diào)試FPGA電路的時(shí)候,他們可能不知道,安捷倫的測(cè)量?jī)x器本身也使用了FPGA技術(shù),并且和FPGA供應(yīng)商在研發(fā)領(lǐng)域深入合作,甚至分享一些IP(知識(shí)產(chǎn)權(quán)),雙方從測(cè)量和調(diào)試的角度積累了大量的經(jīng)驗(yàn)。實(shí)際的設(shè)計(jì)往往會(huì)綜合使用FPGA和ASIC(專用芯片)來(lái)達(dá)到最佳效果,安捷倫在其示波器、邏輯分析儀、脈沖源、誤碼儀等產(chǎn)品中,正是采用這樣的綜合設(shè)計(jì)。   世上沒(méi)有完美的儀器,其設(shè)計(jì)總是在某一方面優(yōu)化、在某些方面作出妥協(xié)。以基
          • 關(guān)鍵字: 安捷倫  FPGA  ASIC  

          愛(ài)特梅爾推出SiliconCity柔性架構(gòu)

          •   愛(ài)特梅爾公司 (Atmel® Corporation)宣布推出用于90nm SiliconCity ASIC開發(fā)的全新定制架構(gòu),可為客戶提供最高每平方毫米350,000門電路數(shù)目,達(dá)到標(biāo)準(zhǔn)單元ASIC的門密度范圍。SiliconCity柔性架構(gòu)可讓設(shè)計(jì)人員針對(duì)多種產(chǎn)品變化型款,創(chuàng)建獨(dú)特的基礎(chǔ)晶圓架構(gòu),同時(shí)通過(guò)設(shè)計(jì)復(fù)用大幅縮短客戶的設(shè)計(jì)時(shí)間,減少非經(jīng)常性工程(NRE)成本,并降低開發(fā)風(fēng)險(xiǎn)。   使用SiliconCity柔性架構(gòu)開發(fā)ASIC,可以降低掩模成本,提高上市速度。愛(ài)特梅爾公司北美AS
          • 關(guān)鍵字: Atmel  ASIC  90nm  SiliconCity  AVR  

          AMBA息線SOC系統(tǒng)IP核的即插即用研究

          • 引 言
            SoC設(shè)計(jì)的快速發(fā)展是以IP核復(fù)用為基礎(chǔ)的。IP核的復(fù)用極大地提高了SoC系統(tǒng)設(shè)計(jì)的開發(fā)效率,SoC 片上總線的選擇是IP核間集成與互連的關(guān)鍵技術(shù)之一。目前片上總線的標(biāo)準(zhǔn)協(xié)議眾多,如ARM公司提出的AMBA總線
          • 關(guān)鍵字: AMBA  SOC  息線  IP核    

          LAN芯片市場(chǎng)前景分析

          •   2003年開始,全球經(jīng)濟(jì)逐漸由谷底緩慢回升,不僅歐美日三大經(jīng)濟(jì)體的經(jīng)濟(jì)成長(zhǎng)率開始出現(xiàn)溫和的增長(zhǎng),代表企業(yè)及一般消費(fèi)民眾對(duì)市場(chǎng)信心看法的PMI指數(shù)和消費(fèi)者信心指數(shù)(CCI)表現(xiàn)自2004年開始亦逐步改善。不過(guò),現(xiàn)階段全球市場(chǎng)改善的原因卻來(lái)自于企業(yè)生產(chǎn)成本的降低而非生產(chǎn)力的提升,在企業(yè)未來(lái)仍將以增加營(yíng)運(yùn)效能、提升生產(chǎn)力和降低營(yíng)運(yùn)成本的投資前提下,企業(yè)對(duì)于數(shù)據(jù)網(wǎng)絡(luò)設(shè)備的投資意向在現(xiàn)在亦有明顯的改善。這里我們針對(duì)GigabitEthernet產(chǎn)品升級(jí)浪潮、設(shè)備業(yè)商采用ASSP比重等角度,來(lái)進(jìn)行全球有線局域網(wǎng)絡(luò)
          • 關(guān)鍵字: Nortel  LAN  ASIC  

          基于EDA軟件和FPGA的IP核保護(hù)技術(shù)

          • 隨著電路復(fù)雜性的增加,越來(lái)越多的設(shè)計(jì)者開始采用擁有知識(shí)產(chǎn)權(quán)的、設(shè)計(jì)良好的功能模塊來(lái)加快系統(tǒng)開發(fā)。因此,需要相應(yīng)的技術(shù)手段保護(hù)這些功能模塊不被非法復(fù)制、篡改或竊取。針對(duì)FPGA開發(fā)中的知識(shí)產(chǎn)權(quán)保護(hù)問(wèn)題,提出一種結(jié)合EDA軟件和FPGA的IP(Intellectual Proterty)核保護(hù)方法,有效的防止IP核被竊取,以及防止最終在FPGA上實(shí)現(xiàn)設(shè)計(jì)的非法復(fù)制。
          • 關(guān)鍵字: FPGA  EDA  軟件  IP核    

          發(fā)展國(guó)內(nèi)硅知識(shí)產(chǎn)權(quán)若干建議

          •   發(fā)展國(guó)內(nèi)硅知識(shí)產(chǎn)權(quán),首先要重視高端通用IP核研發(fā)、驗(yàn)證與評(píng)估。   SoC實(shí)現(xiàn)的重要途徑是復(fù)用高質(zhì)量的成熟IP。而IP設(shè)計(jì)和驗(yàn)證是高質(zhì)量IP開發(fā)流程中兩個(gè)不可或缺的部分。應(yīng)該看到,由于國(guó)內(nèi)IP供應(yīng)商在產(chǎn)品和技術(shù)上不夠成熟,國(guó)外有成熟產(chǎn)品的IP供應(yīng)商難以提供全面的本地技術(shù)支持等因素,SoC設(shè)計(jì)者和IP開發(fā)者都提出IP核評(píng)測(cè)的迫切需求。尤其是隨著工藝的不斷進(jìn)步及IP復(fù)雜度的不斷提高,IP設(shè)計(jì)和驗(yàn)證也面臨著越來(lái)越多的挑戰(zhàn)。所以,根據(jù)SoC/IP系統(tǒng)的特點(diǎn),提高驗(yàn)證的效率和驗(yàn)證的可重用性,創(chuàng)建新的驗(yàn)證解決方
          • 關(guān)鍵字: IC設(shè)計(jì)  SoC  IP核  集成電路  

          山東華芯半導(dǎo)體研發(fā)中心“起航”

          •   記者從省科技廳獲悉,山東華芯半導(dǎo)體有限公司與山東信息通信技術(shù)研究院管理中心日前正式簽署協(xié)議,其運(yùn)營(yíng)管理的山東華芯集成電路設(shè)計(jì)研發(fā)中心,入駐山東信息通信技術(shù)研究院,開展研發(fā)工作。這意味著高新區(qū)在打造集成電路產(chǎn)業(yè)高地方面又邁出了重要一步。   山東華芯半導(dǎo)體有限公司成立于2008年5月,一期注冊(cè)資本3億元,由浪潮電子信息產(chǎn)業(yè)股份有限公司、山東省高新技術(shù)投資有限公司、濟(jì)南高新控股集團(tuán)有限公司各出資1億元發(fā)起設(shè)立,是一家專門從事集成電路產(chǎn)業(yè)投資、技術(shù)和產(chǎn)品研發(fā)、生產(chǎn)和銷售的高新技術(shù)企業(yè)。近期,華芯公司成功收
          • 關(guān)鍵字: 浪潮  IP核  存儲(chǔ)系統(tǒng)芯片  

          基于FPGA IP核的FFT實(shí)現(xiàn)

          • 對(duì)于FFT而言,很多領(lǐng)域都提出了其高速實(shí)時(shí)運(yùn)算的要求。利用FFT IP核實(shí)現(xiàn)FFT算法,并在cycloneⅡ系列的EP2C70F896C8器件上設(shè)計(jì)出處理速度為69.58 MHz的24位512點(diǎn)復(fù)數(shù)FFT處理器需29.3 μs,該方法具有效率高、速度快、周期短、靈活性強(qiáng)等特點(diǎn)。仿真結(jié)果表明此方法具有良好性能。
          • 關(guān)鍵字: FPGA  FFT  IP核    
          共678條 27/46 |‹ « 25 26 27 28 29 30 31 32 33 34 » ›|

          asic ip核介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條asic ip核!
          歡迎您創(chuàng)建該詞條,闡述對(duì)asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。    創(chuàng)建詞條

          asic ip核專欄文章

          更多

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();