EEPW首頁(yè) >>
主題列表 >>
asic ip核
asic ip核 文章 進(jìn)入asic ip核技術(shù)社區(qū)
低功耗SoC存儲(chǔ)器設(shè)計(jì)選擇
- 當(dāng)今的設(shè)計(jì)師面對(duì)無(wú)數(shù)的挑戰(zhàn):一方面他們必須滿(mǎn)足高技術(shù)產(chǎn)品不斷擴(kuò)展的特性需求,另一方面卻不得不受到無(wú)線和電池裝置的電源限制。沒(méi)有任何技術(shù)在這方面的要求比SoC的設(shè)計(jì)更為明顯,在這種設(shè)計(jì)中,高級(jí)工藝比從前復(fù)雜的多。然而,上述技術(shù)造成了新的電源問(wèn)題。現(xiàn)代SoC系統(tǒng)的關(guān)鍵之一就是:嵌入存儲(chǔ)器在芯片中的比例在不斷增長(zhǎng)。當(dāng)存儲(chǔ)器開(kāi)始主導(dǎo)SoC時(shí),應(yīng)用節(jié)能技術(shù)使存儲(chǔ)器獲得系統(tǒng)電源變得十分重要。重要問(wèn)題之一就是:在系統(tǒng)結(jié)構(gòu)方面,是嵌入系統(tǒng)存儲(chǔ)器還是把存儲(chǔ)器放在SoC之外。在以前的技術(shù)中,電源不是要考慮的一個(gè)主要因素,而成
- 關(guān)鍵字: Mosys SoC ASIC
基于ARM內(nèi)核的手持設(shè)備SoC
- 摘 要:本文研究并開(kāi)發(fā)了一款針對(duì)手持設(shè)備、內(nèi)嵌ARM7TDMI內(nèi)核的系統(tǒng)芯片。在設(shè)計(jì)這款芯片的過(guò)程中,MP3算法的軟硬件分割和芯片的低功耗設(shè)計(jì)是主要挑戰(zhàn)。本文介紹了該系統(tǒng)芯片的結(jié)構(gòu),并著重介紹了軟硬件分割和低功耗設(shè)計(jì)技術(shù)。關(guān)鍵詞:系統(tǒng)芯片;低功耗;ARM;MP3 引言隨著半導(dǎo)體技術(shù)的進(jìn)步和芯片設(shè)計(jì)方法—IP重用技術(shù)的出現(xiàn),SoC在消費(fèi)類(lèi)電子產(chǎn)品中已經(jīng)越來(lái)越普遍。本課題組去年啟動(dòng)了稱(chēng)為Garfield的SoC項(xiàng)目。Garfield定義為一款面向中低端PDA的
- 關(guān)鍵字: ARM MP3 低功耗 系統(tǒng)芯片 SoC ASIC
利用SoC單片機(jī)的多功能數(shù)據(jù)采集卡
- 摘 要:本文介紹了一種SoC單片機(jī)控制的多功能數(shù)據(jù)采集卡,在輸入通道中增加程控濾波、程控增益放大器和多級(jí)陷波電路,采集卡的功能選擇和參數(shù)改變均由SoC單片機(jī)軟件控制。本文給出了關(guān)鍵部分的電路圖、元件參數(shù)和實(shí)測(cè)數(shù)據(jù)。關(guān)鍵詞:SoC 單片機(jī);程控放大;程控陷波 引言目前大多數(shù)的數(shù)據(jù)采集卡并不能適應(yīng)工業(yè)控制現(xiàn)場(chǎng)或像野外那樣存在多種噪聲干擾的使用環(huán)境,特別是對(duì)50Hz工頻干擾及其諧波干擾無(wú)法起到抑制作用。在這種情況下,采集到的數(shù)據(jù)往往有很多錯(cuò)誤或者采集卡無(wú)法正常工作。本數(shù)據(jù)采
- 關(guān)鍵字: SoC 單片機(jī) 程控放大 程控陷波 SoC ASIC
基于C*SoC200的32位稅控機(jī)專(zhuān)用系統(tǒng)芯片設(shè)計(jì)
- 摘 要:本文首先介紹了一個(gè)32位嵌入式稅控機(jī)專(zhuān)用系統(tǒng)芯片C3118的功能、結(jié)構(gòu)和特點(diǎn),然后分析了一個(gè)自動(dòng)化程度很高的SoC設(shè)計(jì)平臺(tái)——C*SoC200,對(duì)該平臺(tái)的主要結(jié)構(gòu)和功能進(jìn)行了分析。關(guān)鍵詞:IP;SoC;平臺(tái);仿真 引言2003年7月,中國(guó)國(guó)家質(zhì)量監(jiān)督檢驗(yàn)檢疫總局發(fā)布了由稅控機(jī)國(guó)家標(biāo)準(zhǔn)制定委員會(huì)制定的稅控收款機(jī)國(guó)家標(biāo)準(zhǔn)。并將陸續(xù)出臺(tái)一系列的管理法規(guī)。為了滿(mǎn)足國(guó)家標(biāo)準(zhǔn)的要求,各稅控機(jī)生產(chǎn)廠家都在積極使用32位MCU開(kāi)發(fā)符合新規(guī)范的稅控機(jī)。而32位的嵌入式稅控機(jī)專(zhuān)用
- 關(guān)鍵字: IP SoC 仿真 平臺(tái) SoC ASIC
合理選擇SoC架構(gòu)
- 找到價(jià)格、性能和功耗的最佳結(jié)合點(diǎn)實(shí)際上就確保贏得了SoC設(shè)計(jì),但說(shuō)起來(lái)容易做起來(lái)難。在實(shí)際可用的雙芯核架構(gòu)、可編程加速器和數(shù)百萬(wàn)門(mén)FPGA出現(xiàn)以前,一種80:20法則用起來(lái)很奏效:如果計(jì)算負(fù)荷的80%為數(shù)據(jù)處理,那么選擇RISC架構(gòu),在RISC中實(shí)施信號(hào)處理。而當(dāng)今面臨太多的架構(gòu)選擇,差別甚微,用單一處理器架構(gòu)來(lái)解決優(yōu)化問(wèn)題已不可能。一種較為成功的方法是通過(guò)將計(jì)算資源與特性集匹配來(lái)實(shí)現(xiàn)。將一種復(fù)雜系統(tǒng)映射到硅中,在相當(dāng)程度上依賴(lài)于設(shè)計(jì)是在現(xiàn)有SoC上實(shí)現(xiàn)還是從頭做起。對(duì)于前一種情況,系統(tǒng)設(shè)計(jì)師應(yīng)從了解四個(gè)
- 關(guān)鍵字: TI SoC ASIC
可配置系統(tǒng)級(jí)驗(yàn)證環(huán)境加速SoC開(kāi)發(fā)
- 利用嵌入式硅IP可以縮短SoC設(shè)計(jì)所需的開(kāi)發(fā)時(shí)間,這已成為眾所公認(rèn)的事實(shí)。但要從完工后的整個(gè)系統(tǒng)角度出發(fā),整合及驗(yàn)證來(lái)自多家廠商的元件,需要相當(dāng)?shù)臅r(shí)間和努力,然而它們卻常被忽略。這會(huì)對(duì)嵌入式軟件開(kāi)發(fā)人員造成額外負(fù)擔(dān),因?yàn)樗麄冃枰猄oC的外圍和接口以及處理器的精確模型,才能在設(shè)計(jì)投片之前,針對(duì)正在開(kāi)發(fā)的SoC,迅速完成應(yīng)用固件的測(cè)試及除錯(cuò)。如果SoC平臺(tái)以可配置處理器和外圍IP為基礎(chǔ),這些IP又來(lái)自多家供貨商,這種情形就更加重要,因?yàn)樵O(shè)計(jì)人員必須確認(rèn)在特定配置下,每個(gè)元件的功能不會(huì)影響到其它元件的工作。除此
- 關(guān)鍵字: ARC SoC ASIC
雙層AMBA總線設(shè)計(jì)及其在SoC芯片設(shè)計(jì)中的應(yīng)用
- 摘 要:AMBA總線是目前主流的片上總線。本文給出的雙層AMBA總線設(shè)計(jì)能極大地提高總線帶寬,并使系統(tǒng)架構(gòu)更為靈活。文章詳細(xì)介紹了此設(shè)計(jì)的實(shí)現(xiàn),并從兩個(gè)方面對(duì)兩種總線方式進(jìn)行了比較。關(guān)鍵詞:雙層AMBA總線;總線帶寬;SoC 引言一般說(shuō)來(lái),SoC芯片是由片上芯核、用戶(hù)設(shè)計(jì)的IP核以及將這兩者集成在一起的總線組成的。片上芯核決定了使用何種片上總線以及芯片的體系結(jié)構(gòu)。ARM系列嵌入式微處理器憑借其高性能、低功耗的特點(diǎn)占據(jù)了市場(chǎng)的主要份額,ARM7TDMI因其相對(duì)低廉的價(jià)格
- 關(guān)鍵字: SoC 雙層AMBA總線 總線帶寬 SoC ASIC
基于SOPC技術(shù)的事故現(xiàn)場(chǎng)處理平臺(tái)設(shè)計(jì)與實(shí)現(xiàn)
- 摘 要:本文介紹了利用SOPC設(shè)計(jì)方法,以Altera公司的Nios軟核處理器為核心完成的事故現(xiàn)場(chǎng)處理平臺(tái)的設(shè)計(jì)。就其中最重要的兩部分——SCCB總線控制模塊和SRAM讀寫(xiě)控制模塊的具體實(shí)現(xiàn)做了詳細(xì)介紹,并給出了SRAM寫(xiě)控制器的實(shí)際仿真結(jié)果。最后,總結(jié)了SOPC的設(shè)計(jì)方法。關(guān)鍵詞:SOPC;事故現(xiàn)場(chǎng)處理平臺(tái);IP核;SCCB總線引言當(dāng)前移動(dòng)警務(wù)的廣泛應(yīng)用,使得交警在事故現(xiàn)場(chǎng)就能夠?qū)φ厥滤緳C(jī)和車(chē)輛進(jìn)行現(xiàn)場(chǎng)處理。但是,大部分的應(yīng)用只是停留在車(chē)牌號(hào)碼等非常簡(jiǎn)單的文本數(shù)據(jù)的傳
- 關(guān)鍵字: IP核 SCCB總線 SOPC 事故現(xiàn)場(chǎng)處理平臺(tái)
混合信號(hào)電路設(shè)計(jì)技術(shù)研究
- 摘 要:本文針對(duì)航天電子系統(tǒng)小型化發(fā)展的特殊要求,提出在星載電子系統(tǒng)中進(jìn)行混合信號(hào)電路設(shè)計(jì),重點(diǎn)探討了混合信號(hào)電路設(shè)計(jì)技術(shù)所面臨的問(wèn)題及其對(duì)策,并以星載計(jì)算機(jī)的下行信道設(shè)計(jì)為例,對(duì)航天微電子系統(tǒng)的混合信號(hào)設(shè)計(jì)進(jìn)行了初步探索。關(guān)鍵詞: 系統(tǒng)級(jí)芯片;混合信號(hào);設(shè)計(jì)流程;IP核引言航天市場(chǎng)的需求帶動(dòng)了衛(wèi)星技術(shù)的發(fā)展,微型、納型甚至皮型衛(wèi)星的研究已成為航天技術(shù)研究的熱點(diǎn)。微電子技術(shù)、系統(tǒng)集成技術(shù)、微機(jī)電技術(shù)、微組裝技術(shù)以及輕型結(jié)構(gòu)材料技術(shù)的發(fā)展使得衛(wèi)星進(jìn)一步小型化成為可能。從星
- 關(guān)鍵字: IP核 混合信號(hào) 設(shè)計(jì)流程 系統(tǒng)級(jí)芯片
Cypress推出小體積高集成度PSoCTM器件
- 賽普拉斯半導(dǎo)體公司的子公司——賽普拉斯微系統(tǒng)公司 (Cypress MicroSystems) 近日宣布:其體積最小、集成度最高的可編程系統(tǒng)級(jí)芯片 (PSoCTM) 混合信號(hào)陣列已進(jìn)入批量生產(chǎn)銷(xiāo)售階段。除了4個(gè)可配置模擬部件和4個(gè)可配置數(shù)字部件之外,CY8C21x34器件還提供了用于程序存儲(chǔ)器的8K字節(jié)快閃存儲(chǔ)器和用于數(shù)據(jù)存儲(chǔ)的512字節(jié)SRAM,從而使其成為對(duì)成本敏感的消費(fèi)類(lèi)和工業(yè)控制應(yīng)用(比如觸摸感應(yīng)控制屏、安全傳感器和控制、智能型溫度、壓力和流量傳感器、大型傳感器陣列、風(fēng)扇控制器和電池充電器等)的理
- 關(guān)鍵字: Cypress SoC ASIC
開(kāi)放核協(xié)議—IP核在SoC設(shè)計(jì)中的接口技術(shù)
- 摘 要:本文介紹了IP核的概念及其在SoC設(shè)計(jì)中的應(yīng)用,討論了為提高IP核的復(fù)用能力而采用的IP核與系統(tǒng)的接口技術(shù)。 關(guān)鍵詞:SoC;IP核;OCP引言隨著半導(dǎo)體技術(shù)的發(fā)展,深亞微米工藝加工技術(shù)允許開(kāi)發(fā)上百萬(wàn)門(mén)級(jí)的單芯片,已能夠?qū)⑾到y(tǒng)級(jí)設(shè)計(jì)集成到單個(gè)芯片中即實(shí)現(xiàn)片上系統(tǒng)SoC。IP核的復(fù)用是SoC設(shè)計(jì)的關(guān)鍵,但困難在于缺乏IP核與系統(tǒng)的接口標(biāo)準(zhǔn),因此,開(kāi)發(fā)統(tǒng)一的IP核接口標(biāo)準(zhǔn)對(duì)提高IP核的復(fù)用意義重大。本文簡(jiǎn)單介紹IP核概念,然后從接口標(biāo)準(zhǔn)的角度討論在SoC設(shè)計(jì)中提高I
- 關(guān)鍵字: IP核 OCP SoC SoC ASIC
在測(cè)控系統(tǒng)中用IP核實(shí)現(xiàn)D/A轉(zhuǎn)換
- 采用數(shù)字化技術(shù)、在測(cè)控系統(tǒng)中用IP核實(shí)現(xiàn)D/A轉(zhuǎn)換,并且在1片可編程邏輯器件中實(shí)現(xiàn)。
- 關(guān)鍵字: 測(cè)控系統(tǒng) IP核 轉(zhuǎn)換
Cadence混合信號(hào)SoC設(shè)計(jì)技術(shù)在ICSICT 2004獲得好評(píng)
- 中國(guó)每三年舉辦一次的固態(tài)和集成電路技術(shù)國(guó)際會(huì)議(International Conference on Solid-State and Integrated-Circuit Technology,ICSICT)是目前在中國(guó)召開(kāi)的集成電路和微電子技術(shù)領(lǐng)域最高級(jí)別和最大的國(guó)際會(huì)議。它提供了一個(gè)展示固態(tài)和集成電路領(lǐng)域最新發(fā)展的國(guó)際交流平臺(tái),為提高中國(guó)集成電路技術(shù)的學(xué)術(shù)水平和推動(dòng)中國(guó)集成電路產(chǎn)業(yè)的發(fā)展起到了十分積極的作用。固態(tài)器件、集成電路、工藝技術(shù)、先進(jìn)材料和其它相關(guān)的所有研究領(lǐng)域都屬于會(huì)議的討論范圍。&nbs
- 關(guān)鍵字: Cadence SoC ASIC
QuickLogic可編程SOC系列瞄準(zhǔn)數(shù)字媒體應(yīng)用
- 嵌入式標(biāo)準(zhǔn)產(chǎn)品(ESPs)的先驅(qū)企業(yè)QuickLogic公司(Nasdaq股票代碼: QUIK)于今天日發(fā)布了QL92xxx 系列可編程片上系統(tǒng)器件(ProgrammableSOC)的。該系列產(chǎn)品系列以廣受歡迎的以QuickMIPS 產(chǎn)品系列中的的QL902M為 為基礎(chǔ)并,內(nèi)置了了專(zhuān)為用于嵌入式數(shù)字媒體應(yīng)用的器件而設(shè)計(jì)的附加預(yù)編程模塊。該系列的首款產(chǎn)品為QL92010,其中內(nèi)置了了一個(gè)IDE控制器。秉承QuickLogic一貫專(zhuān)注努力于提供有線/無(wú)線IP網(wǎng)絡(luò)數(shù)字媒體傳輸和處理的芯片解決方案的傳統(tǒng),Quic
- 關(guān)鍵字: QuickLogic SoC ASIC
asic ip核介紹
您好,目前還沒(méi)有人創(chuàng)建詞條asic ip核!
歡迎您創(chuàng)建該詞條,闡述對(duì)asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473