<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> asic ip

          JPEG解碼器IP核的設(shè)計與實現(xiàn)

          • 摘要:介紹了基于靜止圖像壓縮標準JPEG解碼器IP核的設(shè)計與實現(xiàn)。設(shè)計采用適于硬件實現(xiàn)的IDCT算法結(jié)構(gòu),通過增加運算并行度和流水線技術(shù)相結(jié)合的方法以提高處理速度。根據(jù)Huffman碼流特點,采用新的Huffman并行解碼硬
          • 關(guān)鍵字: 實現(xiàn)  設(shè)計  IP  解碼器  JPEG  

          ASIC后端設(shè)計中的時鐘樹綜合

          • 摘要:時鐘樹綜合是當今集成電路設(shè)計中的重要環(huán)節(jié),因此在FFT處理器芯片的版圖設(shè)計過程中,為了達到良好的布局效果,采用時序驅(qū)動布局,同時限制了布局密度;為了使時鐘偏移盡可能少,采用了時鐘樹自動綜合和手動修改
          • 關(guān)鍵字: ASIC  后端設(shè)計  時鐘樹    

          Synopsys推出動態(tài)解析度自適應(yīng)解碼器軟件優(yōu)化版本

          •   全球領(lǐng)先的半導(dǎo)體設(shè)計、驗證和制造軟件及知識產(chǎn)權(quán)(IP)供應(yīng)商新思科技有限公司(Synopsys, Inc., 納斯達克股票市場代碼:SNPS)日前宣布推出動態(tài)解析度自適應(yīng)(DRA)解碼器軟件的優(yōu)化版本,主要面向已廣泛應(yīng)用的DesignWare? ARC? Sound AS211SFX 和各種AS221BD 音頻處理器。
          • 關(guān)鍵字: Synopsys  DRA  IP  

          賽靈思變革生態(tài)系統(tǒng)加速可編程平臺主流應(yīng)用進程

          •   日前, 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX))宣布,為建立新的 FPGA 應(yīng)用市場, 賽靈思公司將通過其開放式平臺以及對業(yè)界重要標準的支持變革生態(tài)系統(tǒng), 推動賽靈思聯(lián)盟計劃向縱深層次發(fā)展。作為該計劃的一部分, 賽靈思將幫助 FPGA 用戶根據(jù)其具體的設(shè)計與開發(fā)要求更方便快捷地找到理想的合作伙伴, 同時提升客戶與賽靈思聯(lián)盟計劃成員合作時的滿意度和質(zhì)量。   賽靈思合作伙伴生態(tài)系統(tǒng)及聯(lián)盟高級總監(jiān) Dave Tokic 指出: “客戶開始越來
          • 關(guān)鍵字: Xilinx  ASIC  ASSP  

          三大系列28nm器件成功融入主流高端ASIC和ASSP市場

          •   自上世紀80年代中期FPGA作為1,500 ASIC等效門器件首次進入市場以來,F(xiàn)PGA已經(jīng)取得了長足的發(fā)展。二十年后,隨著賽靈思新款7系列的推出,F(xiàn)PGA準備實踐其曾經(jīng)的承諾,即在某天完全取代ASIC,成為電子行業(yè)的主流邏輯IC。隨著7系列FPGA的推出,通過更低的傳統(tǒng)上由ASIC和ASSP占據(jù)主要地位的中低批量應(yīng)用市場的總擁有成本,同時為大批量應(yīng)用市場提供等同的總擁有成本,賽靈思進而從PLD生產(chǎn)商搖身一變成為了一流的邏輯IC供應(yīng)商。另外,這種總擁有成本上的優(yōu)勢與傳統(tǒng)上FPGA能夠加速產(chǎn)品面市和降低
          • 關(guān)鍵字: Xilinx  28nm  ASIC  ASSP  

          WCDMA/GSM核心網(wǎng)絡(luò)中的IP技術(shù)

          • 大多數(shù)移動運營商已經(jīng)在網(wǎng)絡(luò)中引入了基于分組的傳輸技術(shù)。無論是通過WAP服務(wù)器接入企業(yè)網(wǎng),運營商變成互聯(lián)網(wǎng)業(yè)務(wù)提供商,還是建立GPRS網(wǎng)絡(luò),IP網(wǎng)絡(luò)都正在被引入。而與此同時,有些運營商則引入了異步轉(zhuǎn)移模式骨干網(wǎng)來
          • 關(guān)鍵字: 技術(shù)  IP  網(wǎng)絡(luò)  核心  WCDMA/GSM  

          智能卡控制器IP核的設(shè)計與實現(xiàn)

          • 摘要:本文介紹了一款兼容ISO7816-3協(xié)議的智能卡控制器IP核。該IP核能實現(xiàn)對智能卡的探測、電源管理、復(fù)位和...
          • 關(guān)鍵字: ASIC  ISO7816  智能卡  IP核  Verilog  語言  

          基于H.323協(xié)議的IP視頻會議服務(wù)質(zhì)量技術(shù)

          • 近年來,基于H.323的IP視頻會議系統(tǒng)得到了很大的發(fā)展,已經(jīng)具備了公眾運營的條件,而實現(xiàn)這一條件,服務(wù)質(zhì)量是關(guān)鍵。本文從兩個層面:網(wǎng)絡(luò)層面和業(yè)務(wù)層面給出了IP視頻會議的服務(wù)質(zhì)量技術(shù)?!?關(guān)鍵詞:H.323;IP視頻會
          • 關(guān)鍵字: 會議服務(wù)  質(zhì)量  技術(shù)  視頻  IP  H.323  協(xié)議  基于  

          基于PCI IP核的碼流接收卡的設(shè)計

          • 基于PCI IP核的碼流接收卡的設(shè)計,本文介紹了一種基于Altera公司的PCI接口IP核的DVB碼流接收系統(tǒng)的硬件設(shè)計方案及設(shè)計要點的分析。該設(shè)計采用Altera公司的新一代FPGA芯片EP1C12和PCI IP核以及高速串行數(shù)據(jù)通信接收芯片,實現(xiàn)DVB-ASI信號的接收。
            關(guān)鍵
          • 關(guān)鍵字: 設(shè)計  接收  IP  PCI  基于  

          ASIC和FPGA的優(yōu)勢與劣勢

          • ASIC和FPGA的優(yōu)勢與劣勢,ASIC和FPGA具有不同的價值主張,在作出選擇前必須仔細評估。兩種種技術(shù)對比。這里介紹了ASIC和FPGA 的優(yōu)勢與劣勢:FPGA與ASIC的設(shè)計優(yōu)勢
            FPGA 的設(shè)計優(yōu)勢
          • 關(guān)鍵字: 劣勢  優(yōu)勢  FPGA  ASIC  

          精確時鐘同步確保IP網(wǎng)電信級特性

          • 回顧以太網(wǎng)同步技術(shù)的發(fā)展,我們曾在以太網(wǎng)上用過互聯(lián)網(wǎng)網(wǎng)絡(luò)時間協(xié)議NTP(Network Time Protocol)技術(shù),簡單網(wǎng)絡(luò)時間協(xié)議SNTP(Simple Network Time Protocol)技術(shù),GPS技術(shù)或用T1/E1和以太網(wǎng)組成混合網(wǎng)絡(luò)來增加以太網(wǎng)
          • 關(guān)鍵字: 電信  特性  IP  確保  時鐘  同步  精確  

          新出現(xiàn)的SoC FPGA上的策略考慮

          • 集成了FPGA架構(gòu)、硬核CPU子系統(tǒng)以及其他硬核IP的半導(dǎo)體器件SoCFPGA已經(jīng)發(fā)展到了一個“關(guān)鍵點”,它在今...
          • 關(guān)鍵字: SoC  FPGA  硬核  IP  嵌入式系統(tǒng)  Altera  

          IP視頻監(jiān)控系統(tǒng)存儲設(shè)備選型指導(dǎo)

          • 近年來,模擬視頻監(jiān)控系統(tǒng)的市場份額在不斷縮水,正如人們所期望的,IP視頻監(jiān)控逐漸深入人心。確實,IP視頻監(jiān)控解決了傳統(tǒng)監(jiān)控布線繁瑣的問題,可是它也帶來了新的問題?! ∧M攝像機達到650線便已是最高水平,然而
          • 關(guān)鍵字: 選型  指導(dǎo)  存儲設(shè)備  監(jiān)控系統(tǒng)  視頻  IP  

          SPI IP核及其在微投影系統(tǒng)中的應(yīng)用

          • 摘要:介紹了SPI總線控制器IP核的硬件結(jié)構(gòu)與應(yīng)用方法,并著重介紹了該IP核在微投影系統(tǒng)中的使用,以完成微顯示芯片的初始化。實驗表明,該SPI總線接口使用靈活,便于移植,并且穩(wěn)定可靠。
            關(guān)鍵詞:SPI總線控制器;N
          • 關(guān)鍵字: 系統(tǒng)  應(yīng)用  投影  及其  IP  SPI  
          共1301條 44/87 |‹ « 42 43 44 45 46 47 48 49 50 51 » ›|

          asic ip介紹

          您好,目前還沒有人創(chuàng)建詞條asic ip!
          歡迎您創(chuàng)建該詞條,闡述對asic ip的理解,并與今后在此搜索asic ip的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();