asic-to-fpga 文章 進入asic-to-fpga技術社區(qū)
基于FPGA的雙路可移相任意波形發(fā)生器
- 本文論述了利用用FPGA來開發(fā)DDS函數(shù)發(fā)生器的總體設計思路,詳細討論了任意波形產生、頻率精確調整、雙路移相輸出、PWM調制波產生、D/A轉換與濾波電路、鍵盤與顯示等諸方面軟硬件實現(xiàn)方法。 整個設計
- 關鍵字: DDS 任意波形發(fā)生器 FPGA
基于FPGA的水聲信號高速采集存儲系統(tǒng)的設計與實現(xiàn)
- 介紹了一種基于FPGA的水聲信號數(shù)據(jù)采集與存儲系統(tǒng)的設計與實現(xiàn),給出了系統(tǒng)的總體方案,并對各部分硬件和軟件的設計進行了詳細描述。系統(tǒng)以FPGA作為數(shù)據(jù)的控制處理核心,以存儲容量達2 GB的大容量NAND型Flash作為存儲介質。該系統(tǒng)主要由數(shù)據(jù)采集模塊、數(shù)據(jù)存儲模塊和RS-232串行通信模塊組成,具有穩(wěn)定可靠、體積小、功耗低、存儲容量大等特點,實驗證明該系統(tǒng)滿足設計要求。
- 關鍵字: 數(shù)據(jù)采集 Flash FPGA
基于FPGA的全數(shù)字交流伺服系統(tǒng)信號處理
- 在交流伺服驅動系統(tǒng)概念的基礎上,提出了基于ACTEL現(xiàn)場可編程邏輯器件APA300的光電編碼器與光柵尺信號處理電路設計原理,該電路由4倍頻細分、辨向電路、計數(shù)電路組成,信號處理模塊通過VHDL語言實現(xiàn)。
- 關鍵字: 交流伺服系統(tǒng) VHDL FPGA 光柵尺信號處理
基于FPGA的全數(shù)字鎖相環(huán)路的設計
- 介紹了應用VHDL技術設計嵌入式全數(shù)字鎖相環(huán)路的方法。詳細敘述了其工作原理和設計思想,并用可編程邏輯器件FPGA予以實現(xiàn)。
- 關鍵字: VHDL 數(shù)字鎖相環(huán) FPGA
asic-to-fpga介紹
您好,目前還沒有人創(chuàng)建詞條asic-to-fpga!
歡迎您創(chuàng)建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。 創(chuàng)建詞條
熱門主題
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
