<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> asic

          Xilinx UltraScale 架構(gòu)—業(yè)界首款A(yù)SIC級All Programmable架構(gòu)

          • 現(xiàn)在,人們需要采用一種創(chuàng)新型架構(gòu)來管理數(shù)百Gbps的系統(tǒng)性能,以實現(xiàn)全線速下的智能處理能力,并擴展至Tb級性能和每秒10億次浮點運算水平。
          • 關(guān)鍵字: 賽靈思  DSP  ASIC  UltraScale  RAM  

          常見問題解答:賽靈思采用首個ASIC級UltraScale可

          • 1. 賽靈思將在2013年7月10日宣布推出什么產(chǎn)品? 賽靈思宣布20nm兩項新的行業(yè)第一,延續(xù)28nm工藝節(jié)點上一系列業(yè)界創(chuàng)新優(yōu)勢: middot; 賽靈思宣布開始投片半導(dǎo)體行業(yè)首款20nm器件以及投片PLD行業(yè)首款20nm All
          • 關(guān)鍵字: UltraScale  ASIC  賽靈思  可編程    

          ASIC設(shè)計服務(wù)何去何從?高端應(yīng)用和中國客戶是兩大關(guān)鍵詞

          • “Is ASIC dead ?”這是剛剛落下帷幕的2013“深圳(國際)集成電路創(chuàng)新與應(yīng)用展”(China IC Expo,簡稱CICE)上業(yè)界熱議的一個話題。的確,現(xiàn)如今FPGA越來越“強勢”,越來越多地將ARM核、MCU、DSP等融合進來,在性能和功耗上對ASIC進行全面圍堵。不只如此,當(dāng)硅制造技術(shù)進入到28nm甚至更低節(jié)點時,芯片制造動輒上百萬美金的NRE費用也讓系統(tǒng)設(shè)計公司吃不消。
          • 關(guān)鍵字: 富士通  ASIC  FPGA  

          安森美與空客合作開發(fā)飛行控制計算機的復(fù)雜ASIC

          • 推動高能效創(chuàng)新的安森美半導(dǎo)體(ON Semiconductor,美國納斯達克上市代號:ONNN)與領(lǐng)先的飛機制造商空中客車(簡稱“空客”)完成合作開發(fā)及投產(chǎn)一款復(fù)雜的專用集成電路(ASIC),應(yīng)用于空客A350 XWB寬體飛機的飛行控制計算機。這定制硅方案的代號為JEKYLL,使用了安森美半導(dǎo)體內(nèi)部的110納米(nm)工藝技術(shù),在安森美半導(dǎo)體美國俄勒岡州的Gresham工廠制造。
          • 關(guān)鍵字: 安森美  半導(dǎo)體  D0-254  ASIC  

          HDB3編碼器ASIC的設(shè)計

          • 在數(shù)字通信領(lǐng)域中,HDB3碼是一種非常適合在基帶信號傳輸系統(tǒng)中傳輸?shù)拇a型,并保持了AMI的優(yōu)點。為了滿足用戶的需求,提高通信系統(tǒng)工作穩(wěn)定性,HDB3編碼器專用集成電路(ASIC)集成了插“V”、插“B”和“V”碼極性糾正模塊,通過仿真和硬件驗證,它可以有效消除傳輸信號中的直流成分和很小的低頻成分,可以實現(xiàn)基帶信號在基帶信道中直接傳輸與提取,同時能很好地提取定時信號。
          • 關(guān)鍵字: 設(shè)計  ASIC  編碼器  HDB3  

          自動化產(chǎn)業(yè)升級帶來工業(yè)全新生命力

          • 半導(dǎo)體科技將自動化與智能化帶入了工業(yè)生產(chǎn)在線,讓工業(yè)生產(chǎn)的速度與效率大幅提升。盡管因此搶走不少勞工的飯...
          • 關(guān)鍵字: 自動化  ASIC  FPGA  

          AMD成立半訂制業(yè)務(wù)部門 搶客制化ASIC市場

          •   美商超微(AMD)宣布正式成立半訂制業(yè)務(wù)部門(Semi-CustomBusinessUnit,SCBU),基于超微在中央處理器、繪圖芯片核心、多媒體等領(lǐng)域龐大的知識產(chǎn)權(quán)(IP),將針對客戶需求訂制專屬的特殊應(yīng)用芯片(ASIC)。   AMD已經(jīng)拿下索尼PS4、微軟Xbox720等新款游戲機ASIC訂單,未來也將搶進智能電視及機頂盒等市場,對于國內(nèi)設(shè)計服務(wù)及ASIC廠來說,將帶來不小的競爭壓力。   AMD早在一年多前就已公開討論進入ASIC市場的策略理念,SCBU部門在去年底就已經(jīng)組成,而超微現(xiàn)在
          • 關(guān)鍵字: AMD  處理器  ASIC  

          ASIC都去哪兒了?

          • 上周在看了我的朋友Dave Jones拆解一臺舊的Fluke 91 ScopeMeter DSO(數(shù)字采樣示波器)的視頻時,我突然發(fā)現(xiàn),這款有20年歷史的測試設(shè)備標志著ASIC設(shè)計歷時10年的衰落正開始顯著加速。
          • 關(guān)鍵字: 賽靈思  ASIC  ASSP  ARM  

          富士通半導(dǎo)體獲海思半導(dǎo)體策略ASIC合作

          •   富士通半導(dǎo)體(上海)有限公司于日前宣布其獲得海思半導(dǎo)體策略ASIC合作伙伴榮譽。富士通的高速IP解決方案和ASIC設(shè)計服務(wù),是海思授予其這一榮譽的關(guān)鍵所在。   由于不斷升級的處理速度和越來越復(fù)雜的調(diào)制解調(diào)算法,現(xiàn)代通信芯片往往會集成數(shù)億個同時工作的晶體管和超高速的模擬互聯(lián)IP。而在這樣的芯片上,領(lǐng)先工藝所帶來的物理設(shè)計收斂會變得越來越困難,片上巨大規(guī)模的數(shù)字電路對超高速模擬IP的串?dāng)_也變得越來越明顯,如何在很短的設(shè)計周期內(nèi)去盡可能的定義和優(yōu)化全芯片的低功耗策略,如何協(xié)同考慮封裝設(shè)計來包容超高的功耗
          • 關(guān)鍵字: 富士通  ASIC  半導(dǎo)體  

          中國汽車半導(dǎo)體市場年末反彈

          •   據(jù)IHS iSuppli公司的中國研究報告,盡管需求比前幾年放緩,但2012年中國汽車半導(dǎo)體市場仍有望強勁增長9.7%。政府激勵措施在第四季度促進了中國汽車市場的增長。   今年中國汽車半導(dǎo)體市場營業(yè)收入預(yù)計達到41億美元,高于2011年的38億美元。明年,中國總體汽車半導(dǎo)體營業(yè)收入將增長12%,達到46億美元。2011-2016年,中國汽車半導(dǎo)體市場的復(fù)合年度增長率將達11%,如圖所示。    ?   圖:中國汽車半導(dǎo)體市場營業(yè)收入預(yù)測   這種增長令人鼓舞。中國消費者要求汽
          • 關(guān)鍵字: 汽車  半導(dǎo)體  ASIC  

          Cadence合成技術(shù)為Renesas微系統(tǒng)公司加快生產(chǎn)時間

          • 全球電子設(shè)計創(chuàng)新領(lǐng)先企業(yè) Cadence 設(shè)計系統(tǒng)公司 (NASDAQ:CDNS) 日前宣布 Renesas 微系統(tǒng)有限公司已采用 Cadence? Encounter? RTL Compiler 用于綜合實現(xiàn),尤其是將復(fù)雜 ASIC 設(shè)計的芯片利用率提高了 15%,面積減少了 8.4%,加速了實現(xiàn)周期并降低了成本。
          • 關(guān)鍵字: Cadence  Renesas  微系統(tǒng)  ASIC  

          超低噪聲混合信號芯片 助力醫(yī)療CT性能顯著提升

          •   2012年11月14日,奧地利微電子宣布開始供應(yīng)新款高集成ASIC,在較低的X射線劑量下,幫助西門子新型計算機斷層掃描(CT)光探測器模塊提供更高分辨率的圖像。奧地利微電子公司是全球領(lǐng)先的高性能模擬IC和傳感器解決方案的設(shè)計者及制造商,專為消費通信、醫(yī)療電子、汽車應(yīng)用行業(yè)服務(wù)。   作為西門子新型Stellar CT光探測器模塊的組成部分,奧地利微電子的ASIC可捕捉并數(shù)字化病人身體的圖像。它在一個層疊骰子型(3D集成式)配置結(jié)構(gòu)內(nèi),將一個高分辨率光電二極管同一個低噪聲模數(shù)轉(zhuǎn)換器(ADC)整合在了一
          • 關(guān)鍵字: 西門子  ASIC  CT  

          Bluetooth ASIC及其嵌入式應(yīng)用

          • 1 引言 Bluetooth(藍牙)作為新的短程無線電通信技術(shù),可以隨時隨地用無線接口來代替有線電纜連接,可應(yīng)用于多種通 ...
          • 關(guān)鍵字: Bluetooth  ASIC  PH2401  

          AES加密算法的高速低功耗ASIC設(shè)計

          • 摘 要:本文提出了一個AES加密算法的高速低功耗ASIC設(shè)計方案,使用Synopsys設(shè)計流程和VeriSilicON 0.18mu;m CMOS工藝,實現(xiàn)了最高工作頻率410MHz,數(shù)據(jù)吞吐率5.23Gbps,功耗為58 mW。采用改進算法(T盒算法),將輪變
          • 關(guān)鍵字: ASIC  AES  加密算法  低功耗    

          淺談FPGA與ASIC的設(shè)計優(yōu)勢

          • ASIC 和 FPGA 具有不同的價值主張,選擇其中之一之前,一定要對其進行仔細評估。2種技術(shù)的比較信息非常豐富。這里介紹了ASIC和FPGA的優(yōu)勢與劣勢。FPGA 和 ASIC 的設(shè)計優(yōu)勢比較FPGA 的設(shè)計優(yōu)勢更快的面市時間 - 無需布
          • 關(guān)鍵字: FPGA  ASIC    
          共512條 12/35 |‹ « 10 11 12 13 14 15 16 17 18 19 » ›|

          asic介紹

          ASIC(Application Specific Integrated Circuit)是專用集成電路。 目前,在集成電路界ASIC被認為是一種為專門目的而設(shè)計的集成電路。是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計、制造的集成電路。ASIC的特點是面向特定用戶的需求,ASIC在批量生產(chǎn)時與通用集成電路相比具有體積更小、功耗更低、可靠性提高、性能提高、保密性增強、成本降低等優(yōu)點。 ASIC分 [ 查看詳細 ]

          asic專欄文章

          更多

          熱門主題

          FPGA-to-ASIC    RH-ASIC    Innovasic    ASIC/COT    ASIC、FPGA和DSP    Octasic    Basic    專用集成電路(ASIC)    ASIC-to-FPGA    樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();