<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> avant fpga

          小梅哥和你一起深入學習FPGA之串口調(diào)試(一)(上)

          •   大家好,這幾天在各個論壇上,經(jīng)常就有人在向我咨詢基于FPGA的串口通信代碼,大部分都是在網(wǎng)上下載一個現(xiàn)成的代碼,但是在使用中就遇到了各種問題,于是就發(fā)到了論壇上來求助。在閱讀了他們的代碼之后,我發(fā)現(xiàn)幾乎出自同一個版本(目前確定為特權同學的基于EPM240入門實驗的代碼)。他們在調(diào)試這個代碼的時候,經(jīng)常存在這樣幾個問題:1、部分人對該串口通訊模塊完全不理解,對每句話,甚至每個模塊的功能都不理解;2、部分人采用最原始的畫波形的方式來對該模塊進行仿真,結果無法得到仿真結果;3、部分人不會使用modelsim
          • 關鍵字: FPGA  串口調(diào)試  

          ASDF:精細粒度異構助力創(chuàng)新, Altera將進入大FPGA時代

          •   “數(shù)十個合作伙伴,數(shù)百家客戶,數(shù)千計的工程師,這三股強大的力量構成了Altera SoC大的生態(tài)系統(tǒng),也是Altera在SoC領域投入5年所獲得的成就。”Altera公司嵌入式處理營銷資深總監(jiān)Chris Balough在一年一度的Altera SoC開發(fā)者大會上自豪地表示。   
          • 關鍵字: Altera  FPGA  

          Altera榮獲Frost & Sullivan全球FPGA技術創(chuàng)新領先獎

          •   Altera公司榮獲分析公司Frost & Sullivan的全球FPGA技術創(chuàng)新領先獎,表彰Altera在技術特性和未來業(yè)務價值方面更勝一籌。該獎項彰顯Altera在其Arria® 10 FPGA中實現(xiàn)IEEE 754單精度硬核浮點DSP (數(shù)字信號處理)模塊——處理速率高達1.5 TFLOPS (每秒萬億次浮點運算),進一步提高了數(shù)字系統(tǒng)設計的能效和生產(chǎn)效率。Altera的可編程器件幫助客戶針對大數(shù)據(jù)和搜索應用、數(shù)據(jù)中心加速、軍事通信和高性能計算等需要高精度
          • 關鍵字: Altera  FPGA  

          使用面向FPGA的OpenCL設計兩百萬點頻域濾波器

          • 快速傅里葉變換(FFT)是信號處理應用的基礎。FPGA供應商一直以來提供了運行良好的FFT庫,處理適配到FPGA片內(nèi)存儲器中的大量數(shù)據(jù)。但是,如果數(shù)據(jù)規(guī)模太大,應該如何應對? 為解決這一問題,F(xiàn)PGA設計人員現(xiàn)在必須要做出設計決定,這些決定互相糾纏在一起,例如,片內(nèi)FFT內(nèi)核的配置選擇,其數(shù)量,它們怎樣連接并訪問外部存儲器,多個內(nèi)核之間的同步等。分析所有這類設計決定就是要能夠很好的結合現(xiàn)有產(chǎn)品,在HDL中編程,這會非常耗時,而且?guī)砹诵阅軉栴}。采用OpenCL等高級編程語言,能夠很快的完成系統(tǒng)設計分析。本
          • 關鍵字: FPGA  頻域濾波器  OpenCL  201511  

          OpenPOWER+CAPI實現(xiàn)第二代分布計算

          • 本文介紹了CAPI技術,并給出基于CAPI應用的三個案例。
          • 關鍵字: CAPI  CPU  FPGA  201511  

          在Xilinx FPGA上快速實現(xiàn)JESD204B

          •   簡介   JESD204是一種連接數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)和邏輯器件的高速串行接口,該標準的 B 修訂版支持高達 12.5 Gbps串行數(shù)據(jù)速率,并可確保 JESD204 鏈路具有可重復的確定性延遲。隨著轉(zhuǎn)換器的速度和分辨率不斷提升,JESD204B接口在ADI高速轉(zhuǎn)換器和集成RF收發(fā)器中也變得更為常見。此外,F(xiàn)PGA和ASIC中靈活的串行器/解串器(SERDES)設計正逐步取代連接轉(zhuǎn)換器的傳統(tǒng)并行LVDS/CMOS接口,并用來實現(xiàn) JESD204B物理層。本文介紹如何快速在Xilinx?
          • 關鍵字: Xilinx  FPGA  

          Altera:通信領域,我們做得更好

          •   EEPW:我想了解一下Patrick Dorsey先生對英特爾收購了Altera的一些看法,其次就是Altera也是OpenPower的一個成員,因為加入了Intel之后,Altera這邊會不會繼續(xù)跟OpenPower合作。   Patrick Dorsey:就像您所說的,我們也是OpenPower機構的一個成員。關于我們的看法,我們FPGA會繼續(xù)支持不同的架構,包括ARM架構,Power架構還有Intel自己的架構。   6月份我看我們的新聞發(fā)布宣布我們的OpenCL這個工具可以支持普通的架構,
          • 關鍵字: Altera  FPGA  

          Xilinx跨界擴張,五年預增5倍用戶

          • 編者按:五年來,Xilinx正經(jīng)歷轉(zhuǎn)型: 從FPGA供應商到可以支持系統(tǒng)和軟件工程師的全可編程技術(All Programmable technology )公司,致力于未來五年內(nèi)增長5倍的潛在用戶,并為此推出了多處理器SoC和一系列軟件定義的設計環(huán)境。近日該公司的戰(zhàn)略規(guī)劃師Steve Glaser來華,向我們解釋了其構想。
          • 關鍵字: xilinx  FPGA  全可編程  201510  

          Synopsys的全新HAPS-80基于FPGA的原型解決方案提供高達100MHz的系統(tǒng)性能

          •   新思科技(Synopsys, Inc.)日前宣布:推出全新HAPS®-80基于FPGA的原型系統(tǒng),該系統(tǒng)為Synopsys的端到端原型解決方案的一部分。HAPS-80系統(tǒng)提供了高達100MHz的多FPGA性能,以及全新的專用高速時分復用(HSTDM)技術。HAPS-80采用Xilinx最新的Virtex UltraScale VU440 FPGA器件,每顆FPGA可容納2600萬個ASIC門,結合ProtoCompiler設計自動化和調(diào)試軟件,可支持高達16億個ASIC門的設計。HAPS硬件與
          • 關鍵字: Synopsys  FPGA  

          第一屆5G算法創(chuàng)新大賽公布復賽入圍名單

          •   Altera公司宣布,由Altera、西安電子科技大學、友晶科技主辦,華為、英特爾、展訊通信贊助的第一屆5G算法創(chuàng)新大賽公布進入復賽的團隊名單。第一屆5G算法創(chuàng)新大賽是業(yè)界首個面向未來無線通信技術的高校大賽,旨在促進創(chuàng)新。大賽共有184支隊伍報名參賽,462名參賽學生,覆蓋全國31個城市、76所高校,其中包括28所985高校和47所211高校。初賽角逐后進入復賽共49支隊伍。由于初賽交付的高質(zhì)量作品較多并不乏創(chuàng)新性,大賽組委會宣布在原定一、二、三等獎基礎上,增設優(yōu)秀獎——&ld
          • 關鍵字: 5G  FPGA  

          OpenPOWER基金會推第二代分布式計算 為企業(yè)“互聯(lián)網(wǎng)+”轉(zhuǎn)型加速

          •   今天,OpenPOWER基金會在京召開主題為“開放力量?引領新一代計算技術”的第二代分布式計算技術峰會。來自IBM公司、賽靈思公司、深圳市恒揚科技股份有限公司、聯(lián)科集團(中國)有限公司、無錫中太服務器有限公司、新浪網(wǎng)、清華大學等機構的領導、專家,以及ISV、FPGA技術人員和行業(yè)用戶200余人共同出席了峰會。峰會期間,OpenPOWER基金會宣布成立第二代分布式計算聯(lián)盟,以推動新一代計算技術和應用的發(fā)展。同時,構建于SuperVessel云平臺上的CAPI FPGA應
          • 關鍵字: OpenPOWER  FPGA   

          Altera啟動全球 SoC FPGA開發(fā)者論壇

          •   Altera公司今天宣布,啟動Altera SoC開發(fā)者論壇(ASDF,Altera SoC Developers Forum)。這些開幕活動在硅谷、中國深圳和德國法蘭克福舉行,合作伙伴、開發(fā)者和工程師將匯聚一堂,他們共同關注使用基于ARM的SoC FPGA中的精細粒度異構計算技術,滿足下一代嵌入式計算應用需求。在ASDF提供的環(huán)境中,系統(tǒng)架構師、硬件工程師、軟件開發(fā)人員和固件工程師一起協(xié)作,討論概念和遇到的難題,學習最新的技術,了解Altera及其合作伙伴提供的SoC FPGA新產(chǎn)品。   A
          • 關鍵字: Altera  FPGA  

          那些年的通用FPGA廠商去哪了?

          • 當你看到軟盤,是否在感嘆,當年覺得很實用的存儲利器早已經(jīng)被云存儲等各種存儲方式取代。當你看到CPLD,是否也在感嘆,當年給我們帶來刺激的可編程邏輯,已經(jīng)被FPGA一統(tǒng)天下,現(xiàn)在輪到FPGA了
          • 關鍵字: FPGA  Altera  

          美高森美成立卓越安全中心旨在解決最具挑戰(zhàn)性的網(wǎng)絡安全問題

          •   致力于在電源、安全、可靠和性能方面提供差異化半導體技術方案的領先供應商美高森美公司(Microsemi Corporation)宣布成立卓越安全中心 (Security Center of Excellence),以響應互聯(lián)世界中快速演變的網(wǎng)絡安全威脅。卓越安全中心駐有安全和系統(tǒng)分析員團隊,以及加密、硬件和軟件工程師,積極主動地解決多個垂直市場中最關鍵的安全問題,旨在為客戶提供附加價值,并且在創(chuàng)建更安全的世界方面發(fā)揮領導作用。   美高森美總裁兼首席運營官Paul Pickle表示:“我
          • 關鍵字: 美高森美  FPGA  

          PLD/FPGA入門,新手必備基礎知識

          •   簡介:PLD是可編程邏輯器件(Programable Logic Device)的簡稱,F(xiàn)PGA是現(xiàn)場可編程門陣列(Field Programable Gate Array)的簡稱,兩者的功能基本相同,只是實現(xiàn)原理略有不同,所以我們有時可以忽略這兩者的區(qū)別,統(tǒng)稱為可編程邏輯器件或PLD/FPGA。 PLD是電子設計領域中最具活力和發(fā)展前途的一項技術,它的影響絲毫不亞于70年代單片機的發(fā)明和使用。   PLD能做什么呢?可以毫不夸張的講,PLD能完成任何數(shù)字器件的功能,上至高性能CPU,下至簡單的74
          • 關鍵字: PLD  FPGA  
          共6395條 119/427 |‹ « 117 118 119 120 121 122 123 124 125 126 » ›|

          avant fpga介紹

          您好,目前還沒有人創(chuàng)建詞條avant fpga!
          歡迎您創(chuàng)建該詞條,闡述對avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();