萊迪思半導(dǎo)體公司(NASDAQ: LSCC)日前宣布計劃參加2月28日至3月1日在德國紐倫堡舉辦的嵌入式世界2012展會 。萊迪思的展臺在5號廳,展位號142,將展示最近公布的LatticeECP4TM器件系列及其他產(chǎn)品。
關(guān)鍵字:
萊迪思 嵌入式 FPGA
在一些需要特殊運算的應(yīng)用電路中,只讀存儲器ROM是關(guān)鍵元件,設(shè)計人員通常利用ROM創(chuàng)建各種查找表,從而簡化電路設(shè)計,提高電路的處理速度和穩(wěn)定性。FPGA是基于SRAM的可編程器件。掉電后FPGA上的配置信息將全部丟失,
關(guān)鍵字:
FPGA ROM 初始化 問題討論
隨著水下武器和水下航行器等水下目標(biāo)的快速發(fā)展,對其進(jìn)行定位和跟蹤從而檢驗其性能的試驗具有非常重要的意義,這也是水下目標(biāo)試驗場的重要工作內(nèi)容。水下試驗場的定位系統(tǒng)根據(jù)被測目標(biāo)是否加裝合作聲信標(biāo),可以分為
關(guān)鍵字:
FPGA DSP 水下目標(biāo)定位 數(shù)字信號處理
人臉檢測是指對于給定的圖像或視頻,判斷其中是否存在人臉,如果存在,則進(jìn)一步確定人臉的個數(shù)、具體位置以及大小的過程[1]。作為一個模式識別問題,人臉檢驗包含兩個方面的內(nèi)容,一是特征提取,二是分類方法設(shè)計。近
關(guān)鍵字:
AdaBoost FPGA 檢測算法 人臉檢測
1 概述 現(xiàn)場可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)器件具有高密度、低功耗、高速、高可靠性等優(yōu)點,在航空航天、通信、工業(yè)控制等方面得到了大量應(yīng)用。FPGA的處理器分為軟核和硬核,并且軟核處理器
關(guān)鍵字:
FPGA 遠(yuǎn)程 程序 方法
引言 隨著人們訂購無線服務(wù)數(shù)量的激增、各種服務(wù)類型的多樣化,以及更低的便攜式設(shè)備接入因特網(wǎng)的費用,使得對于增加基礎(chǔ)設(shè)施容量的需求日益明顯。3G智能手機(jī)、3G上網(wǎng)本和3G平板電腦是引發(fā)對于無線數(shù)據(jù)服務(wù)和基站
關(guān)鍵字:
應(yīng)用 JESD204A FPGA 成本
位移傳感器廣泛應(yīng)用于工業(yè)和控制領(lǐng)域,如過程檢測、物理測量和自動控制等。由于其測量精度不高,往往滿足不 ...
關(guān)鍵字:
位移傳感器 FPGA 單片機(jī) 測試測量
論述了一種運行在FPGA芯片上應(yīng)用于B超的全數(shù)字波束形成技術(shù)。采用孔徑變跡、幅度加權(quán)變跡和動態(tài)變跡相結(jié)合的綜合變跡技術(shù)和動態(tài)聚焦技術(shù),兩種技術(shù)均形成直觀的數(shù)學(xué)模型,在FPGA上的實現(xiàn)方法類似,先將數(shù)學(xué)模型數(shù)字化,然后計算出數(shù)據(jù)表存入ROM,運行時將ROM中提取的數(shù)據(jù)與輸入數(shù)據(jù)進(jìn)行運算,即可得到預(yù)期的輸出數(shù)據(jù)。在Matlab仿真和樣機(jī)測試中達(dá)到了很好的抑制旁瓣和動態(tài)聚焦效果,提高了波束形成的精度。
關(guān)鍵字:
FPGA 數(shù)字波束 201202
2011 年 12 月 13 日,可編程平臺廠商賽靈思公司 (Xilinx )進(jìn)駐北京新址,并開設(shè)研發(fā)中心。會上,Xilinx介紹了FPGA的發(fā)展方向
關(guān)鍵字:
Xilinx FPGA 201202
引 言多媒體技術(shù)實用化的關(guān)鍵技術(shù)之一,就是解決視頻、音頻數(shù)字化以后數(shù)據(jù)量大,與數(shù)字存儲媒體、通信網(wǎng)容量小的矛盾,其解決途徑就是壓縮。為了支持低比特率視頻傳輸業(yè)務(wù),MPEG(Moving Picture Expert5 Group)推出了
關(guān)鍵字:
NiosII FPGA MPEG 視頻播放器
1引言隨著電子技術(shù)的發(fā)展,當(dāng)前數(shù)字系統(tǒng)的設(shè)計正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。推動該潮流迅猛發(fā)展的引擎就是日趨進(jìn)步和完善的高密度現(xiàn)場可編程邏輯器件設(shè)計技術(shù)。高密度現(xiàn)場可編程邏輯器件(CPLD/
關(guān)鍵字:
CPLD FPGA 單片機(jī) 被動
基于Actel FPGA的TFT控制器技術(shù)方案設(shè)計,在1970年,F(xiàn)ergason制造了第一臺具有實用性的LCD,從此之后,用戶產(chǎn)品的界面發(fā)生了巨大改變,變得更加的美觀、實用,在一定場合下逐漸取代傳統(tǒng)的數(shù)碼管、LED的顯示。TFT誕生于80年代末,在1995年之后被廣泛的應(yīng)用,現(xiàn)
關(guān)鍵字:
技術(shù) 方案設(shè)計 控制器 TFT Actel FPGA 基于
基于VC++的FPGA重配置方案設(shè)計,采用VC++程序的FPGA重配置設(shè)計方案利用現(xiàn)場可編程邏輯器件FPGA的多次可編程配置特點,通過重新下載存儲于存儲器的不同系統(tǒng)數(shù)據(jù),從而實現(xiàn)不同的芯片邏輯功能,可以在很大程度上提高資源利用率。原始配置FPGA的方法是
關(guān)鍵字:
方案設(shè)計 配置 FPGA VC 基于
基于FPGA的高速異步FIFO的設(shè)計與實現(xiàn),引言 現(xiàn)代集成電路芯片中,隨著設(shè)計規(guī)模的不斷擴(kuò)大.一個系統(tǒng)中往往含有數(shù)個時鐘。多時鐘帶來的一個問題就是,如何設(shè)計異步時鐘之間的接口電路。異步FIFO(First In First Out)是解決這個問題的一種簡便、快捷的解
關(guān)鍵字:
設(shè)計 實現(xiàn) FIFO 異步 FPGA 高速 基于
FPGA上同步開關(guān)噪聲的分析與解決方法介紹,概述 隨著半導(dǎo)體技術(shù)的快速發(fā)展,近年來FPGA 的器件容量和輸入輸出的管腳數(shù)量都極大的增加了,例如StratixIV 器件,最大的一款EP4SE680 擁有68.11 萬個邏輯單元和1104個輸入輸出管腳。大量的輸出管腳在同一時刻翻
關(guān)鍵字:
解決 方法 介紹 分析 噪聲 同步 開關(guān) FPGA
avant fpga介紹
您好,目前還沒有人創(chuàng)建詞條avant fpga!
歡迎您創(chuàng)建該詞條,闡述對avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。
創(chuàng)建詞條