<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> avant fpga

          Xilinx獲《電子產(chǎn)品世界》2011最佳創(chuàng)意理念獎(jiǎng)

          • 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. 今天宣布其 Zynq-7000 可擴(kuò)展處理平臺(tái)(EPP) 榮獲 2011 年 Elektra歐洲電子產(chǎn)業(yè)獎(jiǎng)的年度最佳嵌入式系統(tǒng)產(chǎn)品獎(jiǎng)。該獎(jiǎng)項(xiàng)在倫敦Park Plaza舉行的頒獎(jiǎng)典禮上頒發(fā)。與此同時(shí), 獲得中國(guó)重要的電子專業(yè)類刊物之一——《電子產(chǎn)品世界》一年一度的編輯推薦獎(jiǎng)之成就獎(jiǎng): 2011年度最佳創(chuàng)意理念獎(jiǎng)。
          • 關(guān)鍵字: Xilinx  FPGA  Zynq-7000  

          基于FPGA的多通道SSI通信控制器設(shè)計(jì)

          • 采用VHDL硬件描述語(yǔ)言,以Xilinx公司的FPGA為設(shè)計(jì)平臺(tái),設(shè)計(jì)實(shí)現(xiàn)了以開(kāi)源軟核MC8051為核心的控制單元,控制4路SSI...
          • 關(guān)鍵字: FPGA  

          基于FPGA的SPWM變頻系統(tǒng)設(shè)計(jì)

          • 基于FPGA的SPWM變頻系統(tǒng)設(shè)計(jì),0 引 言

            由于脈寬調(diào)制技術(shù)是通過(guò)調(diào)整輸出脈沖的頻率及占空比來(lái)實(shí)現(xiàn)輸出電壓的變壓變頻效果,所以在電機(jī)調(diào)速、逆變器等眾多領(lǐng)域得到了日益廣泛的應(yīng)用。

            而電磁法作為一種地球物理探測(cè)的有效方法,已經(jīng)廣泛地應(yīng)
          • 關(guān)鍵字: 系統(tǒng)  設(shè)計(jì)  變頻  SPWM  FPGA  基于  

          引領(lǐng)28nm FPGA“智”造時(shí)代

          • 電子業(yè)的四大趨勢(shì)   隨著我國(guó)政府“十二五”規(guī)劃的逐步推行,無(wú)線通信、新能源、集成電路、醫(yī)療保健等領(lǐng)域的技術(shù)創(chuàng)新倍受關(guān)注。為實(shí)現(xiàn)由“中國(guó)制造”向“中國(guó)創(chuàng)造”和“中國(guó)智造”的轉(zhuǎn)型與升級(jí),新趨勢(shì)對(duì)電子產(chǎn)業(yè)提出了新的要求。
          • 關(guān)鍵字: Xilinx  FPGA  201112  

          基于51單片機(jī)和FPGA的簡(jiǎn)易數(shù)字存儲(chǔ)示波器設(shè)計(jì)

          • l 引言  與傳統(tǒng)模擬示波器相比.?dāng)?shù)字存儲(chǔ)示波器不僅具有可存儲(chǔ)波形、體積小、功耗低,使用方便等優(yōu)點(diǎn),而且還具 ...
          • 關(guān)鍵字: 51單片機(jī)  FPGA  數(shù)字存儲(chǔ)示波器  

          基于DSP的柔性機(jī)載實(shí)時(shí)圖像跟蹤系統(tǒng)研究

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  圖像跟蹤  FPGA  

          將ARM AXI4用于FPGA 把恒星裝入瓶中

          • 英國(guó)的聚變研究人員以賽靈思技術(shù)為基礎(chǔ),采用最新的 ARM AXI4 接口,開(kāi)發(fā)出一種用于合成孔徑成像的數(shù)據(jù)采集系統(tǒng)。
          • 關(guān)鍵字: 賽靈思  ARM AXI4  FPGA  

          如何讓7系列FPGA的功耗減半

          • 賽靈思采用專為 FPGA 定制的芯片制造工藝和創(chuàng)新型統(tǒng)一架構(gòu),讓 7 系列 FPGA 的功耗較前一代器件降低一半以上。
          • 關(guān)鍵字: 賽靈思   FPGA   28nm  

          基于SCA的軟件無(wú)線電在FPGA上設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:在分析現(xiàn)有基于SCA的軟件無(wú)線電在FPGA上實(shí)現(xiàn)方案優(yōu)缺點(diǎn)的基礎(chǔ)上,提出了一種基于FPGA的CORBA通信系統(tǒng)設(shè)計(jì)方案,有效克服了原有實(shí)現(xiàn)方案的缺點(diǎn),不但為FPGA上的波形組件提供了良好的可重用性、可移植性和動(dòng)態(tài)部
          • 關(guān)鍵字: FPGA  SCA  軟件無(wú)線電    

          基于 FPGA 的脈象采集儀硬件電路設(shè)計(jì)

          • 基于 FPGA 的脈象采集儀硬件電路設(shè)計(jì),脈診作為中醫(yī)最重要的一種診斷方式,具有模糊性、不確定性的特點(diǎn),是近年來(lái)中醫(yī)現(xiàn)代化研究中的熱點(diǎn)。隨著電子、計(jì)算機(jī)技術(shù)的快速進(jìn)步,將嵌入式技術(shù)、 FPGA技術(shù)、IP核技術(shù)結(jié)合在一起,融合電子技術(shù)、信號(hào)處理方法等學(xué)
          • 關(guān)鍵字: FPGA  脈象采集儀  硬件電路設(shè)計(jì)    

          2.5D封裝+28nm,F(xiàn)PGA迎來(lái)革命性突破

          •   68億只晶體管、1,954,560個(gè)邏輯單元(容量相當(dāng)于市場(chǎng)同類最大28nm FPGA的兩倍)、305,400個(gè)CLB切片的可配置邏輯塊(CLB)、21,550Kb的分布式RAM容量、以及2,160個(gè)DSP slice、46,512個(gè)BRAM、24個(gè)時(shí)鐘管理模塊、4個(gè)PCIe模塊、36個(gè)GTX收發(fā)器(每個(gè)性能達(dá)12.5 Gbps)、24個(gè)I/O bank和1,200個(gè)用戶I/O、19W功耗……是的,您沒(méi)有看錯(cuò),這一連串令人眼花繚亂的數(shù)字,就是賽靈思(Xilinx)日前宣布可
          • 關(guān)鍵字: 賽靈思  FPGA   2.5D封裝  

          2.5D堆疊硅片互聯(lián)

          •   摩爾定律認(rèn)為芯片上的晶體管數(shù)量每過(guò)18個(gè)月就會(huì)翻一番,過(guò)去20年,不管是和FPGA廠商還是ASIC廠商都在遵循在這個(gè)定律的發(fā)展,隨著微電子技術(shù)更深入地改變?nèi)藗兊纳?,摩爾定律似乎成了芯片技術(shù)發(fā)展的約束-----如何更早地實(shí)現(xiàn)裸眼3D電視?如何更快地提升無(wú)線通信帶寬?如何實(shí)現(xiàn)低功耗高速存儲(chǔ)?沒(méi)有更強(qiáng)大的芯片推出,這些愿景從提出到實(shí)現(xiàn)需要漫長(zhǎng)的時(shí)間,現(xiàn)在,賽靈思公司提出的2.5D堆疊硅片互聯(lián)SSI)技術(shù)有望破除摩爾定律的魔咒,并有望徹底改變IC產(chǎn)業(yè)的游戲規(guī)則!   Vitex7-2000T FPGA--
          • 關(guān)鍵字: 賽靈思  FPGA  Vitex7  

          28Gbps串行收發(fā)器賽靈思產(chǎn)業(yè)首演

          •   提起《高速數(shù)字設(shè)計(jì)》(黑魔書)的作者Howard Johnson,估計(jì)工程師無(wú)人不曉,此公這本書被全球公認(rèn)為信號(hào)完整性天書!在中國(guó),幾乎每個(gè)硬件工程師都下載過(guò)他的這本著作,這個(gè)高速信號(hào)設(shè)計(jì)大牛30年前的還是一電視修理工,之后用了9年時(shí)間完成了從學(xué)士到碩士到博士的學(xué)歷教育,他發(fā)明了語(yǔ)音壓縮算法,參與了以太網(wǎng)標(biāo)準(zhǔn)的制訂,我們今天享受到的高速以太網(wǎng)和千兆以太網(wǎng)都有他的功勞,作為一個(gè)高速信號(hào)權(quán)威,Howard Johnson的評(píng)論無(wú)疑決定著一個(gè)器件的應(yīng)用前景,近日,Howard Johnson博士在賽靈思官網(wǎng)
          • 關(guān)鍵字: 賽靈思  FPGA  Virtex-7  

          FPGA廠商與英特爾的工藝競(jìng)賽

          • FPGA廠商Xilinx于今年四月初向全球展示了采用TSMC HPL 28nm工藝的可編輯處理器——Kintex-7 325T,也是其新一代采用統(tǒng)一架構(gòu)的7系列處理器的第一批樣片。本刊記者也獲得了此樣片,并親眼觀看了其功耗與眼圖的測(cè)試,測(cè)試結(jié)果與之前Xilinx宣布的功耗比前代V6下降50%一致,并將支持的12.5Gbps收發(fā)器提升到32個(gè)串行連接,以滿足新一代LTE無(wú)線射頻卡和無(wú)線基站多通道的需求。
          • 關(guān)鍵字: Xilinx  FPGA  

          一種高可靠性的計(jì)算機(jī)與FPGA串行通信的實(shí)現(xiàn)

          • 摘要:主要介紹以FPGA為硬件平臺(tái)的下位機(jī)與計(jì)算機(jī)(上位機(jī))進(jìn)行串行通信,將串口功能集成到單片F(xiàn)PGA內(nèi),運(yùn)行中波特率可調(diào),經(jīng)過(guò)適當(dāng)?shù)谋丁⒎诸l實(shí)現(xiàn)了零誤差的波特率發(fā)生器,提高了數(shù)據(jù)傳輸?shù)目煽啃浴I衔粰C(jī)上編寫VB程
          • 關(guān)鍵字: 通信  實(shí)現(xiàn)  串行  FPGA  計(jì)算機(jī)  可靠性  
          共6386條 247/426 |‹ « 245 246 247 248 249 250 251 252 253 254 » ›|

          avant fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條avant fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();