- 傳統的數字電壓表設計通常以大規(guī)模ASIC(專用集成電路)為核心器件,并輔以少量中規(guī)模集成電路及顯示器件構成。這種電壓表的設計簡單、精確度高,但是由于采用了ASIC器件使得它欠缺靈活性,其系統功能固定,難以更新擴展。而應用FPGA設計的電壓表,采用FPGA芯片控制通用A/D轉換器,可使速度、靈活性大大優(yōu)于通用數字電壓表。、 本文采用STEP-MAX10M08核心板和STEP Base Board V3.0底板來完成簡易電壓表設計,我們將設計拆分成三個功能模塊實現: ADC081S101_driver
- 關鍵字:
FPGA ASIC
- 什么樣的積極創(chuàng)新可以幫助您設計出這樣一個系統mdash;mdash;它能夠提醒用戶有兒童在游泳池中溺水,或是有入侵者試圖闖入住宅或者辦公場所?這種技術還
- 關鍵字:
嵌入式 FPGA
- 在日益信息化的現代社會中,計算機和網絡的應用已經全面滲透到日常生活中,各種應用嵌入式系統的電子產品也隨處可見,計算機的應用經過桌面PC系統的空
- 關鍵字:
嵌入式 FPGA
- 人們對寬帶服務的帶寬要求越來越高,促使芯片供應商使用更多的高速串行收發(fā)器。因此,下一代應用采用了多種數據速率,從幾Mbps 到數百Gbps,在一種
- 關鍵字:
FPGA ASIC 40 nm
- 1 引言在數字中頻接收機中,把A/D轉換提前到中頻部分,為保證A/D轉換的動態(tài)范圍和系統帶寬,要求低噪聲放大器和自動增益控制AGC(Automatic Ga
- 關鍵字:
FPGA AGC 動態(tài)范圍 數字
- 要CORDIC(COordination Rotation DIgital Computer)算法實現正交數字混頻器中的數控振蕩器的方法。首先推導了算法產生正余弦信號的實現過程,然后給出了
- 關鍵字:
FPGA 正交數字 混頻器 數控振蕩器
- 本文提出了多級CIC抽取濾波器結構不僅能夠實現更寬輸入信號的任意速率的抽取,并且對帶外信號的衰減也更大。
- 關鍵字:
FPGA 積分 梳狀濾波器
- FPGA工作原理與簡介 如前所述,FPGA是在PAL、GAL、EPLD、CPLD等可編程器件的基礎上進一步發(fā)展的產物。它是作為ASIC領域中的一種半定制電路而出現的,即解決了定制電路的不足,又克服了原有可編程器件門電路有限的缺點?! ∮捎贔PGA需要被反復燒寫,它實現組合邏輯的基本結構不可能像ASIC那樣通過固定的與非門來完成,而只能采用一種易于反復配置的結構。查找表可以很好地滿足這一要求,目前主流FPGA都采用了基于SRAM工藝的查找表結構,也有一些軍品和宇航級FPGA采用Flash或者熔絲與反熔
- 關鍵字:
FPGA Xilinx Altera
- 常用FPGA/CPLD四種設計技巧,FPGA/CPLD的設計思想與技巧是一個非常大的話題,本文僅介紹一些常用的設計思想與技巧,包括乒乓球操作、串并轉換、流水線操作和數據接口的同步方法。希望本文能引起工程師們的注意,如果能有意識地利用這些原則指導日
- 關鍵字:
FPGA CPLD 設計技巧
- FPGA/EPLD的自上而下設計方法,FPGA/EPLD的自上而下(Top-Down)設計方法: 傳統的設計手段是采用原理圖輸入的方式進行的,如圖1所示。通過調用FPGA/EPLD廠商所提供的相應物理元件庫,在電路原理圖中繪制所設計的系統,然后通過網表轉換產生某一特
- 關鍵字:
FPGA EPLD 自上而下 設計方法
- FPGA技術、低成本光學器件以及無源架構都為無源光網絡(PON)以及這些網絡的演進做出了巨大貢獻。系統級OEM廠商不斷發(fā)現,FPGA能夠提供技術性設計和經濟
- 關鍵字:
FPGA PON 無源光網絡
- 傳說中有一對美麗的紅舞鞋,穿上它,你將舞出最美麗的舞步…… 正式從事電子硬件設計工作有十幾年時光了,回憶起剛接觸電子,感觸很多……雖然經歷了很多酸甜苦辣,但也給我的生活增添了很多色彩…… 第一次真正意義上的接觸電子應當算是高中的時候。當時很喜歡學校圖書館里的一份雜志,雜志名字不記得了,只記得雜志里有兩頁是關于電子制作的,當時那兩頁一直是我的最愛……慢慢的積累了一些電子方面的知識,也逐漸有了自己要做一塊電路板的想法…… 那時我對電子的感情用“癡迷”兩個字來形容絕不為過――因這家境不好,我每月只有不
- 關鍵字:
ARM FPGA
- NI LabVIEW FPGA模塊可以幫助您利用LabVIEW程序框圖對一個FPGA進行編程。在其底層,該模塊采用代碼生成技術實現圖形化開發(fā)環(huán)境與FPGA硬件的整合。這種
- 關鍵字:
FPGA LabVIEW FlexRIO 模塊
- FPGA 解決方案和標準控制器內核比較, MicroBlaze處理器是賽靈思(Xilinx)在嵌入式開發(fā)套件 (EDK) 中提供的兩款32位內核之一,是實現硬件加速的靈活工具。圖1是MicroBlaze的典型設計。該內核含有一個32位乘法器,但不含浮點單元(FPU)、桶式移位器或專用硬
- 關鍵字:
FPGA 方案 標準 比較
- 正交相干檢波方法及FPGA的實現,引言
現代雷達普遍采用相參信號來進行處理,而如何獲得高精度基帶數字正交(I,Q)信號是整個系統信號處理成敗的關鍵。傳統的做法是采用模擬相位檢波器來得到I、Q信號,其正交性能一般為:幅度平衡在2%左右,相位
- 關鍵字:
FPGA 相干檢波 方法
avant fpga介紹
您好,目前還沒有人創(chuàng)建詞條avant fpga!
歡迎您創(chuàng)建該詞條,闡述對avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473