<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> avant fpga

          基于FPGA的光纖陀螺慣導(dǎo)系統(tǒng)溫控電路接口設(shè)計

          • 本文介紹了一種基于FPGA的光纖陀螺慣導(dǎo)系統(tǒng)溫控電路接口設(shè)計。主要說明了溫控電路整體結(jié)構(gòu),溫控電路工作流程,FPGA與外圍電路的通信接口和FPGA的邏輯設(shè)計等幾個方面。
          • 關(guān)鍵字: 溫控電路  光纖陀螺  FPGA  

          基于FPGA的網(wǎng)絡(luò)化HID電子鎮(zhèn)流器控制芯片的研究

          • 本文利用FPGA作為平臺,設(shè)計了包括DALI通訊協(xié)議棧和數(shù)字化的恒功率PI控制模塊的HID控制芯片。本文首先利用理論分析和仿真設(shè)計給出了通訊協(xié)議與PI控制器的計算機(jī)仿真設(shè)計與驗證,分析了系統(tǒng)的工作性能,在此基礎(chǔ)上設(shè)計出了基于FPGA硬件平臺的DALI的通訊協(xié)議棧,為網(wǎng)絡(luò)化鎮(zhèn)流器的設(shè)計提供了完備的通訊接口和可供用戶直接調(diào)用的通訊協(xié)議編解碼平臺,設(shè)計出了可實現(xiàn)全橋HID燈恒流、恒功率逆變功能的數(shù)字PI控制模塊,通過實驗驗證,該控制芯片的功能齊全,恒流、恒功率控制精度高、響應(yīng)快,且控制策略更加靈活和準(zhǔn)確可靠,
          • 關(guān)鍵字: DALI通訊協(xié)議棧  HID控制  FPGA  

          基于FPGA的AVS解碼芯片驗證平臺

          • 針對AVS視頻解碼芯片仿真和驗證的要求,提出了基于FPGA的驗證平臺框架。該驗證平臺主要用于對AVS解碼芯片進(jìn)行硬件模塊的驗證,從而為整個視頻解碼芯片的開發(fā)提供可靠的依據(jù)。該平臺基于Nios II軟核處理器,可使軟件模塊和硬件模塊在一個平臺下真正實現(xiàn)軟硬件協(xié)同工作?;谠撈脚_實現(xiàn)了多個硬件模塊和AVS視頻解碼芯片的驗證,其結(jié)果證明了該驗證平臺的正確性和可靠性。
          • 關(guān)鍵字: 視頻解碼  驗證平臺  FPGA  

          基于FPGA的ATM采集卡的設(shè)計與實現(xiàn)

          • 4口155M異步傳送模式(asynchronous transfer mode,ATM)業(yè)務(wù)采集卡實現(xiàn)對4個155 M ATM overSDH/SONET接口的數(shù)據(jù)采集,基于大容量FPGA(field programmable gate array)實現(xiàn)AAL2/AAL5的線速信元重組,重組后生成的AAL2SSSAR-SDU/AAL5 CPCS-SDU加上時間戳、ATM通道標(biāo)識后,封裝成以太網(wǎng)報文,通過采集輸出口輸出給信令協(xié)議分析服務(wù)器,可實現(xiàn)對Iu-CS、Iu-PS接口的信令監(jiān)測,同時支持cell m
          • 關(guān)鍵字: ATM  異步傳送模式  FPGA  

          基于FPGA的高精度時間數(shù)字轉(zhuǎn)換電路的設(shè)計與實現(xiàn)

          • 本文介紹一種基于 FPGA高精度時間數(shù)字轉(zhuǎn)換電路的設(shè)計方法,利用片內(nèi)鎖相環(huán)(PLL)和環(huán)形移位寄存器,采用不高的系統(tǒng)時鐘便可得到很高的時間分辨率,且占用較少邏輯資源??勺鳛楣δ茈娐藩毩⑹褂茫部勺鳛?IP核方便地移植到其他片上系統(tǒng)(SOC)中。在 Altera公司的 Stratix和 Cyclone系列芯片上實現(xiàn)時,時間分辨率昀高可達(dá) 3.3ns。時序仿真和硬件測試表明該方法的可行性和準(zhǔn)確性。
          • 關(guān)鍵字: 時間數(shù)字轉(zhuǎn)換電路  激光探測  FPGA  

          量程自整定高精度頻率測量的FPGA實現(xiàn)

          • 數(shù)字頻率計是一種應(yīng)用十分廣泛的電子測量儀表,針對寬頻率范圍被測信號頻率測量應(yīng)用需求,提出并實現(xiàn)了一種基于FPGA的自動量程切換高精度數(shù)字頻率計的設(shè)計方法。通過構(gòu)建測頻控制器、閘門同步生成器、量程自動切換等模塊,并采用Verilog HDL語言進(jìn)行描述,運用自頂向下的數(shù)字系統(tǒng)設(shè)計方法實現(xiàn)了寬頻率范圍頻率測量的量程自動切換。在Xilinx公司的XUPV5-LX110T開發(fā)板上進(jìn)行了測試,給出了系統(tǒng)后仿真波形。結(jié)果表明目標(biāo)系統(tǒng)能根據(jù)被測信號頻率范圍進(jìn)行自動量程切換,實現(xiàn)高精度頻率測量,測量精度不低于10-7,
          • 關(guān)鍵字: 數(shù)字頻率計  自動量程切換  FPGA  

          一種基于FPGA的雷達(dá)回波實時模擬器的實現(xiàn)

          • 提出了一種基于FPGA的雷達(dá)回波實時模擬器的實現(xiàn)方法。該模擬器采用cPCI標(biāo)準(zhǔn)總線,以FPGA為核心計算單元,配有高速數(shù)模、模數(shù)轉(zhuǎn)換模塊,可實現(xiàn)雷達(dá)回波信號實時在線注入模擬。該模擬器可實現(xiàn)多種體制下復(fù)雜回波的模擬,具有很好的工程應(yīng)用價值。
          • 關(guān)鍵字: 雷達(dá)回波實時模擬器  半實物仿真  FPGA  

          基于FPGA的高精度超聲波溫度計設(shè)計

          • 超聲波溫度計作為當(dāng)今新型溫度傳感器的一種,已經(jīng)成為新的有前景的測溫方法,并已經(jīng)應(yīng)用于發(fā)電廠、垃圾焚燒爐、水泥回轉(zhuǎn)窯等工業(yè)過程的溫度測量和控制以及一些醫(yī)療領(lǐng)域中。
          • 關(guān)鍵字: 溫度傳感器  超聲波測溫  FPGA  

          基于FPGA的嵌入式圖像采集系統(tǒng)設(shè)計

          • 介紹了以FPGA為核心的邏輯控制模塊的數(shù)據(jù)采集系統(tǒng)的設(shè)計可以滿足實時性要求,設(shè)計中采用自頂向下的設(shè)計方法,根據(jù)不同的功能將整個系統(tǒng)劃分為若干模塊進(jìn)行設(shè)計,并介紹了每個模塊的功能和實現(xiàn)方法。在設(shè)計中采用VHDL語言對各個模塊進(jìn)行描述。視頻解碼芯片采用Philips公司的SAA7113H,該芯片通過I2C總線協(xié)議進(jìn)行配置。實驗表明,設(shè)計可以滿足圖像采集實時性的要求。
          • 關(guān)鍵字: I2C總線  圖像處理  FPGA  

          基于DSP EMIF口及FPGA設(shè)計并實現(xiàn)多DSP嵌入式系統(tǒng)

          • 在實時圖像處理、雷達(dá)信號處理、軟件無線電、電子對抗、3G數(shù)值仿真計算中,單DSP無法滿足實時性和高速運算量要求,往往需要多DSP進(jìn)行協(xié)同處理。本文針對DSP的EMIF接口和FPGA的特點,設(shè)計8個DSP通信的嵌入式系統(tǒng)。
          • 關(guān)鍵字: 多DSP嵌入式系統(tǒng)  EMIF  FPGA  

          基于FPGA的電子攝像系統(tǒng)的穩(wěn)像設(shè)計

          • 穩(wěn)像系統(tǒng)的反應(yīng)速度是電子穩(wěn)像要解決的關(guān)鍵技術(shù)之一。傳統(tǒng)的基于“攝像機(jī)-圖像采集卡-計算機(jī)”模式的穩(wěn)像系統(tǒng)、圖像檢測和匹配算法全部由計算機(jī)以軟件方式實現(xiàn)。盡管當(dāng)今計算機(jī)的性能很高,能夠部分滿足單傳感器電子穩(wěn)系統(tǒng)的實時處理要求,但在以下幾個方面有著難以解決的問題:首先,其固有的串行工作方式使得單計算機(jī)難以適應(yīng)其于多傳感器視頻處理系統(tǒng)的實時穩(wěn)像,阻礙了在實際中的應(yīng)用adw欠,傳統(tǒng)的圖像采集卡中能將采集圖像數(shù)據(jù)實時傳輸給計算機(jī),而不能傳輸給標(biāo)準(zhǔn)接口的視頻監(jiān)視設(shè)備lk之很多應(yīng)用場合對聽要求很高。因此,研制專用的電
          • 關(guān)鍵字: 隔行掃描  電子穩(wěn)像系統(tǒng)  FPGA  

          FPGA設(shè)計中毛刺產(chǎn)生原因及消除

          • 毛刺問題在FPGA設(shè)計中非常關(guān)鍵,只有深刻理解毛刺的本質(zhì),才有可能真正掌握設(shè)計的精髓,本文就FPGA設(shè)計中的毛刺問題進(jìn)行了深入的探討,分析其產(chǎn)生的原因和條件,給出了幾種常用的消除方法,希望對FPGA設(shè)計者有一定的參考作用。
          • 關(guān)鍵字: 毛刺  同步脈沖  FPGA  

          基于FPGA和PCI的AFDX終端接口卡設(shè)計

          • 航空電子全雙工交換式以太網(wǎng)(AFDX)是在商用以太網(wǎng)的基礎(chǔ)上經(jīng)過改進(jìn)實時性和可靠性建立起來的。依據(jù)ARINC664規(guī)范第7部分對終端接口卡時延和抖動的性能要求,提出基于FPGA和PCI的AFDX終端接口卡的整體設(shè)計方案,對發(fā)送和接收模塊等關(guān)鍵模塊進(jìn)行了設(shè)計,并分析了PCI接口驅(qū)動程序。測試結(jié)果表明,該接口卡實時性好、傳輸速率高、穩(wěn)定可靠,符合AFDX協(xié)議標(biāo)準(zhǔn)。
          • 關(guān)鍵字: 全雙工交換式以太網(wǎng)  實時性  FPGA  

          基于FPGA的測試控制板卡的設(shè)計與實現(xiàn)

          • 設(shè)計了一種以FPGA作為中心控制器件,配以多路模擬信號采集與輸出通道和多路數(shù)字信號輸入輸出通道,具有RS-232和RS-422串口通信功能的測試控制板卡。在Quartus 117.2編程平臺下,編輯了數(shù)據(jù)采集、處理和控制以及通信的硬件描述語言程序。經(jīng)應(yīng)用測試,滿足二維平臺系統(tǒng)的技術(shù)要求,具有良好的穩(wěn)定性和可升級性。
          • 關(guān)鍵字: 測試控制  模擬信號  FPGA  

          基于FPGA的四通道視頻縮放引擎的研究及設(shè)計

          • 設(shè)計了一種可實現(xiàn)4路視頻信號縮放和幀率轉(zhuǎn)換的電路架構(gòu)。視頻信號依次經(jīng)過縮小模塊、幀率轉(zhuǎn)換模塊以及放大模塊,有效地減少了幀率轉(zhuǎn)換對存儲器帶寬的需求。
          • 關(guān)鍵字: 幀率轉(zhuǎn)換  加權(quán)均值算法  FPGA  
          共6386條 81/426 |‹ « 79 80 81 82 83 84 85 86 87 88 » ›|

          avant fpga介紹

          您好,目前還沒有人創(chuàng)建詞條avant fpga!
          歡迎您創(chuàng)建該詞條,闡述對avant fpga的理解,并與今后在此搜索avant fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();