<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁 >> 主題列表 >> cpld/fpga

          紓解處理器負(fù)擔(dān) FPGA推升系統(tǒng)電源效率

          • 繼手機(jī)之后,智慧眼鏡、智慧手表等穿戴式裝置可望將系統(tǒng)耗電規(guī)格推向新的里程碑,因而也刺激小封裝、低功耗的現(xiàn)場(chǎng)可編程閘陣列(FPGA)導(dǎo)入需求,以扮演顯示器、I/O和相機(jī)子系統(tǒng)與主處理器之間的橋梁,協(xié)助分擔(dān)耗電量
          • 關(guān)鍵字: FPGA  處理器  電源效率  

          基于CPLD的CCD信號(hào)發(fā)生器的研究

          • 1、引言CCD (Charge Coupled Devices)電荷藕合器件是20世紀(jì)70年代初發(fā)展起來的新型半導(dǎo)體器件。目前CCD作為光電傳感器由于其具有體積小、重量輕、功耗小、工作電壓低和抗燒毀 等優(yōu)點(diǎn)以及在分辨率、動(dòng)態(tài)范圍、靈敏度
          • 關(guān)鍵字: CPLD  CCD  信號(hào)發(fā)生器  

          FPGA+DSP架構(gòu)的HD-SDI高清圖像處理系統(tǒng)設(shè)計(jì)

          • 摘要:隨著圖像處理技術(shù)及傳感器技術(shù)的不斷發(fā)展,高清數(shù)字圖像取代模擬圖像成為一種趨勢(shì)。設(shè)計(jì)了一種基于HD-SDI技術(shù)的高清圖像處理系統(tǒng),可通過FPGA+DSP架構(gòu)對(duì)1080P全高清圖像進(jìn)行采集和字符疊加,并實(shí)時(shí)進(jìn)行目標(biāo)提
          • 關(guān)鍵字: HD-SDI  圖像處理  DVI  FPGA  

          一種FPGA高速訪問USB設(shè)備的設(shè)計(jì)方案

          • 摘要:針對(duì)FPGA訪問USB設(shè)備存在傳輸速率低、資源消耗大、開發(fā)復(fù)雜的缺點(diǎn),提出了一種將ARM處理器與FPGA相結(jié)合實(shí)現(xiàn)高速訪問USB設(shè)備的方案。該方案利用ARM處理器的USB Host讀取USB設(shè)備數(shù)據(jù)井緩存于高速內(nèi)存,采用乒乓
          • 關(guān)鍵字: USB設(shè)備  數(shù)據(jù)訪問  FPGA  嵌入式系統(tǒng)  

          基于DSP和FPGA的編碼器信號(hào)測(cè)量及處理的通用模塊

          • 隨著科學(xué)技術(shù)的飛速發(fā)展,自動(dòng)控制系統(tǒng)在各領(lǐng)域中的應(yīng)用越來越多,特別是計(jì)算機(jī)自動(dòng)控制系統(tǒng)已成為現(xiàn)代科學(xué)技術(shù)、軍事工程和現(xiàn)代工業(yè)等領(lǐng)域不可缺少的部分。因而,自動(dòng)控制元件如作為動(dòng)力裝置的各種電動(dòng)機(jī)、發(fā)電機(jī)和
          • 關(guān)鍵字: DSP  FPGA  增量式編碼器  

          基于脈沖信號(hào)源的CPLD方法實(shí)現(xiàn)

          • 單片機(jī)產(chǎn)生的脈沖信號(hào)源由于是靠軟件實(shí)現(xiàn)的,所以輸出頻率及步進(jìn)受單片機(jī)時(shí)鐘頻率、指令數(shù)和指令執(zhí)行周期的限制。文中介紹了一種以CPLD為核心的脈沖信號(hào)源,脈沖信號(hào)源的參數(shù)(頻率、占空比)由工控機(jī)通過I/O板卡設(shè)置,
          • 關(guān)鍵字: 脈沖信號(hào)源  CPLD  單片機(jī)  

          MicroBlaze AXI總線實(shí)現(xiàn)OLED顯示

          • OLED作為從設(shè)備,主設(shè)備通過SPI控制協(xié)議和OLED模塊進(jìn)行通信,硬件接口為PMOD接口,OLED模塊內(nèi)部集成SRAM存儲(chǔ)設(shè)備緩存顯示數(shù)據(jù)。OLED模塊使用4wire SPI串行方式,其信號(hào)包含:SCK(時(shí)鐘),CS(片選),MOSI(master output
          • 關(guān)鍵字: NANO2    microblaze    FPGA    OLED  

          基于OpenCL標(biāo)準(zhǔn)的FPGA設(shè)計(jì)

          • 在可編程技術(shù)發(fā)展的最初階段,可編程能力出現(xiàn)了兩個(gè)極端。一個(gè)極端的代表是單核CPU和DSP單元。這些器件使用含有一系列可執(zhí)行指令的軟件來進(jìn)行編程。對(duì)于編程人員,在概念上以連續(xù)的方式來開發(fā)這些指令,而高級(jí)處理器
          • 關(guān)鍵字: OpenCL    FPGA  

          采用Altera 10代FPGA實(shí)現(xiàn)低延時(shí)小尺寸設(shè)計(jì)

          • 由于電子設(shè)計(jì)日漸復(fù)雜,設(shè)計(jì)人員通常需要采用各種不同類型的功能,但他們無法具備所有的專業(yè)知識(shí)、資源和時(shí)間。這促使了半導(dǎo)體知識(shí)產(chǎn)權(quán)(SIP)市場(chǎng)的增長(zhǎng),預(yù)計(jì)2017年將達(dá)到57億美元。某些復(fù)雜設(shè)計(jì)使用的各種SIP模塊甚
          • 關(guān)鍵字: FPGA  低延遲  Altera  

          FPGA 101:用Vivado HLS為軟件提速

          • 在編寫軟件時(shí),您有沒有遇到過無論怎么努力編碼,軟件都不能按您期望的速度運(yùn)行?我遇到過。您有沒有想過,“有沒有什么簡(jiǎn)單而且成本不高的方法可將一些代碼輸入多個(gè)定制處理器或定制硬件?”畢竟,您的應(yīng)用
          • 關(guān)鍵字: FPGA    Vivado  

          FPGA更適用于視覺處理

          • 美國(guó)國(guó)家儀器公司將工程的視覺處理移植到FPGA上實(shí)現(xiàn),可獲得更高的處理性能Jeff Bier 是嵌入式視覺聯(lián)盟的創(chuàng)始人,本月在德克薩斯州奧斯汀舉辦的NI WEEK大會(huì)上,Jeff關(guān)注了國(guó)家儀器公司的一個(gè)演示系統(tǒng),這個(gè)系統(tǒng)是國(guó)
          • 關(guān)鍵字: FPGA    視覺處理  

          基于FPGA的振動(dòng)信號(hào)采集處理系統(tǒng)設(shè)計(jì)

          • 摘要:在振動(dòng)信號(hào)采集和處理系統(tǒng)設(shè)計(jì)中,信號(hào)的處理時(shí)間與可靠性決定著系統(tǒng)應(yīng)用的可行性。本文設(shè)計(jì)了一種基于FPGA的振動(dòng)信號(hào)采集處理系統(tǒng),該系統(tǒng)通過振動(dòng)信號(hào)采集電路、抗混疊濾波電路、AD采樣電路將電荷信號(hào)轉(zhuǎn)化為
          • 關(guān)鍵字: 振動(dòng)信號(hào)采集  數(shù)據(jù)流控制  時(shí)鐘時(shí)標(biāo)  FPGA  

          基于SOPC的現(xiàn)場(chǎng)總線多通道實(shí)時(shí)溫度采集系統(tǒng)設(shè)計(jì)

          • 引言溫度是表征物體冷熱程度的物理量,是工業(yè)生產(chǎn)中常見和最基本的參數(shù)之一,在生產(chǎn)過程中常常需要對(duì)溫度進(jìn)行監(jiān)控。傳統(tǒng)的溫度采集系統(tǒng),通常采用單片機(jī)或數(shù)字信號(hào)處理器DSP作為微控制器,控制模數(shù)轉(zhuǎn)換器ADC及其他外
          • 關(guān)鍵字: 溫度采集  FPGA  NiosII  PROFIBUS  

          基于FPGA的BPSK信號(hào)載頻估計(jì)單元設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:根據(jù)BPSK調(diào)制信號(hào)調(diào)制機(jī)理和平方倍頻法原理,在FPGA平臺(tái)上設(shè)計(jì)實(shí)現(xiàn)了BPSK調(diào)制信號(hào)載波頻率估計(jì)單元。利用ModelSim仿真環(huán)境對(duì)載頻估計(jì)功能進(jìn)行仿真,驗(yàn)證了平方倍頻法對(duì)BPSK信號(hào)進(jìn)行載波信號(hào)估計(jì)的有效性。仿真
          • 關(guān)鍵字: FPGA  載頻估計(jì)  平方倍頻  BPSK  

          駿龍科技Andrew ―― FPGA資深FAE的經(jīng)驗(yàn)獨(dú)白

          • 看似簡(jiǎn)單的幾個(gè)問題,Andrew卻回答的井井有條,小編已經(jīng)沒有辦法有什么其他詞語去形容了。本文Andrew不僅僅對(duì)FPGA入門學(xué)習(xí)流程做了詳細(xì)的分享,更是對(duì)FPGA開發(fā)工作的要求分成大公司和小公司兩個(gè)層面來分析。你能想象
          • 關(guān)鍵字: FPGA  FAE  駿龍科技  
          共6999條 108/467 |‹ « 106 107 108 109 110 111 112 113 114 115 » ›|

          cpld/fpga介紹

          您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();