cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
基于FPGA的高速串行傳輸系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)
- 摘要:作為高傳輸速率和低設(shè)計(jì)成本的傳輸技術(shù),串行傳輸技術(shù)被廣泛應(yīng)用于高速通信領(lǐng)域,并已成為業(yè)界首選。在此基于對高速串行傳輸系統(tǒng)的分析,對實(shí)例進(jìn)行了總體設(shè)計(jì)驗(yàn)證,最終達(dá)到高速傳輸?shù)哪康摹?br />關(guān)鍵詞:FPGA;
- 關(guān)鍵字: FPGA 高速串行 傳輸系統(tǒng)
基于FPGA多通道同步數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
- 引言 數(shù)據(jù)采集在工業(yè)測控領(lǐng)域里有廣泛的應(yīng)用,它已成為計(jì)算機(jī)測控系統(tǒng)的一個(gè)重要的環(huán)節(jié),尤其在設(shè)備故障監(jiān)測系統(tǒng)中,由于各種設(shè)備的結(jié)構(gòu)復(fù)雜,運(yùn)動(dòng)形式多種多樣,發(fā)生故障的可能部位很難確定,因此我們需要從設(shè)
- 關(guān)鍵字: FPGA 多通道 同步數(shù)據(jù)采集 系統(tǒng)設(shè)計(jì)
基于FPGA的交通燈系統(tǒng)控制設(shè)計(jì)
- 摘要:為了對交通燈系統(tǒng)進(jìn)行精確控制,采用FPGA實(shí)驗(yàn)板,在QuartusⅡ軟件環(huán)境下,分別實(shí)現(xiàn)脈沖發(fā)生模塊、狀態(tài)定時(shí)模塊、交通燈顯示模塊、時(shí)間顯示模塊,進(jìn)行仿真實(shí)驗(yàn)和硬件下載,獲得的測試結(jié)果滿足設(shè)計(jì)要求。由于采用
- 關(guān)鍵字: FPGA 交通燈 系統(tǒng) 控制設(shè)計(jì)
基于FPGA的遠(yuǎn)距離測溫器數(shù)控系統(tǒng)設(shè)計(jì)
- 摘要:介紹了遠(yuǎn)距離測溫器的結(jié)構(gòu)組成和工作原理,設(shè)計(jì)了基于FPGA的遠(yuǎn)距離測溫器數(shù)控系統(tǒng)的數(shù)據(jù)采集與控制系統(tǒng),使用Altera公司的Cyclonell系列的FPGA實(shí)現(xiàn)了包括數(shù)據(jù)采集、數(shù)據(jù)通信等控制功能,著重?cái)⑹隽擞布c軟件的
- 關(guān)鍵字: FPGA 測溫器 數(shù)控 系統(tǒng)設(shè)計(jì)
基于CoolRunner CPLD的MP3應(yīng)用開發(fā)板的設(shè)計(jì)
- 便攜式MP3播放器作為一種集音頻播放、數(shù)據(jù)存儲為一身的數(shù)碼產(chǎn)品,其功能結(jié)構(gòu)為電子設(shè)計(jì)人員所津津樂道。新功...
- 關(guān)鍵字: CoolRunner CPLD
FPGA實(shí)現(xiàn)復(fù)接與分接系統(tǒng)
- FPGA實(shí)現(xiàn)復(fù)接與分接系統(tǒng),引言 近年來可編程器件的應(yīng)用日益廣泛,使用較多的是現(xiàn)場可編程門陣列(FPGA)和復(fù)雜可編程邏輯器件(CPLD)。FPGA器件性能優(yōu)越,使用方便,成本低廉,投資風(fēng)險(xiǎn)小,使用FPGA設(shè)計(jì)可以完全根據(jù)設(shè)計(jì)者需要開發(fā)ASIC芯片,
- 關(guān)鍵字: 系統(tǒng) 實(shí)現(xiàn) FPGA
基于ARM和CPLD的嵌入式視覺系統(tǒng)設(shè)計(jì)
- 目前,關(guān)于視覺系統(tǒng)的研究已經(jīng)成為熱點(diǎn),也有開發(fā)出的系統(tǒng)可供參考。但這些系統(tǒng)大多是基于PC機(jī)的,由于算法和硬件結(jié)構(gòu)的復(fù)雜性而使其在小型嵌入式系統(tǒng)中的應(yīng)用受到了限制。上述系統(tǒng)將圖像數(shù)據(jù)采集后,視覺處理算法是
- 關(guān)鍵字: CPLD ARM 嵌入式視覺 系統(tǒng)設(shè)計(jì)
基于FPGA軟核的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
- 為解決不同性能指標(biāo)數(shù)據(jù)采集系統(tǒng)開發(fā)時(shí)間較長的問題,提出了一種將FPGA軟核技術(shù)應(yīng)用于高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)的方法。系統(tǒng)以Xilinx公司的FPGA為例設(shè)計(jì)軟核,使用VHDL語言對軟核進(jìn)行模塊化設(shè)計(jì)。介紹了數(shù)據(jù)采集系統(tǒng)的硬件電路、USB固件程序、USB驅(qū)動(dòng)程序以及LabVIEW上位機(jī)的設(shè)計(jì)。該數(shù)據(jù)采集系統(tǒng)結(jié)構(gòu)可移植性強(qiáng),有利于縮短同類型系統(tǒng)設(shè)計(jì)研發(fā)周期。
- 關(guān)鍵字: FPGA 軟核 高速數(shù)據(jù) 采集
基于FPGA的高清視頻采集與顯示系統(tǒng)設(shè)計(jì)
- 高清視頻采集與顯示系統(tǒng)設(shè)計(jì)近年來,高清網(wǎng)絡(luò)攝像機(jī)席卷視頻監(jiān)控市場,傳統(tǒng)的模擬攝像機(jī)也在尋找新的出路提升圖像質(zhì)量,采用非壓縮方案的高清模擬攝像機(jī)成為首選。一般來說,非壓縮方案的硬件平臺有DSP或ASIC或FPGA。
- 關(guān)鍵字: FPGA 高清視頻 采集 顯示系統(tǒng)
如何在FPGA中實(shí)現(xiàn)圖像格式轉(zhuǎn)換
- 首先由同步視頻輸入MegaCore 功能來處理SDI 視頻數(shù)據(jù)。該功能將同步視頻格式數(shù)據(jù)( 例如, BT656 或者DVI) 轉(zhuǎn)換為流控制Avalon 流(Avalon-ST) 視頻協(xié)議,實(shí)現(xiàn)與數(shù)據(jù)通路后面其他視頻處理功能的鏈接?! 〔捎?/li>
- 關(guān)鍵字: FPGA 圖像格式轉(zhuǎn)換
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473