cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
基于FPGA的圖形點(diǎn)陣液晶顯示模塊的應(yīng)用設(shè)計(jì)
- 摘要:提出了一種基于FPGA和T6963C模塊來控制液晶顯示的實(shí)現(xiàn)方法。介紹了液晶顯示控制器T6963C的性能特點(diǎn),給出了FPGA與液晶顯示屏WG240128B的硬件接口電路、軟件設(shè)計(jì)流程和液晶顯示程序。
關(guān)鍵詞:FPGA;圖形液晶顯 - 關(guān)鍵字: FPGA 圖形點(diǎn)陣 液晶顯示模塊 應(yīng)用設(shè)計(jì)
一種基于FPGA的多時鐘片上網(wǎng)絡(luò)研究與設(shè)計(jì)
- 在FPGA上設(shè)計(jì)一個高性能、靈活的、面積小的通信體系結(jié)構(gòu)是一項(xiàng)巨大的挑戰(zhàn)。大多數(shù)基于FPGA的片上網(wǎng)絡(luò)...
- 關(guān)鍵字: FPGA 片上網(wǎng)絡(luò) 多時鐘 通信 Virtex
基于FPGA的溫度自動控制系統(tǒng)
- 溫度控制系統(tǒng)在工農(nóng)業(yè)中應(yīng)用廣泛,但大多數(shù)的溫度控制系統(tǒng)存在一定的問題,為了提高溫度控制系統(tǒng)的穩(wěn)定性和精確性,提出一種基于FPGA的溫度自動控制系統(tǒng)。該系統(tǒng)設(shè)計(jì)是以MCS-5l單片機(jī)為核心,結(jié)合由精密熱電偶攝氏溫度傳感器和精密A/D轉(zhuǎn)換器構(gòu)成的前級信號采集電路和由FPGA、雙向可控硅、內(nèi)置過零檢測的光電耦合器構(gòu)成的后向功率控制電路。該溫度控制系統(tǒng)采用分段PID控制算法,通過調(diào)功法用制冷片控制木箱內(nèi)溫度,能夠在5~35℃范圍內(nèi)自由設(shè)定木箱內(nèi)溫度,穩(wěn)定狀態(tài)下溫度在±1℃范圍內(nèi)波動。
- 關(guān)鍵字: 控制系統(tǒng) 自動 溫度 FPGA 基于
基于單片機(jī)和FPGA的掃頻儀設(shè)計(jì)
- 以89S52單片機(jī)和FPGA為控制核心,設(shè)計(jì)了一個測試四端網(wǎng)絡(luò)幅頻特性和相頻特性的掃頻儀。系統(tǒng)功能分為掃頻信號產(chǎn)生、幅頻特性測試、相頻特性測試等模塊;而操作部分包括矩陣鍵盤、點(diǎn)陣式液晶顯示器、波形顯示電路。系統(tǒng)可以測量未知網(wǎng)絡(luò)特定頻率點(diǎn)的頻率特性,此外,用戶還可以通過鍵盤設(shè)置掃頻信號的上下限,并利用示波器精確的顯示幅頻、相頻曲線。
- 關(guān)鍵字: 設(shè)計(jì) FPGA 單片機(jī) 基于
基于FPGA-SPARTAN芯片的CCD的硬件驅(qū)動電路設(shè)計(jì)
- 基于FPGA-SPARTAN芯片的CCD的硬件驅(qū)動電路設(shè)計(jì), CCD驅(qū)動電路的實(shí)現(xiàn)是CCD應(yīng)用技術(shù)的關(guān)鍵問題。以往大多是采用普通數(shù)字芯片實(shí)現(xiàn)驅(qū)動電路,CCD外圍電路復(fù)雜,為了克服以上方法的缺點(diǎn),利用VHDL硬件描述語言.運(yùn)用FPGA技術(shù)完成驅(qū)動時序電路的實(shí)現(xiàn)。該方法開發(fā)周期短
- 關(guān)鍵字: 硬件驅(qū)動 電路設(shè)計(jì) CCD 芯片 FPGA-SPARTAN 基于
基于FPGA和SMT387的SAR數(shù)據(jù)采集與存儲系統(tǒng)
- 為了解決現(xiàn)有的合成孔徑雷達(dá)SAR回波信號采集存儲系統(tǒng)不能同時滿足高采樣率、高采樣精度、高存儲速度、大存儲容量、脫機(jī)運(yùn)行的問題。該文提出了一種基于FPGA和DSP的SAR回波信號的采集與存儲系統(tǒng)。該系統(tǒng)采用專用于數(shù)據(jù)硬盤存儲的DSP功能模塊SMT387和ViTrex 4系列的FPGA器件XC4VFxl2設(shè)計(jì)。Virtex 4系列FPGA主要控制采集存儲系統(tǒng)的總體時序,采集回波信號的有效部分存入SATA硬盤,SMT387主要運(yùn)用紐曼-皮爾遜準(zhǔn)則的滑窗檢測算法檢測回波信號的具體位置,并計(jì)算出各種位置信息的具體參
- 關(guān)鍵字: FPGA 387 SMT SAR
基于AVR和CPLD的高速數(shù)據(jù)采集系統(tǒng)
- 為了提高數(shù)據(jù)采集卡的速度,同時降低成本,設(shè)計(jì)一種并行數(shù)據(jù)采集系統(tǒng),要求并行采集速度大于10 Mb/s。整個系統(tǒng)由AVR與CPLD控制實(shí)現(xiàn),通過MAXl308完成模數(shù)轉(zhuǎn)換,并設(shè)計(jì)搭建了其外圍電路。采用12路數(shù)據(jù)存儲模式存儲高速采集的數(shù)據(jù)。實(shí)驗(yàn)依據(jù)存儲要求搭建硬件電路并調(diào)試,示波器顯示的波形結(jié)果8組脈沖序列完全對齊,沒有出現(xiàn)時序混亂,同時并行處理過程中不相互影響,實(shí)現(xiàn)了低成本高速多路采集的設(shè)計(jì)要求。
- 關(guān)鍵字: CPLD AVR 高速數(shù)據(jù) 采集系統(tǒng)
基于FPGA的三相函數(shù)信號發(fā)生器設(shè)計(jì)
- 摘要:基于FPGA的三相函數(shù)信號發(fā)生器以DDS為核心,在Altera公司CycloneⅡ系列EP2C8T144C8上實(shí)現(xiàn)正弦波、方波、三角波和鋸齒波信號的產(chǎn)生,利用單片機(jī)PICl8F4550控制波形的頻率及相位差。同時單片機(jī)通過DAC0832控制波
- 關(guān)鍵字: FPGA 三相 函數(shù)信號發(fā)生器
MCS-51單片機(jī)與FPGA
- 1 單片機(jī)與FPGA的接口方式單片機(jī)與FPGA的接口方式一般有兩種,即總線方式與獨(dú)立方式。MCS-51單片機(jī)具有很強(qiáng)的外部總線擴(kuò)展能力,利用片外三總線結(jié)構(gòu)很容易實(shí)現(xiàn)單片機(jī)與FPGA的總線接口,而且單片機(jī)以總線方式與FPGA進(jìn)
- 關(guān)鍵字: FPGA
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473