<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> cpld-pci接口

          基于SRAM/DRAM的大容量FIFO的設(shè)計與實現(xiàn)

          • 1 引言 FIFO(First In First Out)是一種具有先進先出存儲功能的部件。在高速數(shù)字系統(tǒng)當(dāng)中通常用作數(shù)據(jù)緩存。在高速數(shù)據(jù)采集、傳輸和實時顯示控制領(lǐng)域中.往往需要對大量數(shù)據(jù)進行快速存儲和讀取,而這種先進先出的結(jié)構(gòu)特點很好地適應(yīng)了這些要求,是傳統(tǒng)RAM無法達到的。 許多系統(tǒng)都需要大容量FIFO作為緩存,但是由于成本和容量限制,常采用多個FIFO芯片級聯(lián)擴展,這往往導(dǎo)致系統(tǒng)結(jié)構(gòu)復(fù)雜,成本高。本文分別針對Hynix公司的兩款SRAM和DRAM器件,介紹了使用CPLD進行接口連接和編程控制,來
          • 關(guān)鍵字: FIFO  SRAM  DRAM  CPLD   

          基于FPGA/CPLD的半整數(shù)分頻器設(shè)計及仿真

          •   1引言   CPLD(ComplexprogrammableLogicDevice,復(fù)雜可編程邏輯器件)和FPGA(FieldprogrammableGatesArray,現(xiàn)場可編程門陣列)都是可編程邏輯器件,它們是在PAL、GAL等邏輯器件基礎(chǔ)上發(fā)展起來的。同以往的PAL、GAL相比,F(xiàn)PGA/CPLD的規(guī)模比較大,適合于時序、組合等邏輯電路的應(yīng)用。它可以替代幾十甚至上百塊通用IC芯片。這種芯片具有可編程和實現(xiàn)方案容易改動等特點。由于芯片內(nèi)部硬件連接關(guān)系的描述可以存放在磁盤、ROM、PROM、或E
          • 關(guān)鍵字: FPGA  CPLD  分頻器  

          一種基于CPLD的電梯運行控制器設(shè)計

          •   1引言   隨著社會的發(fā)展。使用電梯越來越普遍,已從原來只在商業(yè)大廈、賓館過渡到在辦公室、居民樓等多種建筑中,并且對電梯功能的要求也不斷提高,其相應(yīng)控制方式也在不斷發(fā)生變化。電梯的微機化控制主要有:PLC控制、單板機控制、單片機控制、單微機控制、多微機控制和人工智能控制等。隨著EDA技術(shù)的快速發(fā)展,PLD器件已廣泛應(yīng)用于電子設(shè)計與控制的各個方面。這里使用CPLD器件,采用VHDL語言設(shè)計一個16樓層單個載客箱的電梯控制系統(tǒng),此控制系統(tǒng)具有使用安全可靠,功能全面的特點,方便人們生活。   2系統(tǒng)總體
          • 關(guān)鍵字: CPLD  VHDL  電梯  

          基于CPLD的LED點陣顯示控制器設(shè)計

          •   場可編程器件(FPGA和CPLD)等ISP器件無須編程器,利用器件廠商提供的編程套件,采用自頂而下的模塊化設(shè)計方法,使用原理圖或硬件描述語言(VHDL)等方法來描述電路邏輯關(guān)系,可直接對安裝在目標(biāo)板上的器件編程。它易學(xué)、易用、簡化了系統(tǒng)設(shè)計,減小了系統(tǒng)規(guī)模,縮短設(shè)計周期,降低了生產(chǎn)設(shè)計成本,從而給電子產(chǎn)品的設(shè)計和生產(chǎn)帶來了革命性的變化。   1、系統(tǒng)結(jié)構(gòu)及工作原理   LED點陣顯示控制的傳統(tǒng)方式是采用單片機或系統(tǒng)機作為CPU來實現(xiàn),當(dāng)系統(tǒng)顯示的信息比較多時,由于單片機的輸入/輸出端口(I/O)有
          • 關(guān)鍵字: CPLD  LED  點陣  

          基于CPLD的數(shù)據(jù)采集與顯示接口設(shè)計及實現(xiàn)

          •   0 引 言   CPLD稱為復(fù)雜可編程邏輯設(shè)計芯片,它是大規(guī)模可編程器件,具有高集成度、高可靠性、高速度的特點。CPLD是利用EDA技術(shù)進行電子系統(tǒng)設(shè)計的載體。硬件描述語言是EDA技術(shù)進行電子系統(tǒng)設(shè)計的主要表達手段,VHDL語言是常用的硬件描述語言之一;軟件開發(fā)工具是利用EDA技術(shù)進行電子系統(tǒng)設(shè)計的智能化的自動化設(shè)計工具,常用開發(fā)工具有QuartusII,Ispexpert,F(xiàn)oundation等。CPLD以高速、高可靠性、串并行工作方式等特點在電子設(shè)計中廣泛應(yīng)用。它打破了軟硬件之間的界限,加速了產(chǎn)
          • 關(guān)鍵字: CPLD  MCS-51  數(shù)據(jù)采集  

          基于ARM+CPLD的實時圖像采集模塊設(shè)計

          •   摘要:介紹了32位嵌入式系統(tǒng)及應(yīng)用現(xiàn)狀,指出了在嵌入式實時圖像采集的重要性和存在問題,提出了一種基于嵌入式系統(tǒng)總線接口的實時圖像采集模塊的實現(xiàn)方法。   關(guān)鍵詞:32位嵌入式系統(tǒng) CMOS攝像 實時圖像采集   1 32位嵌入式系統(tǒng)及其應(yīng)用現(xiàn)狀   1.1 32位嵌入式系統(tǒng)概述   嵌入式系統(tǒng)是后PC時代的主導(dǎo),當(dāng)?shù)投说那度胧较到y(tǒng)無法滿足信息化、智能化、網(wǎng)絡(luò)化時代的更高要求時,32位嵌入式系統(tǒng)應(yīng)運而生。32位嵌入式系統(tǒng)是電腦硬件與軟件的有機結(jié)合。嵌入式設(shè)計的目的在于滿足某種特殊的功能。嵌入式系
          • 關(guān)鍵字: ARM  CPLD  CMOS攝像  

          基于FPGA/CPLD的VHDL語言電路設(shè)計優(yōu)化方法

          •   VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來的。它是一種面向設(shè)計、多層次的硬件描述語言,是集行為描述、RTL描述、門級描述功能為一體的語言,并已成為描述、驗證和設(shè)計數(shù)字系統(tǒng)中最重要的標(biāo)準(zhǔn)語言之一。由于VHDL在語法和風(fēng)格上類似于高級編程語言,可讀性好,描述能力強,設(shè)計方法靈活,可移植性強,因此它已成為廣大EDA工程師的首選。目前,
          • 關(guān)鍵字: FPGA  CPLD  VHDL  

          基于CPLD的LED顯示屏控制電路設(shè)計

          •   引言   近年來,隨著計算機技術(shù)和集成電路技術(shù)的飛速發(fā)展,得到廣泛應(yīng)用的大屏幕顯示系統(tǒng)當(dāng)屬視頻LED顯示系統(tǒng)。在LED顯示技術(shù)中,由于紅色、綠色發(fā)光二極管的亮度、光效色差等性能也得到了很大的提高,加之計算機多媒體制作軟件的發(fā)展,現(xiàn)在偽彩視頻LED顯示系統(tǒng)的制造成本大大降低,應(yīng)用領(lǐng)域不斷增加。這種偽彩色視頻LED顯示系統(tǒng)采用了計算機多媒體技術(shù),全同步動態(tài)顯示視頻圖像,圖像清晰,亮度高,無拼縫,每種顏色的視頻灰度等級已經(jīng)由早期的16級灰度上升現(xiàn)在的256灰度,隨著大規(guī)模集成電路和專用元器件的發(fā)展,256
          • 關(guān)鍵字: CPLD  LED  顯示屏  

          基于CPLD的DRAM控制器設(shè)計方法

          •   80C186XL16位嵌入式微處理器是Intel公司在嵌入式微處理器市場的上導(dǎo)產(chǎn)品之一,已廣泛應(yīng)用于電腦終端、程控交換和工控等領(lǐng)域。在該嵌入式微處理器片內(nèi),集成有DRAM RCU單元,即DRAM刷新控制單元。RCU單元可以自動產(chǎn)生DRAM刷新總線周期,它工作于微處理器的增益模式下。經(jīng)適當(dāng)編程后,RCU將向?qū)⑻幚砥鞯?BIU(總線接口)單元產(chǎn)生存儲器讀請求。對微處理器的存儲器范圍編程后,BIU單元執(zhí)行刷新周期時,被編程的存儲器范圍片選有效。   存儲器是嵌入式計算機系統(tǒng)的重要組成部分之一。通常采用靜態(tài)
          • 關(guān)鍵字: CPLD  DRAM  VHDL  

          基于CPLD的LED顯示屏控制電路設(shè)計

          •   引言   近年來,隨著計算機技術(shù)和集成電路技術(shù)的飛速發(fā)展,得到廣泛應(yīng)用的大屏幕顯示系統(tǒng)當(dāng)屬視頻LED顯示系統(tǒng)。在LED顯示技術(shù)中,由于紅色、綠色發(fā)光二極管的亮度、光效色差等性能也得到了很大的提高,加之計算機多媒體制作軟件的發(fā)展,現(xiàn)在偽彩視頻LED顯示系統(tǒng)的制造成本大大降低,應(yīng)用領(lǐng)域不斷增加。這種偽彩色視頻LED顯示系統(tǒng)采用了計算機多媒體技術(shù),全同步動態(tài)顯示視頻圖像,圖像清晰,亮度高,無拼縫,每種顏色的視頻灰度等級已經(jīng)由早期的16級灰度上升現(xiàn)在的256灰度,隨著大規(guī)模集成電路和專用元器件的發(fā)展,256
          • 關(guān)鍵字: CPLD  LED  顯示屏  

          一種基于CPLD的單片機脈沖信號源設(shè)計

          •   單片機產(chǎn)生的脈沖信號源由于是靠軟件實現(xiàn)的,所以輸出頻率及步進受單片機時鐘頻率、指令數(shù)和指令執(zhí)行周期的限制。文中介紹了一種以CPLD為核心的脈沖信號源,脈沖信號源的參數(shù)(頻率、占空比)由工控機通過I/O板卡設(shè)置,設(shè)定的參數(shù)由數(shù)碼管顯示,這種脈沖信號源與其它脈沖信號發(fā)生電路相比具有輸出頻率高、步進小(通過選用高速CPLD可提高頻率及縮小步進)、精度高、參數(shù)調(diào)節(jié)方便、易于修改等優(yōu)點。   1系統(tǒng)組成及工作原理   脈沖信號源電路核心采用一片可編程邏輯器件EPM7128SLC84—10,它屬于
          • 關(guān)鍵字: CPLD  Altera  MAX7000  

          基于CPLD的單片機與ISA總線接口的并行通信設(shè)計

          •   摘要:介紹了用ALTERA公司MAX7000系列CPLD芯片實現(xiàn)單片機與PC104ISA總線接口之間的關(guān)行通信。給出了系統(tǒng)設(shè)計方法及程序源代碼。   關(guān)鍵詞:CPLD ISA總線 并行通信   CPLD(Complex Programmable Logic Device)是一種復(fù)雜的用戶可編程邏輯器件,由于采用連續(xù)連接結(jié)構(gòu),易于預(yù)測延時,從而使電路仿真更加準(zhǔn)確。CPLD是標(biāo)準(zhǔn)的大規(guī)模集成電路產(chǎn)品,可用于各種數(shù)字邏輯系統(tǒng)的設(shè)計。近年來,由于采用先進的集成工藝和大指量生產(chǎn),CPLD器件成本不斷下降,集
          • 關(guān)鍵字: CPLD  ISA總線  并行通信  

          一種基于ARM和CPLD的嵌入式視覺系統(tǒng)設(shè)計

          • 目前,關(guān)于視覺系統(tǒng)的研究已經(jīng)成為熱點,也有開發(fā)出的系統(tǒng)可供參考。但這些系統(tǒng)大多是基于PC機的,由于算法和硬件結(jié)構(gòu)的復(fù)雜性而使其在小型嵌入式系統(tǒng)中的應(yīng)用受到了限制。上述系統(tǒng)將圖像數(shù)據(jù)采集后,視覺處理算法是在PC機上實現(xiàn)的。隨著嵌入式微處理器技術(shù)的進步,32位 ARM處理器系統(tǒng)擁有很高的運算速度和很強的信號處理能力,可以作為視覺系統(tǒng)的處理器,代替PC機來實現(xiàn)簡單的視覺處理算法。下面介紹一種基于ARM和 CPLD的嵌入式視覺系統(tǒng),希望能分享嵌入式視覺開發(fā)過程中的一些經(jīng)驗。 1 系統(tǒng)方案與原理 在嵌入式視覺的
          • 關(guān)鍵字: ARM  CPLD  

          基于DSP+CPLD的嵌入式高速圖像通信系統(tǒng)設(shè)計

          • 1 引言 隨著現(xiàn)代的圖形采集技術(shù)發(fā)展迅速,各種基于ISA,PCI,USB1.1等總線的圖形采集卡速度已經(jīng)不能滿足用戶的需求,而采用 USB2.0以后就可以解決這個傳輸速度上的瓶頸,USB2.0的速度是480Mbits/s,完全可以滿足圖像采集、傳輸以及后續(xù)處理的要求。系統(tǒng)中采用 DSP+CPLD的硬件設(shè)計方案,采用現(xiàn)場可編程芯片 CPLD及兩片 SRAM構(gòu)成的圖像采集和存儲系統(tǒng),可以根據(jù)不同的需要進行現(xiàn)場編程,具有通用性好、價格相對便宜,易于系統(tǒng)調(diào)試,升級等特點。系統(tǒng)中 CPLD選擇的型號是 ALTER
          • 關(guān)鍵字: DSP  CPLD  

          基于CPLD的臭氧電源控制系統(tǒng)設(shè)計

          • 臭氧被喻為“綠色”消毒產(chǎn)品,在國內(nèi)外得到廣泛應(yīng)用。近年來,臭氧技術(shù)作為環(huán)保產(chǎn)業(yè)的重要組成部分,受到越來越多人的重視。相關(guān)產(chǎn)品已從飲用水處理系統(tǒng)拓展到污水處理、空氣凈化、家庭環(huán)境污染防治、醫(yī)療保健等領(lǐng)域。 臭氧發(fā)生器供電電源是臭氧發(fā)生器的重要組成部分,供電電源的電壓、頻率和波形是影響臭氧發(fā)生器效率的重要因素。發(fā)生器的結(jié)構(gòu)、氣源和冷卻系統(tǒng)確定后,電源系統(tǒng)的性能與品質(zhì)就成為影響發(fā)生器效率的關(guān)鍵。上世紀(jì)80年代后,半導(dǎo)體器件的發(fā)展使臭氧電源發(fā)生質(zhì)的變化,逆變式電源成為臭氧發(fā)生電源的主要形
          • 關(guān)鍵字: CPLD  VCO  
          共788條 12/53 |‹ « 10 11 12 13 14 15 16 17 18 19 » ›|
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();