dds-gw 文章 進(jìn)入dds-gw技術(shù)社區(qū)
自由擺平板控制系統(tǒng)的分析與設(shè)計(jì)
- 文章給出了一個(gè)基于自由擺的平板控制系統(tǒng)的設(shè)計(jì)與構(gòu)建,系統(tǒng)以STC12C5A16S2型單片機(jī)為控制核心,經(jīng)角度傳感器MMA7455、直接數(shù)字式頻率合成器(DDS)、混合式步進(jìn)電機(jī)42BYGH4417及必要的外圍驅(qū)動(dòng)電路,實(shí)現(xiàn)平板隨著擺桿的擺動(dòng)而旋轉(zhuǎn),平板上的8枚硬幣隨擺桿擺動(dòng)不滑落,平板上的激光筆在15s內(nèi)照射到指定的中心線位置。
- 關(guān)鍵字: 自由擺 單片機(jī) 角度傳感器 DDS 步進(jìn)電機(jī)
基于DDS的正弦信號(hào)發(fā)生器的設(shè)計(jì)
- 文章介紹了一種基于DDS的正弦信號(hào)發(fā)生器的設(shè)計(jì)方法,對此正弦信號(hào)發(fā)生器的硬件部分進(jìn)行了詳細(xì)的論述,并給出了系統(tǒng)的軟件流程框圖。仿真及硬件驗(yàn)證的結(jié)果表明,此正弦信號(hào)發(fā)生器精度高,抗干擾性好,可作為一般的正弦信號(hào)發(fā)生器使用。此設(shè)計(jì)方案具有一定的實(shí)用性。
- 關(guān)鍵字: STC89C52 AD9850 正弦信號(hào)發(fā)生器 DDS
DDS技術(shù)在高頻石英晶體測試系統(tǒng)中的應(yīng)用
- 在此介紹了一種以DDS芯片AD9912作為信號(hào)源的高頻石英晶體測試系統(tǒng)。AD9912是一款直接數(shù)字頻率合成芯片。一方面,AD9912內(nèi)部時(shí)鐘速度可高迭1 GSPS,并集成了14位數(shù)/模轉(zhuǎn)換器,可以直接輸出400 MHz信號(hào),另一方面,AD9912的頻率控制字為48位,可以小于4 μHz的分辨率輸出信號(hào)。由于采用了DDS芯片AD9912作為信號(hào)源,所設(shè)計(jì)的石英晶體測試系統(tǒng)能夠在20kHz~400 MHz范圍內(nèi)測試石英晶體的串聯(lián)諧振頻率。與國內(nèi)目前普遍使用的基于振蕩器和阻抗計(jì)測試方法的測試儀相比,該測試
- 關(guān)鍵字: DDS 高頻 測試系統(tǒng) 石英晶體
基于AD9912鏡像頻率的應(yīng)用
- 摘要:常規(guī)DDS頻率合成方案無法合成超過1/2采樣頻率的信號(hào)頻率,這給DDS器件的應(yīng)用帶來了很大限制。在實(shí)際應(yīng)用中通過對DDS器件的輸出信號(hào)頻譜進(jìn)行分析發(fā)現(xiàn),其頻譜中除包含設(shè)計(jì)頻率以外還包含特高頻(UHF)頻段的鏡像
- 關(guān)鍵字: DDS 鏡像頻率 AD9912 特高頻信號(hào)
DDS的優(yōu)化設(shè)計(jì)介紹
- 在高可靠應(yīng)用領(lǐng)域,如果設(shè)計(jì)得當(dāng),將不會(huì)存在類似于MCU的復(fù)位不可靠和PC可能跑飛等問題。CPLD/FPGA的高可靠性還表現(xiàn)在,幾乎可將整個(gè)系統(tǒng)下載于同一芯片中,實(shí)現(xiàn)所謂片上系統(tǒng),從而大大縮小了體積,易于管理和屏蔽。
- 關(guān)鍵字: DDS 優(yōu)化設(shè)計(jì)
直接數(shù)字頻率合成器DDS的優(yōu)化設(shè)計(jì)
- 新一代的直接數(shù)字頻率合成器DDS,采用全數(shù)字的方式實(shí)現(xiàn)頻率合成。與傳統(tǒng)的頻率合成技術(shù)相比DDS具有以下特點(diǎn):(1)頻率轉(zhuǎn)換快。直接數(shù)字頻率合成是一個(gè)開環(huán)系統(tǒng),無任何反饋環(huán)節(jié),其頻率轉(zhuǎn)換時(shí)間主要由頻率控制字狀態(tài)改
- 關(guān)鍵字: DDS 數(shù)字頻率合成器 優(yōu)化設(shè)計(jì)
基于FPGA的DDS基本信號(hào)發(fā)生器的設(shè)計(jì)
- 摘要:本設(shè)計(jì)基于DDS原理和FPGA技術(shù)按照順序存儲(chǔ)方式,將對正弦波、方波、三角波、鋸齒波四種波形的取樣數(shù)據(jù)依次全部存儲(chǔ)在ROM波形表里,通過外接設(shè)備撥扭開關(guān)和鍵盤控制所需波形信號(hào)的輸出,最終將波形信息顯示在LC
- 關(guān)鍵字: FPGA DDS 信號(hào)發(fā)生器
基于DDS+PLL技術(shù)的高頻時(shí)鐘發(fā)生器
- 1引言高性能合成頻率廣泛應(yīng)用在現(xiàn)代通信、雷達(dá)和電子測量等技術(shù)領(lǐng)域中。頻率合成方法主要有3種...
- 關(guān)鍵字: DDS PLL技術(shù) 高頻時(shí)鐘
dds-gw介紹
您好,目前還沒有人創(chuàng)建詞條dds-gw!
歡迎您創(chuàng)建該詞條,闡述對dds-gw的理解,并與今后在此搜索dds-gw的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dds-gw的理解,并與今后在此搜索dds-gw的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473