<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dpu asic

          采用帶有收發(fā)器的全系列40-nm FPGA 和ASIC 實(shí)現(xiàn)創(chuàng)新設(shè)計(jì)

          • 人們對寬帶服務(wù)的帶寬要求越來越高,促使芯片供應(yīng)商使用更多的高速串行收發(fā)器。因此,下一代應(yīng)用采用了多種數(shù)據(jù)速率,從幾Mbps 到數(shù)百Gbps,在一種
          • 關(guān)鍵字: FPGA  ASIC  40  nm  

          基于DSP+FPGA+ASIC的實(shí)時(shí)圖像處理架構(gòu)設(shè)計(jì)

          •   1.引言  隨著紅外焦平面陣列技術(shù)的快速發(fā)展,紅外成像系統(tǒng)實(shí)現(xiàn)了高幀頻、高分辨率、高可靠性及微型化,在目標(biāo)跟蹤、智能交通監(jiān)控中得到了越來越多的應(yīng)用,并向更加廣泛的軍事及民用領(lǐng)域擴(kuò)展。實(shí)時(shí)紅外圖像處理系統(tǒng)一般會包括非均勻校正、圖像增強(qiáng)、圖像分割、區(qū)域特征提取、目標(biāo)檢測及跟蹤等不同層次的實(shí)時(shí)圖像處理算法,由于圖像處理的數(shù)據(jù)量大,數(shù)據(jù)處理相關(guān)性高,因此實(shí)時(shí)紅外圖像處理系統(tǒng)必須具有強(qiáng)大的運(yùn)算能力。目前有些紅外圖像處理系統(tǒng)使用FPGA實(shí)現(xiàn)可重構(gòu)計(jì)算系統(tǒng)[1],運(yùn)算速度快,但對于復(fù)雜算法的實(shí)現(xiàn)難度比較高,且靈活性
          • 關(guān)鍵字: DSP  FPGA  ASIC  

          ASIC大爆發(fā)之際,F(xiàn)PGA怎么辦?

          • AI芯片不會是一兩顆芯片打遍天下,整體而言,F(xiàn)PGA、GPU、ASIC三大主要AI芯片將在很長一段時(shí)間內(nèi)同時(shí)存在。
          • 關(guān)鍵字: ASIC  FPGA  

          以太坊ASIC市場懸而未定,礦機(jī)芯片廠商演繹“續(xù)命三部曲”

          • 始料未及,2017年不斷走俏的加密貨幣在2018年突然進(jìn)入“調(diào)整”期。
          • 關(guān)鍵字: 以太坊  ASIC  芯片  

          適用于 FPGA、GPU 和 ASIC 系統(tǒng)的電源管理

          • 在 FPGA、GPU 或 ASIC 控制的系統(tǒng)板上,僅有為數(shù)不多的幾種電源管理相關(guān)的設(shè)計(jì)挑戰(zhàn),但是由于需要反復(fù)調(diào)試,所以這類挑戰(zhàn)可能使系統(tǒng)的推出時(shí)間嚴(yán)重滯后
          • 關(guān)鍵字: FPGA  GPU  ASIC  電源管理  

          用C 語言描述AES256 加密算法

          • 作者:Adam Taylor 首席工程師 e2v 公司 aptaylor@theiet.org 用C 語言描述AES256 加密算法,然后在硬件中加速性能。 高級加密標(biāo)準(zhǔn) (AES) 已經(jīng)成為很多
          • 關(guān)鍵字: FPGA  ASIC  

          使用SDNet開發(fā)創(chuàng)新型可編程網(wǎng)絡(luò)

          • 日本電報(bào)電話公司 (NTT) 是一家全球電信集團(tuán)控股公司,負(fù)責(zé)制定管理策略和推動研發(fā)工作發(fā)展。 我們是 NTT 研發(fā)部的研究人員,正領(lǐng)導(dǎo)兩個(gè)針對軟件定義網(wǎng)
          • 關(guān)鍵字: FPGA  ASIC  

          ASIC設(shè)計(jì)的這些問題不可忽視

          • 本文結(jié)合NCverilog,DesignCompile,Astro等ASIC設(shè)計(jì)所用到的EDA軟件,從工藝獨(dú)立性、系統(tǒng)的穩(wěn)定性、復(fù)雜性的角度對比各種ASIC的設(shè)計(jì)方法,介紹了在編
          • 關(guān)鍵字: ASIC  

          剖析FPGA的優(yōu)勢以及產(chǎn)業(yè)化的痛點(diǎn)

          •   可編程的“萬能芯片” FPGA——現(xiàn)場可編程門陣列,是指一切通過軟件手段更改、配置器件內(nèi)部連接結(jié)構(gòu)和邏輯單元,完成既定設(shè)計(jì)功能的數(shù)字集成電路。        FPGA簡介   FPGA(Field Programmable Gate Array)于1985年由xilinx創(chuàng)始人之一Ross Freeman發(fā)明,雖然有其他公司宣稱自己最先發(fā)明可編程邏輯器件PLD,但是真正意義上的第一顆FPGA芯片XC2064為xilinx所發(fā)明,這個(gè)
          • 關(guān)鍵字: FPGA  ASIC  

          計(jì)算與存儲的連接可擴(kuò)展,美華裔教授和技術(shù)主管來深圳創(chuàng)業(yè)

          •   一位是美國羅德島大學(xué)的終身教授,一位是高通美國公司的高管,入選深圳“孔雀計(jì)劃”后回國,研發(fā)的DPU(數(shù)據(jù)存儲處理器)芯片呼之欲出……  在近日北京舉行的“2018安創(chuàng)成長營”路演上,大普微電子(筆者注:DPU的中文諧音是“大普”)的CEO楊亞飛先生介紹了他們的構(gòu)想和即將出爐的產(chǎn)品。  DPU將計(jì)算和智能融入SSD存儲器  當(dāng)前,人們已經(jīng)身處在大數(shù)據(jù)和人工智能時(shí)代,全球數(shù)據(jù)量每18個(gè)月增加1倍,這種爆炸性的數(shù)據(jù)增長對數(shù)據(jù)存儲提出了新的要求。  過去機(jī)械硬盤(HDD)是存儲的主力,現(xiàn)在機(jī)械硬盤正在被固態(tài)硬
          • 關(guān)鍵字: DPU  SSD  存儲器  

          當(dāng)FPGA越來越像SoC,F(xiàn)PGA跟ASIC還有啥區(qū)別

          • 在需要靈活性的應(yīng)用、不斷將可編程邏輯和硬線邏輯結(jié)合在一起的系統(tǒng)架構(gòu)以及適用于兩者的工具的推動下,ASIC和FPGA之間的界限正在變得日益模糊。
          • 關(guān)鍵字: FPGA  ASIC  

          MEMS制造是產(chǎn)業(yè)持續(xù)發(fā)展的瓶頸還是潛力股?

          •   MEMS產(chǎn)業(yè)增長潛力巨大,而MEMS制造是產(chǎn)業(yè)持續(xù)發(fā)展的瓶頸還是將潛力兌現(xiàn)成現(xiàn)實(shí)的關(guān)鍵路徑?據(jù)麥姆斯咨詢報(bào)道,漫長的開發(fā)周期、繁多的制造平臺、研發(fā)期間的用量少帶來的高報(bào)價(jià)是阻礙新產(chǎn)品快速研發(fā)的主要絆腳石。了解MEMS制造的特殊特性,清楚眾多生態(tài)系統(tǒng)的選擇,將有助于您在面臨挑戰(zhàn)時(shí)發(fā)展路線清晰,從而更快速地開發(fā)出具有特色的新產(chǎn)品。  MEMS器件種類繁多,要求不一。一種器件就是一套工藝流程,這是MEMS制造面臨巨大挑戰(zhàn)的根結(jié)所在。雖然單一的方法不適合所有公司,但利用不同公司專業(yè)知識形成生態(tài)系統(tǒng)是解決這些挑
          • 關(guān)鍵字: MEMS  ASIC  

          完全卷積神經(jīng)網(wǎng)絡(luò)IP——DPU “聽濤”系列 SoC

          • 算法、數(shù)據(jù)和算力并稱為新AI時(shí)代三大驅(qū)動力。如何在追求更好性能的同時(shí)實(shí)現(xiàn)低功耗、低延遲和低成本,逐漸成為擺在所有AI從業(yè)者面前的艱巨挑戰(zhàn)之一。
          • 關(guān)鍵字: 深鑒  AI  DPU  

          聯(lián)發(fā)科掘金ASIC市場,領(lǐng)先業(yè)界去打造下一個(gè)增長新引擎

          •   憑借過去20年在SoC上的經(jīng)驗(yàn),聯(lián)發(fā)科技累積了豐富的IP和先進(jìn)的工藝制程,這為聯(lián)發(fā)科在ASIC芯片市場打下很好的基礎(chǔ),使得聯(lián)發(fā)科可以快速為大型客戶量身打造專用定制化芯片(ASIC),去年聯(lián)發(fā)科ASIC團(tuán)隊(duì)已順利搶下思科訂單,開始與博通等國際廠商展開競爭。   4月24日,聯(lián)發(fā)科在其深圳分公司舉行媒體溝通會,向記者展示了業(yè)界首個(gè)7nm 56G PAM4 SerDes IP ASIC。聯(lián)發(fā)科技副總經(jīng)理暨智能設(shè)備事業(yè)群總經(jīng)理游人杰表示,ASIC將會是高速成長的市場,未來幾年,希望ASIC芯片能扮演聯(lián)發(fā)科業(yè)
          • 關(guān)鍵字: 聯(lián)發(fā)科  ASIC  

          工程師20年經(jīng)驗(yàn)總結(jié):ASIC芯片的成本計(jì)算

          •   大規(guī)模集成電路芯片, 比如SoC(System on chip),由多核CPU和GPU組成,用于智能手機(jī)主芯片、車載多媒體和導(dǎo)航系統(tǒng),或者特定用途的集成電路芯片ASIC(Application specified integrated circuit),用于電子控制模塊的信號處理,算法運(yùn)行和控制執(zhí)行部件, 比如自動泊車、啟動安全氣囊、自動駕駛的雷達(dá)信號分析等。這些芯片是未來數(shù)字化、智能化的核心元件。但是,它們的成本是怎樣構(gòu)成? 客戶所能知道的就是半導(dǎo)體公司或芯片貿(mào)易商(Distributor)的報(bào)價(jià)。
          • 關(guān)鍵字: ASIC  芯片  
          共557條 6/38 |‹ « 4 5 6 7 8 9 10 11 12 13 » ›|

          dpu asic介紹

          您好,目前還沒有人創(chuàng)建詞條dpu asic!
          歡迎您創(chuàng)建該詞條,闡述對dpu asic的理解,并與今后在此搜索dpu asic的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();