dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
Si2155:新一代硅調(diào)諧器入門指南
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: Si2155 CAN調(diào)諧器 硅調(diào)諧器 DSP SiliconLabs
安森美配合中國消費(fèi)類醫(yī)療市場趨勢的半導(dǎo)體方案應(yīng)用案例研究
- 近年來,中國人口老齡化問題加劇,人們的預(yù)期壽命更長。根據(jù)聯(lián)合國等機(jī)構(gòu)的數(shù)據(jù),中國60歲以上人口所占比例已由1990年的8.9%提升至2012年的12.3%,到2030年將達(dá)24.4%。同時,心臟病、糖尿病、哮喘乃至聽力障礙等發(fā)病率增高。這使人們更加注重醫(yī)療保健問題,為消費(fèi)類醫(yī)療市場帶來更大發(fā)展動力。
- 關(guān)鍵字: 安森美 醫(yī)療設(shè)備 助聽器 ASIC DSP
基于FPGA的電機(jī)測速系統(tǒng)設(shè)計(jì)
- 研究的是基于FPGA的電機(jī)測速系統(tǒng)設(shè)計(jì)。該設(shè)計(jì)以有源晶振來產(chǎn)生時基信號,利用歐姆龍光電編碼器E682-CWZ6C360P/R將轉(zhuǎn)速信號轉(zhuǎn)變?yōu)轭l率信號,采用數(shù)碼管動態(tài)顯示來顯示測量所得的數(shù)值。FPGA模塊的編寫是基于Altera公司的Quartus II軟件進(jìn)行編寫的,采用的芯片型號為EP2C5T144C8N。FPGA模塊是利用VHDL語言進(jìn)行編寫,利用Quartus II軟件自帶的仿真軟件進(jìn)行仿真,通過觀察仿真波形來驗(yàn)證模塊是否正確。本設(shè)計(jì)可以實(shí)現(xiàn)小數(shù)值的方波頻率測量和電機(jī)轉(zhuǎn)速測量。
- 關(guān)鍵字: FPGA 電機(jī)測速 系統(tǒng)設(shè)計(jì)
瑞昱獲授權(quán)使用Cadence Tensilica HiFi 音頻/語音DSP IP內(nèi)核
- 全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(NASDAQ:CDNS)日前宣布,瑞昱半導(dǎo)體公司(Realtek Semiconductor Corp)獲得Cadence Tensilica(Cadence? Tensilica?)授權(quán),可使用HiFi 音頻/語音DSP(數(shù)字信號處理器)IP內(nèi)核,配合Sensory公司(IC和嵌入式軟件解決方案提供商)的TrulyHandsFree?方案一起,用以實(shí)現(xiàn)長時開啟(Always-on)語音控制與識別技術(shù)。
- 關(guān)鍵字: Cadence 瑞昱 DSP
基于FPGA的PCI數(shù)據(jù)采集卡設(shè)計(jì)
- 摘要 論述了基于FPGA的PCI數(shù)據(jù)采集卡設(shè)計(jì),板卡實(shí)現(xiàn)了查詢、中斷和DMA等多種方式讀取數(shù)據(jù),可以實(shí)時采集數(shù)據(jù)、實(shí)現(xiàn)大容量數(shù)據(jù)的緩存,還有效地解決了對數(shù)據(jù)高速采集、傳輸?shù)男枨?,設(shè)計(jì)采用FPGA實(shí)現(xiàn)數(shù)據(jù)采集控制邏輯,
- 關(guān)鍵字: FPGA PCI 數(shù)據(jù)采集卡
基于FPGA的實(shí)時視頻信號處理平臺的設(shè)計(jì)
- 提出一種基于FPGA的實(shí)時視頻信號處理平臺的設(shè)計(jì)方法,該系統(tǒng)接收低幀率數(shù)字YCbCr視頻信號,對接收的視頻信號進(jìn)行格式和彩色空間轉(zhuǎn)換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時序控制器進(jìn)行幀率提高,最后通過VGA控制模塊對圖像信號進(jìn)行像素放大并在VGA顯示器上實(shí)時顯示。整個設(shè)計(jì)使用Verilog HDL語言實(shí)現(xiàn),采用Altera公司的EP2S60F1020C3N芯片作為核心器件并對功能進(jìn)行了驗(yàn)證。
- 關(guān)鍵字: FPGA 實(shí)時視頻 信號處理平臺
FPGA最小系統(tǒng)電路分析:高速SDRAM存儲器接口電路設(shè)
- 高速SDRAM存儲器接口電路設(shè)計(jì)SDRAM可作為軟嵌入式系統(tǒng)的(NIOS II)的程序運(yùn)行空間,或者作為大量數(shù)據(jù)的緩沖區(qū)。SDRAM是通用的存儲設(shè)備,只要容量和數(shù)據(jù)位寬相同,不同公司生產(chǎn)的芯片都是兼容的。一般比較常用的SDRAM
- 關(guān)鍵字: SDRAM FPGA 最小系統(tǒng) 電路分析
FPGA最小系統(tǒng)電路分析:下載配置與調(diào)試接口電路設(shè)
- 下載配置與調(diào)試接口電路設(shè)計(jì)FPGA是SRAM型結(jié)構(gòu),本身并不能固化程序。因此FPGA需要一片F(xiàn)lash結(jié)構(gòu)的配置芯片來存儲邏輯配置信息,用于進(jìn)行上電配置。以Altera公司的FPGA為例,配置芯片分為串行(EPCSx系列)和并行(EPCx系
- 關(guān)鍵字: FPGA 最小系統(tǒng) 電路分析 下載
FPGA最小系統(tǒng)電路分析之FPGA管腳設(shè)計(jì)
- FPGA管腳設(shè)計(jì)FPGA的管腳主要包括:用戶I/O(User I/O)、配置管腳、電源、時鐘及特殊應(yīng)用管腳等。其中有些管腳可有多種用途,所以在設(shè)計(jì)FPGA電路之前,需要認(rèn)真的閱讀相應(yīng)FPGA的芯片手冊。下面以Altera公司的Cyclone系
- 關(guān)鍵字: FPGA 最小系統(tǒng) 電路分析 管腳
什么是FPGA最小系統(tǒng)?FPGA最小系統(tǒng)的概念
- FPGA最小系統(tǒng)是可以使FPGA正常工作的最簡單的系統(tǒng)。它的外圍電路盡量最少,只包括FPGA必要的控制電路。一般所說的FPGA的最小系統(tǒng)主要包括:FPGA芯片、下載電路、外部時鐘、復(fù)位電路和電源。如果需要使用NIOS II軟嵌
- 關(guān)鍵字: FPGA 最小系統(tǒng) 概念
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473