<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> dsp+fpga

          CEVA發(fā)布用于CEVA-MM3000圖像和視覺平臺(tái)的全新應(yīng)用開發(fā)工具套件

          •   全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán)(SIP)平臺(tái)解決方案和數(shù)字信號(hào)處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司宣布可提供應(yīng)用于CEVA-MM3000圖像和視覺平臺(tái)的全新應(yīng)用開發(fā)工具套件(Application Developer Kit,ADK)。該ADK是CEVA公司內(nèi)部開發(fā),用于大幅簡(jiǎn)化整體軟件開發(fā)流程,縮短產(chǎn)品設(shè)計(jì)周期,并可以顯著節(jié)省內(nèi)存帶寬和功耗。CEVA圖像技術(shù)專家已經(jīng)利用ADK開發(fā)出新的低功耗數(shù)字視頻穩(wěn)定器(Digital Video Stabilizer,DVS)軟件模塊,今天CEVA也單獨(dú)發(fā)布了這款
          • 關(guān)鍵字: CEVA  DSP  CEVA-MM3000  

          如何在FPGA和ASIC設(shè)計(jì)中結(jié)合高速USB功能

          • 通用串行總線已經(jīng)很普遍了,這是由于其使用簡(jiǎn)單,隨插即用,并具有魯棒性的優(yōu)點(diǎn)。USB已經(jīng)找到了進(jìn)入曾經(jīng)使用串口...
          • 關(guān)鍵字: FPGA  ASIC設(shè)計(jì)  高速USB功能  

          基于FPGA的司機(jī)眼球跟蹤疲勞檢測(cè)報(bào)警系統(tǒng)

          • 摘要:本系統(tǒng)是針對(duì)現(xiàn)有市場(chǎng)上銷售的車輛多注重于事故發(fā)生時(shí)對(duì)人身安全的保障(如安全氣囊等),忽略了防范事故于未然的考慮而提出的?;贔PGA的司機(jī)眼球跟蹤疲勞報(bào)警系統(tǒng)可以很好的解決上述問題,且相較于傳統(tǒng)的DSP實(shí)
          • 關(guān)鍵字: FPGA  眼球跟蹤  疲勞檢測(cè)  報(bào)警系統(tǒng)    

          Altera演示Cavium OCTEON?多核處理器的Interlaken互聯(lián)

          • Altera公司 (NASDAQ: ALTR)日前宣布,Stratix? V FPGA的Interlaken知識(shí)產(chǎn)權(quán)(IP)內(nèi)核實(shí)現(xiàn)了與Cavium OCTEON多核處理器的互操作。這一成功的工作保證了芯片至芯片前端互聯(lián),更方便OEM做出器件選擇決定。
          • 關(guān)鍵字: Altera  以太網(wǎng)  FPGA  

          基于FPGA 的ARM 并行總線研究與仿真

          • 摘要:通過EP2C20Q240 器件和LPC2478 處理器,研究ARM 應(yīng)用系統(tǒng)外部并行總線的工作原理和時(shí)序特性,以及在FPGA 中 ...
          • 關(guān)鍵字: FPGA  ARM  并行總線    

          架構(gòu)創(chuàng)新持續(xù)提升FPGA的性能與功耗水準(zhǔn)

          • 編者按:近日,All Programmable FPGA、SoC 和 3D IC 的領(lǐng)先企業(yè)賽靈思公司(Xilinx)宣布,延續(xù) 28nm工藝創(chuàng)新,投片可編程邏輯器件(PLD)行業(yè)首款20nm All Programmable器件;發(fā)布行業(yè)第一個(gè)ASIC級(jí)可編程架構(gòu)UltraScale。這些發(fā)布的背景和意義是什么?
          • 關(guān)鍵字: Xilinx  FPGA  ASIC  201308  

          基于FPGA的ARM并行總線研究與仿真

          • 0 引言在數(shù)字系統(tǒng)的設(shè)計(jì)中,F(xiàn)PGA+ARM 的系統(tǒng)架構(gòu)得到了越來越廣泛的應(yīng)用,F(xiàn)PGA 主要實(shí)現(xiàn)高速數(shù)據(jù)的處理;ARM 主要實(shí)現(xiàn)系統(tǒng)的流程控制.人機(jī)交互.外部通信以及FPGA 控制等功能.I2C.SPI 等串行總線接口只能實(shí)現(xiàn)FPGA 和AR
          • 關(guān)鍵字: FPGA  ARM  并行總線  仿真    

          DSP和OZ890構(gòu)成的電池管理系統(tǒng)設(shè)計(jì)

          • 本設(shè)計(jì)主要實(shí)現(xiàn)數(shù)據(jù)采集、電池狀態(tài)計(jì)算、均衡控制、熱管理、各種通信以及故障診斷等功能。1電池管理系統(tǒng)...
          • 關(guān)鍵字: DSP    OZ890    電池  

          蘋果16/14nm恐分散下單 里昂:臺(tái)積仍能占6成

          •   蘋果于23日美國(guó)股市收盤后揭露2013會(huì)計(jì)年度Q3(4~6月)財(cái)報(bào),單季營(yíng)收微幅年增0.86%來到353.23億美元,優(yōu)于分析師預(yù)期,也激勵(lì)蘋果盤后大漲4%。而隨著蘋果歷經(jīng)近半年的沉潛后,包括低價(jià)版iPhone、iPhone 5S、iPhone 6等新品都將于今年下半年起陸續(xù)推出,也讓市場(chǎng)對(duì)晶圓代工龍頭臺(tái)積電(2330)在搶得蘋果20奈米AP處理器訂單后,于下一世代的16/14奈米制程可以吃到多少蘋果訂單,更為關(guān)注。外資里昂(CLSA)即出具最新報(bào)告指出,臺(tái)積仍能吃下60%蘋果16/14奈米制程訂單;
          • 關(guān)鍵字: 蘋果  FPGA  

          TD-SCDMA中CRC的DSP實(shí)現(xiàn)

          • 摘要:針對(duì)生成CRC多采用移位寄存器不易于DSP實(shí)現(xiàn)和實(shí)時(shí)性差的問題,提出固定寄存器的實(shí)現(xiàn)方法。該方法由標(biāo)志位和移位算法組成,利用高性能DSP特殊指令實(shí)現(xiàn),具有程序小,速度快的優(yōu)點(diǎn),可應(yīng)用于3G、4G通信系統(tǒng)中。
          • 關(guān)鍵字: TD-SCDMA  CRC  DSP  寄存器  FPGA  201308  

          TI公布第二季財(cái)報(bào):凈利潤(rùn)同比增48%

          •   德州儀器(Nasdaq:TXN)今天公布了2013財(cái)年第二季度財(cái)報(bào)。報(bào)告顯示,德州儀器第二季度營(yíng)收30.47億美元,比去年同期的33.35億美元下滑9%,但高于上一季度的28.85億美元;凈利潤(rùn)為6.60億美元,比去年同期的4.46億美元增長(zhǎng)48%,也高于上一季度的3.62億美元。德州儀器第二季度每股收益超出華爾街分析師預(yù)期,推動(dòng)其盤后股價(jià)上漲近2%。   在截至6月30日的這一財(cái)季,德州儀器的凈利潤(rùn)為6.60億美元,比去年同期的4.46億美元增長(zhǎng)48%;每股收益58美分,較去年同期的每股收益38美
          • 關(guān)鍵字: TI  DSP  

          賽靈思基于FPGA平臺(tái)的PFM電機(jī)控制方案有何優(yōu)勢(shì)?

          • 據(jù)了解,目前大多數(shù)工業(yè)電機(jī)控制采用的是基于MCU或DSP平臺(tái)的PWM算法,而這一類方案都會(huì)帶來不可避免的EMI問題,此外還經(jīng)常會(huì)有能效不高和時(shí)延較長(zhǎng)等問題的出現(xiàn)。PFM在理論上是一種比PWM更好的電機(jī)控制算法,因?yàn)樗?/li>
          • 關(guān)鍵字: FPGA  PFM  賽靈思  電機(jī)控制    

          基于MPC92433的高頻時(shí)鐘電路的設(shè)計(jì)

          • 摘要:提出一種高頻時(shí)鐘電路的設(shè)計(jì)方案。利用一款先進(jìn)的可編程時(shí)鐘合成器MPC92433,基于FPGA的控制,實(shí)現(xiàn)4對(duì)LVDS信號(hào)輸出。系統(tǒng)經(jīng)過測(cè)試,輸出時(shí)鐘信號(hào)頻率達(dá)到1 GHz,可以廣泛應(yīng)用到各種數(shù)字電路設(shè)計(jì)中。
            關(guān)鍵詞:
          • 關(guān)鍵字: MPC92433  高頻時(shí)鐘  I2C  FPGA  

          萊迪思半導(dǎo)體和FUTURE ELECTRONICS簽署全球代理協(xié)議

          • 日前萊迪思半導(dǎo)體公司(NASDAQ: LSCC)和全球電子元器件代理的領(lǐng)導(dǎo)者和創(chuàng)新者Future Electronics宣布簽署一項(xiàng)全球代理協(xié)議。根據(jù)協(xié)議,F(xiàn)uture Electronics獲得授權(quán)在全球范圍內(nèi)銷售萊迪思所有產(chǎn)品系列的創(chuàng)新型低功耗、低成本FPGA、CPLD和可編程電源管理設(shè)計(jì)解決方案。
          • 關(guān)鍵字: 萊迪思  Future  FPGA  

          Lattice和Microsemi選擇同一代理,互補(bǔ)FPGA中低密度市場(chǎng)

          • 7月10日前后,F(xiàn)PGA業(yè)的兩家小廠商——萊迪思(Lattice)和美高森美(Microsemi)不約而同地發(fā)布消息,宣布與富昌電子(Future Electronics)公布全球分銷協(xié)議。 Microsemi和Lattice都定位中低密度市場(chǎng)。一家代理商,如何代理兩家公司產(chǎn)品呢?是否兩家公司想聯(lián)合起來,共同打拼中低密度FPGA市場(chǎng)? “在較高層面上,美高森美和Lattice有些相似,”美高森美SoC產(chǎn)品市場(chǎng)總監(jiān)Shakeel Peera指出,&ldqu
          • 關(guān)鍵字: FPGA  中低密度  
          共9873條 221/659 |‹ « 219 220 221 222 223 224 225 226 227 228 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();