<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> dsp+fpga

          TI DSP入門芯片TMS320F28335

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  模數(shù)轉(zhuǎn)換器  DSC  中斷  

          使用新型 Virtex FPGA 開發(fā)小型軟件無(wú)線電平臺(tái):S

          • SFF SDR(小型軟件定義無(wú)線電)開發(fā)平臺(tái)是一種模塊化的 RF/IF/基帶平臺(tái)(圖 1 和圖 2)。該平臺(tái)展示了 Xilinx 和德州儀器 (Texas Instruments, TI) 的最新芯片產(chǎn)品以及最新高級(jí)設(shè)計(jì)流程和軟件架構(gòu)。 這個(gè)平臺(tái)還為手持設(shè)備
          • 關(guān)鍵字: Virtex  FPGA  SFF  SDR    

          基于32位DSP的WXH-803光纖電流差動(dòng)保護(hù)的研究

          • 光纖電流差動(dòng)保護(hù)是高壓超高壓線路主保護(hù)的發(fā)展方向,本文介紹了基于32位DSP所研制開發(fā)的WXH-803數(shù)字式光纖電流差動(dòng)保護(hù)、在500kV系統(tǒng)動(dòng)模情況及330kV掛網(wǎng)運(yùn)行情況。該裝置采用96點(diǎn)高采樣率、快速短窗算法,采用故障
          • 關(guān)鍵字: 電流  保護(hù)  研究  光纖  WXH-803  32位  DSP  基于  

          基于DSP的高壓電源設(shè)計(jì)

          • 1引言早期的高壓直流電源通常采用220V工頻交流經(jīng)變壓器升壓,整流濾波獲得,電源的體積和重量很大,...
          • 關(guān)鍵字: DSP  高壓  電源設(shè)計(jì)  

          賽靈思:異構(gòu)3D FPGA面向下一代線路卡

          • 賽靈思公司(Xilinx)宣布正式發(fā)貨 Virtex-7 H580T FPGA —全球首款3D異構(gòu)All Programmable產(chǎn)品。Virtex-7 HT采用賽靈思的堆疊硅片互聯(lián) (SSI)技術(shù),是提供業(yè)界帶寬最高的 FPGA,可提供多達(dá)16個(gè)28 Gbps收發(fā)器和72個(gè)13.1 Gbps收發(fā)器,也是唯一能滿足關(guān)鍵Nx100G和400G線路卡應(yīng)用功能要求的單芯片解決方案。
          • 關(guān)鍵字: 賽靈思  FPGA  201208  

          賽靈思開源硬件與嵌入式大賽越辦越火

          • 由中國(guó)電子學(xué)會(huì)主辦,美國(guó)賽靈思公司和北京工業(yè)大學(xué)共同承辦的“FPGA助力中國(guó)智造,擁抱嵌入式計(jì)算新時(shí)代 — 第三屆OpenHW開源硬件與嵌入式大賽”總決賽前不久在北京工業(yè)大學(xué)舉行。來(lái)自中國(guó)大陸、中國(guó)臺(tái)灣和新加坡的26支進(jìn)入決賽的精英團(tuán)隊(duì)會(huì)聚北京,現(xiàn)場(chǎng)進(jìn)行演示及答辯,為在場(chǎng)的專家和評(píng)委們奉上了一場(chǎng)創(chuàng)新與創(chuàng)意的盛宴。
          • 關(guān)鍵字: 賽靈思  FPGA  嵌入式  201208  

          基于FPGA的高速多路視頻數(shù)據(jù)采集系統(tǒng)

          • 摘要:針對(duì)同時(shí)處理高速多路視頻數(shù)據(jù)的需求,以NiosIl軟核CPU為核心,通過(guò)在FPGA上構(gòu)建可編程片上系統(tǒng)(System On Programmable Chip,SOPC),利用SOPC系統(tǒng)自定義外設(shè)接口,配合DMA技術(shù),完成對(duì)A/D轉(zhuǎn)換后的多路視頻數(shù)
          • 關(guān)鍵字: FPGA  多路  采集系統(tǒng)  視頻數(shù)據(jù)    

          無(wú)功功率計(jì)量中移相法的FPGA實(shí)現(xiàn)

          • 摘要:無(wú)功功率計(jì)量方法中的移相法有兩種實(shí)現(xiàn)方法,一種是基于采樣點(diǎn)平移,另一種是利用希爾伯特濾波器。在Matlab 上對(duì)這兩種方法進(jìn)行了設(shè)計(jì)、仿真,并采用EP2C50 型號(hào)的FPGA 實(shí)現(xiàn)了希爾伯特濾波器。數(shù)據(jù)表明基于采樣
          • 關(guān)鍵字: FPGA  無(wú)功功率  計(jì)量  移相法    

          基于VHDL +FPGA 的自動(dòng)售貨機(jī)控制模塊的設(shè)計(jì)與實(shí)現(xiàn)

          • EDA技術(shù)是以計(jì)算機(jī)為工具完成數(shù)字系統(tǒng)的邏輯綜合、布局布線和設(shè)計(jì)仿真等工作。電路設(shè)計(jì)者只需要完成對(duì)系統(tǒng)功能的描述,就可以由計(jì)算機(jī)軟件進(jìn)行系統(tǒng)處理,最后得到設(shè)計(jì)結(jié)果,并且修改設(shè)計(jì)方案如同修改軟件一樣方便。利用
          • 關(guān)鍵字: VHDL  FPGA  自動(dòng)售貨機(jī)  控制模塊    

          CC2530和FPGA的新型無(wú)線網(wǎng)絡(luò)節(jié)點(diǎn)設(shè)計(jì)

          • 摘要:采用ZigBee協(xié)議組成無(wú)線網(wǎng)絡(luò),設(shè)計(jì)出可以自動(dòng)接入該無(wú)線網(wǎng)絡(luò)的節(jié)點(diǎn),使用了基于ZigBec技術(shù)的CC2530芯片和FPGA。摒棄了以往采用MCU控制CC2530的方式,對(duì)本身具有8051內(nèi)核的CC2530芯片進(jìn)行更大限度地利用。詳細(xì)地
          • 關(guān)鍵字: 2530  FPGA  CC  無(wú)線網(wǎng)絡(luò)    

          基于FPGA的寬帶數(shù)字信道化接收機(jī)的設(shè)計(jì)

          • 現(xiàn)代電磁信號(hào)環(huán)境越來(lái)越復(fù)雜密集,要求電子戰(zhàn)接收機(jī)必須具有很寬的處理帶寬、高靈敏度、大動(dòng)態(tài)范圍、多信號(hào)并行處理和大量信息實(shí)時(shí)處理的能力。而數(shù)字信道化接收機(jī)不僅可以較好地滿足上述要求,還可實(shí)現(xiàn)監(jiān)視信道內(nèi)信
          • 關(guān)鍵字: FPGA  寬帶  接收機(jī)  數(shù)字信道化    

          帶你了解TI的DSP入門芯片TMS320F28335

          • 帶你了解TI的DSP入門芯片TMS320F28335,作為一個(gè)電子硬件工程師,怎么不能懂DSP,或者我們中有一些同學(xué)對(duì)DSP的理解還不是很多,今天就讓我們給大家介紹一個(gè)DSP的入門芯片,來(lái)自TI的TMS320F28335。相信看過(guò)了這一系列的內(nèi)容,大家會(huì)對(duì)DSP有初步的了解?!?
          • 關(guān)鍵字: 芯片  TMS320F28335  入門  DSP  TI  了解  

          基于DSP+FPGA的磁鐵電源控制器的設(shè)計(jì)

          • 基于DSP+FPGA的磁鐵電源控制器的設(shè)計(jì),摘要:介紹了一種基于DSP和FPGA的磁鐵電源控制器的設(shè)計(jì)方案,闡述了該控制器硬件系統(tǒng)的組成,包括信號(hào)調(diào)理電路、中間數(shù)據(jù)處理部分、后端的驅(qū)動(dòng)電路。同時(shí)給出了DSP和FPGA之間通過(guò)SPI接口通信的具體流程和輸出PWM波形
          • 關(guān)鍵字: 控制器  設(shè)計(jì)  電源  磁鐵  DSP  FPGA  基于  

          NI 基于FPGA的控制系統(tǒng)為智能電網(wǎng)電力電子系統(tǒng)帶來(lái)革新

          • 美國(guó)國(guó)家儀器公司(National Instruments, 簡(jiǎn)稱 NI)發(fā)布NI Single-Board RIO GPIC,提供標(biāo)準(zhǔn)的RIO架構(gòu),結(jié)合功能全面的NI LabVIEW系統(tǒng)設(shè)計(jì)工具鏈,可用于實(shí)現(xiàn)智能的并網(wǎng)型能量轉(zhuǎn)換系統(tǒng),并顯著降低嵌入式系統(tǒng)的開發(fā)成本和風(fēng)險(xiǎn)。這一產(chǎn)品的發(fā)布正是NI研發(fā)部門的大量投入,為新型能源轉(zhuǎn)換系統(tǒng)的設(shè)計(jì)、測(cè)試和大規(guī)模部署應(yīng)用帶來(lái)的革新。
          • 關(guān)鍵字: NI  FPGA  

          基于FPGA的數(shù)字下變頻設(shè)計(jì)

          • 摘要:數(shù)字下變頻(Digital Down Converter or DDC)是軟件無(wú)線電的核心技術(shù)之一,本文首先介紹了數(shù)字下變頻的原理,然后主要討論了基于FPGA的數(shù)字下變頻實(shí)現(xiàn)結(jié)構(gòu),在Xilinx公司ISE10.1開發(fā)環(huán)境下,通過(guò)編寫Verilog程序和調(diào)用IP核相結(jié)合的方式研究了數(shù)字下變頻的FPGA實(shí)現(xiàn)方法,通過(guò)FPGA芯片Virtex-5 XC5VLX110T設(shè)計(jì)實(shí)現(xiàn)了數(shù)字下變頻器,并用Modelsim對(duì)各個(gè)模塊和整個(gè)系統(tǒng)進(jìn)行仿真,結(jié)果表明,各個(gè)模塊和整個(gè)系統(tǒng)都能按要求工作,從而驗(yàn)證了FPGA實(shí)現(xiàn)
          • 關(guān)鍵字: FPGA  濾波器  201208  
          共9875條 266/659 |‹ « 264 265 266 267 268 269 270 271 272 273 » ›|

          dsp+fpga介紹

          您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();