dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
Xilinx躋身《財富》“未來50強(qiáng)”榜單,位列半導(dǎo)體行業(yè)之首
- 榮登《財富》雜志“未來 50 強(qiáng)”榜單,不僅是對賽靈思持續(xù)引領(lǐng)自適應(yīng)和智能計算發(fā)展戰(zhàn)略方向的肯定,也是賽靈思從器件公司轉(zhuǎn)型至平臺公司取得重大進(jìn)展的有力證明。近日,《財富》雜志 2019 年“未來 50 強(qiáng)”榜單出爐,自適應(yīng)和智能計算的全球領(lǐng)導(dǎo)企業(yè)賽靈思榮登榜單,并以第 17 位的排名成為半導(dǎo)體行業(yè)排名最高的公司?!拔磥?50 ?強(qiáng)”榜單由《財富》雜志與波士頓咨詢公司( BCG )合作評選,旨在發(fā)現(xiàn)最具長期發(fā)展?jié)摿Φ墓尽J锥溶Q身 2019 年度榜單并位列半導(dǎo)體行業(yè)之首的賽靈思公司,力壓英偉達(dá)(第
- 關(guān)鍵字: FPGA 自適應(yīng)加速器
高性能電源助力工業(yè)4.0及5G基站設(shè)計,MPS推出系列電源模塊
- 隨著工業(yè)4.0自動化以及5G時代的到來,與之對應(yīng)的新設(shè)備迎來了新一輪的爆發(fā),例如5G基站、測試設(shè)備、光模塊、邊緣計算以及云計算、工業(yè)自動化等。這些新設(shè)備對板載電源提出了新的挑戰(zhàn),它們要求更短的開發(fā)周期,更小的方案尺寸, 更優(yōu)的散熱設(shè)計, 更低的 EMI 噪聲, 同時電源設(shè)計師還面臨更高的 FPGA 等復(fù)雜電源時序管理以及系統(tǒng)集成要求和高速ADC/DAC 的低噪聲供電難題。針對這些新的挑戰(zhàn), MPS 電源模塊 可以提供高效、簡單、可靠的解決方案, 實現(xiàn)更優(yōu)的性能,大大簡化原路圖和 PCB 布板,最大限度地減
- 關(guān)鍵字: 電源 模塊 FPGA
Xilinx祭出Vitis統(tǒng)一軟件平臺,面向軟硬件和AI等所有開發(fā)者
- 這幾年,很多芯片硬件公司在向軟件和生態(tài)環(huán)境方向下功夫。例如近日,賽靈思公司(Xilinx)發(fā)布重磅產(chǎn)品——Vitis統(tǒng)一軟件平臺,把應(yīng)用領(lǐng)域拓得更寬,可以讓包括軟件工程師和 AI 科學(xué)家在內(nèi)的廣大開發(fā)者受益于硬件靈活應(yīng)變的優(yōu)勢。Vitis 統(tǒng)一軟件平臺眾所周知,賽靈思是 FPGA、硬件可編程 SoC 及 ACAP(自適應(yīng)加速平臺) 的發(fā)明者,這幾年一直向軟件方向和AI方向發(fā)力,以利于其硬件的開發(fā)和應(yīng)用。前幾年就推出了Vivado設(shè)計套件,此次新的Vitis更進(jìn)一步。歷經(jīng)五年、投入總計 1000 個人工年而
- 關(guān)鍵字: FPGA AI 平臺
Xilinx隆重發(fā)布Vitis統(tǒng)一軟件平臺:面向所有開發(fā)者解鎖全新設(shè)計體驗
- Vitis將賦予軟件開發(fā)者靈活應(yīng)變的硬件,同時將提高硬件設(shè)計者的工作效率近日,自適應(yīng)和智能計算的全球領(lǐng)導(dǎo)企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布推出 Vitis? (發(fā)音為 Vī-tis)—這是一款統(tǒng)一軟件平臺,可以讓包括軟件工程師和 AI 科學(xué)家在內(nèi)的廣大開發(fā)者都能受益于硬件靈活應(yīng)變的優(yōu)勢。歷經(jīng)五年、投入總計 1000 個人工年而打造,Vitis 統(tǒng)一軟件平臺無需用戶深入掌握硬件專業(yè)知識,即可根據(jù)軟件或算法代碼自動適配和使用賽靈思硬件架構(gòu)。此外,Vitis 平臺不限
- 關(guān)鍵字: FPGA AI 特定領(lǐng)域
萊迪思CrossLinkPlus FPGA:加速和增強(qiáng)基于MIPI的視頻橋接
- 萊迪思半導(dǎo)體公司(NASDAQ:LSCC),低功耗可編程器件的領(lǐng)先供應(yīng)商,今日宣布推出CrossLinkPlus? FPGA系列產(chǎn)品,適用于采用MIPI D-PHY的嵌入式視覺系統(tǒng)。CrossLinkPlus器件作為創(chuàng)新的低功耗FPGA,擁有集成閃存、一個硬MIPI D-PHY、可實現(xiàn)面板瞬時顯示的高速I/O以及靈活的片上編程特性。此外萊迪思還提供現(xiàn)成的IP和參考設(shè)計來加速實現(xiàn)和增強(qiáng)傳感器與顯示器的橋接、聚合和分屏功能,這些是工業(yè)、汽車、計算和消費電子等應(yīng)用的常用功能。開發(fā)人員希望通過為嵌入式視覺系統(tǒng)添加
- 關(guān)鍵字: FPGA 嵌入式視覺
賽靈思:FPGA視頻加速,解決行業(yè)兩大痛點
- 2019年8月23日,賽靈思在京召開媒體采訪會。會上,賽靈思視頻與圖像處理高級市場營銷經(jīng)理Sean Gardner先生向大家介紹了公司關(guān)于視頻加速的相關(guān)方案。
- 關(guān)鍵字: 數(shù)據(jù)中心 視頻加速 FPGA
基于FPGA和千兆以太網(wǎng)的線陣X射線圖像采集傳輸系統(tǒng)
- 楊?地(電子科技大學(xué)?電子科學(xué)與工程學(xué)院,四川?成都?610054) 摘?要:基于FPGA核心與千兆以太網(wǎng)傳輸技術(shù)組建線陣x射線圖像采集傳輸系統(tǒng)。FPGA芯片為核心控制,實現(xiàn)對X射線探測器控制、探測器信號積分時序、ADC采集時序控制、采集板間數(shù)據(jù)傳輸、千兆以太網(wǎng)數(shù)據(jù)傳輸控制。X射線探測器與采集板,采用菊花鏈數(shù)據(jù)傳輸結(jié)構(gòu)方式以應(yīng)對不同規(guī)模的場景。千兆以太網(wǎng)的傳輸確保了圖像數(shù)據(jù)的實時、高速與精準(zhǔn)度。 關(guān)鍵詞:圖像采集;x射線檢測;FPGA;千兆以太網(wǎng) 0 引言 隨著公共安全越來越受到公眾的重視,X
- 關(guān)鍵字: 201909 圖像采集 x射線檢測 FPGA 千兆以太網(wǎng)
國產(chǎn)FPGA進(jìn)軍日本,高云半導(dǎo)體正式簽約日本丸文株式會社
- 全球增長速度最快的可編程邏輯廠商廣東高云半導(dǎo)體科技股份有限公司(以下簡稱“高云半導(dǎo)體”)宣布,簽約日本丸文株式會社(以下簡稱“丸文”)為其日本經(jīng)銷商,以進(jìn)一步拓展全球銷售網(wǎng)絡(luò)。
- 關(guān)鍵字: FPGA 日本 高云半導(dǎo)體
賽靈思發(fā)布世界最大FPGA芯片:350億晶體管
- 賽靈思(Xilinx)今天宣布推出世界最大的FPGA芯片“Virtex UltraScale+ VU19P”,擁有多達(dá)350億個晶體管,密度在同類產(chǎn)品中也是最大的,相比上代Virtex UltraScale VU440增大了1.6倍,而功耗降低了60%。雖然具體面積沒有公布,和日前那個1.2萬億晶體管、46225平方毫米、AI計算專用的世界最大芯片不在一個數(shù)量級,但在FPGA的世界里,絕對是個超級龐然大物,從官方圖看已經(jīng)可以蓋住一個馬克杯的杯口。相比之下,AMD 64核心的二代霄龍為320億個晶體管,NV
- 關(guān)鍵字: 芯片 晶體管 FPGA 賽靈思
BittWare 宣布對 Eideticom 進(jìn)行戰(zhàn)略投資并拓寬基于 FPGA 的 NVMe 加速器產(chǎn)品組合以將 EDSFF 納入其中
- 新加坡–2019 年8月21日–Molex旗下的 BittWare 公司是一家采用FPGG技術(shù)的企業(yè)級 NVMe 存儲平臺領(lǐng)域領(lǐng)先供應(yīng)商,宣布將對 Eideticom 進(jìn)行戰(zhàn)略投資并開展協(xié)作 – 后者在高增長的新興計算存儲市場上是廣受認(rèn)可的領(lǐng)導(dǎo)者。BittWare 市場副總裁 Craig Petrie 表示:“我們對 Eideticom 的投資合作將加快基于 NVMe 的計算存儲解決方案的推出,并且協(xié)助我們的客戶在降低風(fēng)險和成本的同時,實現(xiàn)創(chuàng)新。通過分享兩種尖端產(chǎn)品的詳細(xì)信息,我們正在拓展 BittWar
- 關(guān)鍵字: BittWare Eideticom 戰(zhàn)略投資 FPGA 的 NVMe 加速器產(chǎn)品組合 EDSFF
推進(jìn)FPGA發(fā)展 紫光國微擬對紫光同創(chuàng)增資
- 日前,紫光國微發(fā)布公告稱,擬對全資子公司西藏茂業(yè)創(chuàng)芯投資有限公司(以下簡稱“茂業(yè)創(chuàng)芯”)增資1億元人民幣,以助力茂業(yè)創(chuàng)芯對參股子公司深圳市紫光同創(chuàng)電子有限公司(以下簡稱“紫光同創(chuàng)”)增資事項順利實施。
- 關(guān)鍵字: FPGA 紫光國微 紫光同創(chuàng)
CEVA和DSP Concepts合作簡化用于高端聲音應(yīng)用的 音頻/語音DSP軟件開發(fā)
- CEVA,全球領(lǐng)先的智能和互聯(lián)設(shè)備信號處理平臺和人工智能處理器IP授權(quán)許可廠商 (納斯達(dá)克股票交易所代碼:CEVA) 與世界先進(jìn)的音頻處理工具、IP和解決方案開發(fā)商DSP Concepts, Inc.宣布,DSP Concepts業(yè)界領(lǐng)先的AudioWeaver?工具和TalkToTM語音前端現(xiàn)在支持CEVA-X2和CEVA-BX系列DSP。Audio Weaver早已獲得眾多客戶使用,他們充分利用這款設(shè)計工具為其開發(fā)基于 CEVA DSP的先進(jìn)的音頻和語音應(yīng)用。Audio Weaver是簡便快
- 關(guān)鍵字: CEVA DSP Concepts 高端聲音應(yīng)用 音頻/語音DSP軟件開發(fā)
基于CPRI協(xié)議的5G高速光纖接口研究
- 李奧,徐蘭天 ?。ㄖ袊娮涌萍技瘓F(tuán)公司第四十一研究所,安徽 蚌埠 233010) 摘要:“高速率”是5G通信的主要特性之一,為滿足即將到來的5G高速數(shù)據(jù)傳輸需求,需要提供一種高速穩(wěn)定的數(shù)據(jù)傳輸接口。本文就光纖傳輸結(jié)合支持多級傳輸速率的CPRI協(xié)議,設(shè)計出一種高速光纖接口控制板,控制板采用高性能的Virtex-6系列FPGA作為主要控制芯片,經(jīng)過仿真驗證,該控制板支持近10Gbit/s速率數(shù)據(jù)的穩(wěn)定傳輸,具備高速的通信傳輸能力,完全支持5G通信的高速率傳輸。高速光纖接口控制板可用于多種5G設(shè)備的研究與
- 關(guān)鍵字: 201907 5G 高速光纖接口 CPRI FPGA
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473