<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> dsp+fpga

          基于Xilinx Zynq SoC的解決方案

          • 在移動(dòng)互聯(lián)、智能終端的高速發(fā)展和普及下,網(wǎng)絡(luò)熱點(diǎn)和盲點(diǎn)急需靈活的方案來(lái)完善覆蓋。 由于基站選址和工程施工難度越來(lái)越大,施工成本越來(lái)越高,基站設(shè)
          • 關(guān)鍵字: FPGA  控制  

          基于Nios軟CPU內(nèi)核的FPGA非線性校正方案

          • 1. 引言O(shè)FDM能有效抑制多徑信道引起的深度衰落、抵抗脈沖噪聲和具有較高的頻譜效率的特點(diǎn)。但是OFDM的傳輸符號(hào)是多載波的QAM信號(hào)經(jīng)過(guò)IFFT處理后得到的
          • 關(guān)鍵字: 射頻  FPGA  

          基于FPGA的簡(jiǎn)易電壓表設(shè)計(jì)

          •   傳統(tǒng)的數(shù)字電壓表設(shè)計(jì)通常以大規(guī)模ASIC(專(zhuān)用集成電路)為核心器件,并輔以少量中規(guī)模集成電路及顯示器件構(gòu)成。這種電壓表的設(shè)計(jì)簡(jiǎn)單、精確度高,但是由于采用了ASIC器件使得它欠缺靈活性,其系統(tǒng)功能固定,難以更新擴(kuò)展。而應(yīng)用FPGA設(shè)計(jì)的電壓表,采用FPGA芯片控制通用A/D轉(zhuǎn)換器,可使速度、靈活性大大優(yōu)于通用數(shù)字電壓表。、  本文采用STEP-MAX10M08核心板和STEP Base Board V3.0底板來(lái)完成簡(jiǎn)易電壓表設(shè)計(jì),我們將設(shè)計(jì)拆分成三個(gè)功能模塊實(shí)現(xiàn):  ADC081S101_driver
          • 關(guān)鍵字: FPGA  ASIC  

          基于FPGA的嵌入式視覺(jué)的應(yīng)用

          • 什么樣的積極創(chuàng)新可以幫助您設(shè)計(jì)出這樣一個(gè)系統(tǒng)mdash;mdash;它能夠提醒用戶有兒童在游泳池中溺水,或是有入侵者試圖闖入住宅或者辦公場(chǎng)所?這種技術(shù)還
          • 關(guān)鍵字: 嵌入式  FPGA  

          加快設(shè)計(jì)流程的兩種嵌入式系統(tǒng)開(kāi)發(fā)方案的設(shè)計(jì)

          • 在日益信息化的現(xiàn)代社會(huì)中,計(jì)算機(jī)和網(wǎng)絡(luò)的應(yīng)用已經(jīng)全面滲透到日常生活中,各種應(yīng)用嵌入式系統(tǒng)的電子產(chǎn)品也隨處可見(jiàn),計(jì)算機(jī)的應(yīng)用經(jīng)過(guò)桌面PC系統(tǒng)的空
          • 關(guān)鍵字: 嵌入式  FPGA  

          采用帶有收發(fā)器的全系列40-nm FPGA 和ASIC 實(shí)現(xiàn)創(chuàng)新設(shè)計(jì)

          • 人們對(duì)寬帶服務(wù)的帶寬要求越來(lái)越高,促使芯片供應(yīng)商使用更多的高速串行收發(fā)器。因此,下一代應(yīng)用采用了多種數(shù)據(jù)速率,從幾Mbps 到數(shù)百Gbps,在一種
          • 關(guān)鍵字: FPGA  ASIC  40  nm  

          基4-FPGA的大動(dòng)態(tài)范圍數(shù)字AGC的實(shí)現(xiàn)

          • 1 引言在數(shù)字中頻接收機(jī)中,把A/D轉(zhuǎn)換提前到中頻部分,為保證A/D轉(zhuǎn)換的動(dòng)態(tài)范圍和系統(tǒng)帶寬,要求低噪聲放大器和自動(dòng)增益控制AGC(Automatic Ga
          • 關(guān)鍵字: FPGA  AGC  動(dòng)態(tài)范圍  數(shù)字  

          提高DSP代碼運(yùn)行性能的研究

          • 提高DSP代碼運(yùn)行性能的研究,1 引言
            隨著微控制器技術(shù)的發(fā)展,以TI公司TMS320C2000系列為代表的DCS型數(shù)字信號(hào)處理器DSP應(yīng)用廣泛。該類(lèi)型DSP內(nèi)部集成Flash存儲(chǔ)器,可將二進(jìn)制代碼同化到其內(nèi)部的Flash存儲(chǔ)器直接運(yùn)行。這種運(yùn)行方式在傳統(tǒng)嵌入
          • 關(guān)鍵字: DSP  代碼  運(yùn)行  性能  

          基于DSP的太陽(yáng)光線自動(dòng)跟蹤系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

          • 基于DSP的太陽(yáng)光線自動(dòng)跟蹤系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn),1 引言
            精確捕捉太陽(yáng)光線可提高太陽(yáng)能裝置,尤其是聚光類(lèi)太陽(yáng)能裝置的太陽(yáng)能利用率。現(xiàn)有的聚光類(lèi)太陽(yáng)能發(fā)電系統(tǒng)主要采用程序控制、傳感器控制、程序與傳感器聯(lián)合控制的方法。程序控制方法是計(jì)算出太陽(yáng)在一天中
          • 關(guān)鍵字: DSP  光線  自動(dòng)跟蹤  系統(tǒng)設(shè)計(jì)  

          基于FPGA的正交數(shù)字混頻器中數(shù)控振蕩器的設(shè)計(jì)與實(shí)現(xiàn)

          • 要CORDIC(COordination Rotation DIgital Computer)算法實(shí)現(xiàn)正交數(shù)字混頻器中的數(shù)控振蕩器的方法。首先推導(dǎo)了算法產(chǎn)生正余弦信號(hào)的實(shí)現(xiàn)過(guò)程,然后給出了
          • 關(guān)鍵字: FPGA  正交數(shù)字  混頻器  數(shù)控振蕩器  

          積分梳狀濾波器的FPGA實(shí)現(xiàn)

          • 本文提出了多級(jí)CIC抽取濾波器結(jié)構(gòu)不僅能夠?qū)崿F(xiàn)更寬輸入信號(hào)的任意速率的抽取,并且對(duì)帶外信號(hào)的衰減也更大。
          • 關(guān)鍵字: FPGA  積分  梳狀濾波器  

          FPGA工作原理與簡(jiǎn)介

          •   FPGA工作原理與簡(jiǎn)介  如前所述,F(xiàn)PGA是在PAL、GAL、EPLD、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為ASIC領(lǐng)域中的一種半定制電路而出現(xiàn)的,即解決了定制電路的不足,又克服了原有可編程器件門(mén)電路有限的缺點(diǎn)。  由于FPGA需要被反復(fù)燒寫(xiě),它實(shí)現(xiàn)組合邏輯的基本結(jié)構(gòu)不可能像ASIC那樣通過(guò)固定的與非門(mén)來(lái)完成,而只能采用一種易于反復(fù)配置的結(jié)構(gòu)。查找表可以很好地滿足這一要求,目前主流FPGA都采用了基于SRAM工藝的查找表結(jié)構(gòu),也有一些軍品和宇航級(jí)FPGA采用Flash或者熔絲與反熔
          • 關(guān)鍵字: FPGA  Xilinx  Altera  

          FPGA/EPLD的自上而下設(shè)計(jì)方法

          • FPGA/EPLD的自上而下設(shè)計(jì)方法,FPGA/EPLD的自上而下(Top-Down)設(shè)計(jì)方法:  傳統(tǒng)的設(shè)計(jì)手段是采用原理圖輸入的方式進(jìn)行的,如圖1所示。通過(guò)調(diào)用FPGA/EPLD廠商所提供的相應(yīng)物理元件庫(kù),在電路原理圖中繪制所設(shè)計(jì)的系統(tǒng),然后通過(guò)網(wǎng)表轉(zhuǎn)換產(chǎn)生某一特
          • 關(guān)鍵字: FPGA  EPLD  自上而下  設(shè)計(jì)方法  

          不斷演進(jìn)的無(wú)源光網(wǎng)絡(luò)(PON)需要FPGA設(shè)計(jì)的靈活性支持

          • FPGA技術(shù)、低成本光學(xué)器件以及無(wú)源架構(gòu)都為無(wú)源光網(wǎng)絡(luò)(PON)以及這些網(wǎng)絡(luò)的演進(jìn)做出了巨大貢獻(xiàn)。系統(tǒng)級(jí)OEM廠商不斷發(fā)現(xiàn),F(xiàn)PGA能夠提供技術(shù)性設(shè)計(jì)和經(jīng)濟(jì)
          • 關(guān)鍵字: FPGA  PON  無(wú)源光網(wǎng)絡(luò)  

          DSP芯片TMS320C30與A/D轉(zhuǎn)換器MAX153和D/A轉(zhuǎn)換器MX7545接口的設(shè)計(jì)

          • DSP芯片TMS320C30與A/D轉(zhuǎn)換器MAX153和D/A轉(zhuǎn)換器MX7545接口的設(shè)計(jì),MAX153和MX7545是美國(guó)MAXIM公司近幾年推出的8位A/D轉(zhuǎn)換器和12位D/A轉(zhuǎn)換器。MAX153具有高達(dá)1MSPS的采樣率,MX7545具有4MSPS的數(shù)/模轉(zhuǎn)換速度。MAX153和MX7545可以很容易地與一般微處理器接口,而不需要過(guò)多地考慮時(shí)序問(wèn)題
          • 關(guān)鍵字: 320C  7545  DSP  320  
          共9854條 31/657 |‹ « 29 30 31 32 33 34 35 36 37 38 » ›|

          dsp+fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();