- 摘要:采用Verilog HDL語言作為硬件功能的描述,運用模塊化設計方法分別設計了通用異步收發(fā)器(UART)的發(fā)送模塊、接收模塊和波特率發(fā)生器,并結合現(xiàn)場可編程門陣列(FPGA)的特點,實現(xiàn)了一個可移植的UART模塊。該設計不
- 關鍵字:
FPGA 異步收發(fā)器
- 引言 數(shù)據(jù)采集在工業(yè)測控領域里有廣泛的應用,它已成為計算機測控系統(tǒng)的一個重要的環(huán)節(jié),尤其在設備故障監(jiān)測系統(tǒng)中,由于各種設備的結構復雜,運動形式多種多樣,發(fā)生故障的可能部位很難確定,因此我們需要從設
- 關鍵字:
FPGA 多通道 同步數(shù)據(jù)采集 系統(tǒng)設計
- Digilent公司推出了一款新型的基于FPGA的硬件開發(fā)平臺,NEXYSTM3開發(fā)板。此開發(fā)板采用了Xilinx公司最先進的Spartan6 FPGA芯片,擁有48M字節(jié)大小的外部存儲器(包括2個由Micron公司生產(chǎn)的非易失性的相變存儲器)、USB以及以太網(wǎng)接口,還有其他通用的I/O器件。
- 關鍵字:
Digilent FPGA
- 迄今為止的設計經(jīng)驗主張每臺逆變器和電機都擁有專門隸屬于自己的DSP控制器。最近,DSP的處理能力和外圍資源已提升到足以輕松控制兩臺電機的程度,甚至還有潛力處理更多電機。采用單一DSP控制器控 制兩套三相逆變器
- 關鍵字:
逆變器 實現(xiàn) 三相 控制 DSP 單一
- 基于DSP的聲雷達信號采集系統(tǒng),在聲雷達系統(tǒng)中,發(fā)射機定向發(fā)出不同頻率的聲信號,隨后接收不同距離上的回波信號,利用回波中頻率的偏離可以測定風速、風向隨高度的變化。本文介紹的基于美國模擬器件公司的DSP ADSP-TS201S和ADC AD7864的信號采集系
- 關鍵字:
采集 系統(tǒng) 信號 雷達 DSP 基于
- DSP實現(xiàn)EAS掃頻信號源設計,1 引言
商品防竊監(jiān)視器(Electronic Article Surveillance)簡稱EAS,是目前超市普遍使用的安檢防竊設備。其原理是由發(fā)射電路產(chǎn)生7.8MHz~8.8MHz的掃頻信號,該信號由近場天線發(fā)射,當天線附近有標簽存在時(標簽為
- 關鍵字:
設計 信號源 EAS 實現(xiàn) DSP
- 指紋識別的DSP實現(xiàn)方案,1 引言
指紋識別技術通過分析指紋的局部特征,從中抽取詳盡的特征點,從而可靠地確認個人身份。指紋識別不僅具有許多獨到的信息安全優(yōu)點,更重要的是具有很高的實用性、可行性。
目前多數(shù)指紋識別系統(tǒng)是將
- 關鍵字:
方案 實現(xiàn) DSP 指紋識別
- 用可編程DSP實現(xiàn)802.16 PHY信號處理, IEEE802.16標準的各個版本都規(guī)定了PHY(物理層)的多種選項,包括調制、信道編碼和天線分集技術。物理信道帶寬可以在1.25 MHz~20 MHz之間變化。上述所有選項都會影響基站的性能和信號處理復雜度?! ≡S多客戶希望提
- 關鍵字:
PHY 信號處理 802.16 實現(xiàn) DSP 可編程
- 基于USB協(xié)議的DSP高速上位機接口設計,摘要:彈載信號處理機的DSP系統(tǒng)需要高速、簡便的上位機接口實現(xiàn)大數(shù)據(jù)量的變量實時監(jiān)控和在線程序加載功能。USB接口以其簡單、高速與通用的優(yōu)勢成為優(yōu)選。介紹一種基于USB接口芯片(CY7C68013A)和FPGA實現(xiàn)的ADSP-TS10
- 關鍵字:
上位 接口 設計 高速 DSP USB 協(xié)議 基于
- 摘要:為了對交通燈系統(tǒng)進行精確控制,采用FPGA實驗板,在QuartusⅡ軟件環(huán)境下,分別實現(xiàn)脈沖發(fā)生模塊、狀態(tài)定時模塊、交通燈顯示模塊、時間顯示模塊,進行仿真實驗和硬件下載,獲得的測試結果滿足設計要求。由于采用
- 關鍵字:
FPGA 交通燈 系統(tǒng) 控制設計
- 摘要:介紹了遠距離測溫器的結構組成和工作原理,設計了基于FPGA的遠距離測溫器數(shù)控系統(tǒng)的數(shù)據(jù)采集與控制系統(tǒng),使用Altera公司的Cyclonell系列的FPGA實現(xiàn)了包括數(shù)據(jù)采集、數(shù)據(jù)通信等控制功能,著重敘述了硬件與軟件的
- 關鍵字:
FPGA 測溫器 數(shù)控 系統(tǒng)設計
- 摘要:針對跳頻通信系統(tǒng)有固有噪聲的特點,結合DDS+DPLL高分辨率、高頻率捷變速度的優(yōu)點,并采用Altera公司的Quartus-Ⅱ_10.1軟件進行設計綜合,提出了一種新型的跳頻信號源。結果表明,該設計中DPLL時鐘可達到12
- 關鍵字:
FPGA DPLL DDS 跳頻信號源
- FPGA實現(xiàn)復接與分接系統(tǒng),引言 近年來可編程器件的應用日益廣泛,使用較多的是現(xiàn)場可編程門陣列(FPGA)和復雜可編程邏輯器件(CPLD)。FPGA器件性能優(yōu)越,使用方便,成本低廉,投資風險小,使用FPGA設計可以完全根據(jù)設計者需要開發(fā)ASIC芯片,
- 關鍵字:
系統(tǒng) 實現(xiàn) FPGA
- 基于DSP的變頻調速系統(tǒng)電磁干擾問題,1 電磁干擾(EMI)分析 1.1 電磁干擾的概念及途徑 電磁干擾產(chǎn)生于干擾源,他是一種來自外部和內部的并有損于有用信號的電磁現(xiàn)象。干擾經(jīng)過敏感元件、傳輸線、電感器、電容器、空間場等形式的途徑并以某種形式作用
- 關鍵字:
干擾 問題 電磁 系統(tǒng) DSP 變頻調速 基于
- TI 全新TMS320C66x 定點與浮點DSP內核成功挑戰(zhàn)速度極限, 德州儀器 (TI) 全新 TMS320C66x 數(shù)字信號處理器 (DSP) 內核不僅為屢獲殊榮的 C64x+trade; 指令集架構 (ISA) 帶來了顯著的性能提升,同時還在同一處理內核中高度集成了針對浮點運算的支持。浮點處理技術首次能夠
- 關鍵字:
成功 挑戰(zhàn) 速度 極限 內核 DSP 全新 TMS320C66x 定點
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473