<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> dsp/bios實(shí)時(shí)操作系統(tǒng)

          dsp/bios實(shí)時(shí)操作系統(tǒng) 文章 進(jìn)入dsp/bios實(shí)時(shí)操作系統(tǒng)技術(shù)社區(qū)

          最新FPGA的DSP性能介紹

          大容量閃存芯片與DSP接口設(shè)計(jì)

          • K9K2G08U0M是三星公司的大容量閃存芯片,它的單片容量高達(dá)256MB。文中介紹了K9K2G08U0M的特性和使用方法,重點(diǎn)說(shuō)明了與TI的TMS320F2812的硬件接口和軟件編程。
          • 關(guān)鍵字: DSP  大容量  閃存芯片  接口設(shè)計(jì)    

          基于DSP的變頻調(diào)速系統(tǒng)電磁干擾問(wèn)題研究

          • 1 電磁干擾(EMI)分析 1.1 電磁干擾的概念及途徑   電磁干擾產(chǎn)生于干擾源,他是一種來(lái)自外部和內(nèi)部的并有損于有用信號(hào)的電磁現(xiàn)象。干擾經(jīng)過(guò)敏感元件、傳輸線(xiàn)、電感器、電容器、空間場(chǎng)等形式的途徑并以某種形式作用,其干擾效應(yīng)、現(xiàn)象普遍存在,形式各異,稱(chēng)之為傳導(dǎo)干擾,他按帶不帶信息可以分為信息傳導(dǎo)干擾源和電磁噪聲傳導(dǎo)干擾源兩類(lèi)。信息傳導(dǎo)干擾源是指帶有的無(wú)用信息對(duì)模擬通道的干擾。電磁噪聲傳導(dǎo)干擾源是指不帶任何信息的電磁噪聲對(duì)變頻系統(tǒng)的干擾。   傳導(dǎo)電磁干擾傳輸通道可以分為電容傳導(dǎo)耦合(或稱(chēng)電場(chǎng)耦合
          • 關(guān)鍵字: DSP  MCU和嵌入式微處理器  

          DSP在三相無(wú)刷直流電機(jī)中的應(yīng)用

          • 1 概述   無(wú)刷直流電機(jī)是隨著電力電子器件及新型材料發(fā)展而迅速成熟起來(lái)的一種新型機(jī)電一體化電機(jī),它既具有交流電機(jī)的結(jié)構(gòu)簡(jiǎn)單,運(yùn)行可靠,維護(hù)方便等優(yōu)點(diǎn),又具備直流電機(jī)那樣良好的調(diào)速特性而無(wú)由于機(jī)械式換向器帶來(lái)的問(wèn)題,還具有運(yùn)行轉(zhuǎn)速穩(wěn)定、效率高、相對(duì)成本低等優(yōu)點(diǎn),因此被廣泛應(yīng)用于各種調(diào)速驅(qū)動(dòng)場(chǎng)合[1]。以往的無(wú)刷直流電機(jī)多由單片機(jī)附加許多種接口設(shè)備構(gòu)成.不僅復(fù)雜,而且速度也受到限制,難于實(shí)現(xiàn)從位置環(huán)到速度、電流環(huán)的全數(shù)字控制,也不方便擴(kuò)展。而應(yīng)用數(shù)字信號(hào)處理器(DSP)實(shí)現(xiàn)的電機(jī)伺服系統(tǒng)卻可以只用一片D
          • 關(guān)鍵字: DSP  MCU和嵌入式微處理器  

          Xilinx推出符合汽車(chē)應(yīng)用標(biāo)準(zhǔn)的低成本XA Spartan-3A和Spartan-3A DSP FPGA

          •   在剛剛結(jié)束的國(guó)際消費(fèi)電子展(CES)上,賽靈思推出Xilinx Automotive (XA) Spartan-3A 和 Spartan-3A DSP FPGA,進(jìn)一步擴(kuò)展了其符合汽車(chē)應(yīng)用標(biāo)準(zhǔn)的低成本器件產(chǎn)品線(xiàn)。這些新推出的器件為信息娛樂(lè)、混合顯示系統(tǒng)以及汽車(chē)輔助駕駛系統(tǒng)的開(kāi)發(fā)帶來(lái)了大I/O邏輯比和大帶寬數(shù)字信號(hào)處理(DSP)領(lǐng)域優(yōu)化解決方案,以及相應(yīng)的低功耗和高級(jí)設(shè)計(jì)安全性等優(yōu)點(diǎn)。   XA Spartan-3A FPGA提供了最高的I/O邏輯單元比,以及廣泛的連接功能支持,對(duì)于I/O密集的顯示和
          • 關(guān)鍵字: 賽靈思  DSP  FPGA  MCU和嵌入式微處理器  汽車(chē)電子控制裝置  

          MATLAB輔助DSP設(shè)計(jì)的研究與實(shí)現(xiàn)

          • 提出結(jié)合MATLAB來(lái)開(kāi)發(fā)DSP系統(tǒng)的思想,闡述了實(shí)現(xiàn)該思想的兩種工具,并詳細(xì)介紹了使用MATLAB Link for Code Composer Studio輔助DSP設(shè)計(jì)的相關(guān)內(nèi)容,包括其功能特點(diǎn)、實(shí)現(xiàn)方式、工作原理等。
          • 關(guān)鍵字: 研究  實(shí)現(xiàn)  設(shè)計(jì)  DSP  輔助  MATLAB  

          實(shí)現(xiàn)電源排序的簡(jiǎn)單電路

          •   asic、fpga和dsp可能需要多個(gè)電源電壓,而這些電源電壓的啟動(dòng)順序有種種限制。通常電壓值最高的i/o電壓常常必須首先啟動(dòng),然后其他電壓按照從高到低的順序逐一啟動(dòng),最后啟動(dòng)的是芯核電壓。這種情況可能還要求一個(gè)電源線(xiàn)的電壓不能比另一電源線(xiàn)的電壓大一個(gè)二極管壓降以上;否則過(guò)大的電流可從i/o電壓通過(guò)ic回流到較低的電壓,有可能損壞昂貴的ic。你控制這一順序的常用方法是,在排序的相鄰電壓線(xiàn)之間連接外部二極管,以便把一個(gè)較高的電壓嵌位到一個(gè)較低電壓的一個(gè)二極管壓降以?xún)?nèi),從而防止ic中可能出現(xiàn)的閂鎖現(xiàn)象。二
          • 關(guān)鍵字: asic  fpga  dsp  電源  

          2007年中國(guó)MCU市場(chǎng)回顧與展望

          •   作為全球最重要的生產(chǎn)基地之一,2007年中國(guó)電子產(chǎn)品制造不僅在“量”上增長(zhǎng)較快,在“質(zhì)”的結(jié)構(gòu)上也不斷升級(jí),因此帶動(dòng)市場(chǎng)對(duì)MCU需求不斷提升。從MCU市場(chǎng)來(lái)看,2007年中國(guó)MCU市場(chǎng)繼續(xù)保持了較高的增長(zhǎng)速度,同比增長(zhǎng)接近20%,市場(chǎng)規(guī)模超過(guò)25億美元,而且未來(lái)幾年這一市場(chǎng)規(guī)模仍將持續(xù)保持快速增長(zhǎng)的態(tài)勢(shì)。   不同位數(shù)產(chǎn)品市場(chǎng)表現(xiàn)差異明顯。從細(xì)分產(chǎn)品來(lái)看,2007年不同位數(shù)MCU在中國(guó)市場(chǎng)表現(xiàn)差異明顯,即:16位和32位產(chǎn)品市場(chǎng)增長(zhǎng)快速,8位與2006年相比則增長(zhǎng)速度進(jìn)一步趨于平穩(wěn),而4位產(chǎn)品則在M
          • 關(guān)鍵字: MCU  IC  DSP  MCU和嵌入式微處理器  

          ARM、DSP、FPGA的技術(shù)特點(diǎn)和區(qū)別是什么

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  ASIC  單片機(jī)  FPGA  測(cè)試  ARM  計(jì)算機(jī)  Cell  

          基于TSl01型DSP鏈路口的多通道高精度數(shù)據(jù)采集電路設(shè)計(jì)

          •   1 引言   在信號(hào)處理領(lǐng)域,DSP技術(shù)的應(yīng)用越來(lái)越廣泛,基于DSP的信號(hào)采集處理平臺(tái)不斷出現(xiàn)。常見(jiàn)的DSP信號(hào)采集處理平臺(tái)利用總線(xiàn)進(jìn)行數(shù)據(jù)采集,總線(xiàn)上多個(gè)設(shè)備的數(shù)據(jù)傳輸經(jīng)常相互沖突。ADI公司的Tiger SHARCl01型DSP(簡(jiǎn)稱(chēng)TSl01)只有總線(xiàn)和鏈路口可以與外設(shè)通信,基于緩解總線(xiàn)沖突的目的,筆者設(shè)計(jì)了一種以現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)作為數(shù)據(jù)接口緩沖器,避開(kāi)總線(xiàn),經(jīng)TSl01的鏈路口將多個(gè)A/D轉(zhuǎn)換器采集到的數(shù)據(jù)傳送到TSl01。由FPGA完成多個(gè)多路A/D轉(zhuǎn)換器采集數(shù)據(jù)的緩沖排序,并
          • 關(guān)鍵字: 信號(hào)處理  DSP  TSl01  MCU和嵌入式微處理器  

          Octasic推出面向基于IP的語(yǔ)音、視頻和數(shù)據(jù)應(yīng)用的多核心網(wǎng)關(guān)DSP平臺(tái)

          •   Octasic, Inc. 日前宣布推出面向基于IP的語(yǔ)音、視頻和數(shù)據(jù)應(yīng)用的下一代多核心網(wǎng)關(guān)DSP平臺(tái)。Vocallo將極大的靈活性與完美的語(yǔ)音和視頻質(zhì)量相結(jié)合,為當(dāng)前以及將來(lái)的媒體網(wǎng)關(guān)提供最為全面的解決方案。   Vocallo可擴(kuò)展媒體網(wǎng)關(guān)解決方案是同類(lèi)產(chǎn)品中第一個(gè)支持全新且靈活的業(yè)務(wù)模式的DSP平臺(tái),可供OEM廠商用于設(shè)計(jì)媒體網(wǎng)關(guān)。利用這種業(yè)務(wù)模式,OEM廠商可以設(shè)置一種成本更低的網(wǎng)關(guān),用于以可靠的性能處理當(dāng)今的IP語(yǔ)音(VoIP)需求,從而為將來(lái)的應(yīng)用做好準(zhǔn)備。這樣一來(lái),OEM廠商就可以將性
          • 關(guān)鍵字: Octasic  DSP  IP  MCU和嵌入式微處理器  通信基礎(chǔ)  

          基于DSP的多路音/視頻采集處理系統(tǒng)設(shè)計(jì)

          •   l 引言   當(dāng)前,在數(shù)字圖像處理中,由于數(shù)據(jù)量大、算法難度高,因此實(shí)時(shí)性成為技術(shù)難點(diǎn)之一。如果采用專(zhuān)用電路實(shí)現(xiàn),雖然實(shí)時(shí)性得到保證,但系統(tǒng)的靈活度大大降低。因此,尋求一種高速通用數(shù)字信號(hào)處理系統(tǒng)成為當(dāng)務(wù)之急。   II公司推出的TMS320DM642(以下簡(jiǎn)稱(chēng)DM642)型數(shù)字信號(hào)處理器可實(shí)時(shí)處理4路模擬視頻和音頻輸入、l路模擬/數(shù)字視頻和1路模擬音頻信號(hào)輸出,適應(yīng)PAL/NTSC標(biāo)準(zhǔn)復(fù)合視頻CVBS或分量視頻Y/C格式的模擬信號(hào)輸入,可適應(yīng)PAL/NTSC標(biāo)準(zhǔn)S端子或數(shù)字RGB模擬/數(shù)字信號(hào)輸
          • 關(guān)鍵字: 圖像處理  DSP  DM642  MCU和嵌入式微處理器  

          FPGA:65nm器件上量低功耗市場(chǎng)興起

          •   隨著65nm工藝的應(yīng)用以及更多低功耗技術(shù)的采用,F(xiàn)PGA擁有了更低的成本、更高的性能以及突破性的低耗電量,具備進(jìn)入更廣泛市場(chǎng)的條件。FPGA從業(yè)者表示,今年FPGA快速增長(zhǎng),而預(yù)計(jì)明年仍將是一個(gè)增長(zhǎng)年。   比拼65nm器件 加快45nm研發(fā)   就像兩三年前,可編程邏輯器件領(lǐng)域的兩大廠商在90nm器件上進(jìn)行大比拼一樣,2007年,這兩家企業(yè)Xilinx和Altera又在新一代技術(shù)節(jié)點(diǎn)65nm器件上開(kāi)始了競(jìng)賽。一方面Xilinx宣稱(chēng)他們比競(jìng)爭(zhēng)對(duì)手領(lǐng)先推出了65nm器件,另一方面Altera則在宣布
          • 關(guān)鍵字: 65nm  FPGA  DSP  MCU和嵌入式微處理器  

          如何用C語(yǔ)言開(kāi)發(fā)DSP嵌入式系統(tǒng)

          • 引言大家在開(kāi)發(fā)嵌入式產(chǎn)品時(shí)首先會(huì)想到用控制器的匯編語(yǔ)言編寫(xiě)監(jiān)控程序,主要原因是:①匯編語(yǔ)言生成...
          • 關(guān)鍵字: DSP  嵌入式  C語(yǔ)言  優(yōu)化  

          定點(diǎn)dsp與浮點(diǎn)dsp的比較

          •     定點(diǎn)運(yùn)算DSP在應(yīng)用中已取得了極大的成功,而且仍然是DSP應(yīng)用的主體。然而,隨著對(duì)DSP處理速度與精度、存儲(chǔ)器容量、編程的靈活性和方便性要求的不斷提高、自80年代中后期以來(lái),各DSP生產(chǎn)廠家陸續(xù)推出了各自的32bit浮點(diǎn)運(yùn)算DSP。     和定點(diǎn)運(yùn)算DSP相比,浮點(diǎn)運(yùn)算DSP具有許多優(yōu)越性:     浮點(diǎn)運(yùn)算DSP比定點(diǎn)運(yùn)算DSP的動(dòng)態(tài)范圍要大很多。定點(diǎn)DSP的字長(zhǎng)每增加1bit,動(dòng)態(tài)范
          • 關(guān)鍵字: 定點(diǎn)  浮點(diǎn)  dsp  嵌入式  
          共3917條 212/262 |‹ « 210 211 212 213 214 215 216 217 218 219 » ›|

          dsp/bios實(shí)時(shí)操作系統(tǒng)介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條dsp/bios實(shí)時(shí)操作系統(tǒng)!
          歡迎您創(chuàng)建該詞條,闡述對(duì)dsp/bios實(shí)時(shí)操作系統(tǒng)的理解,并與今后在此搜索dsp/bios實(shí)時(shí)操作系統(tǒng)的朋友們分享。    創(chuàng)建詞條
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();