<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> dsp-lf2407a

          一種基于FPGA的三軸伺服控制器的設計優(yōu)化

          • 目前伺服控制器的設計多以DSP或MCU為控制核心,但DSP的靈活性不如FPGA,且在某些環(huán)境比較惡劣的條件如高溫...
          • 關(guān)鍵字: FPGA  三軸伺服控制器  ASIC  DSP  MCU  

          高速DSP系統(tǒng)的電路板級電磁兼容性設計

          • 高速DSP系統(tǒng)的電路板級電磁兼容性設計, 隨著高速DSP技術(shù)的廣泛應用,相應的高速DSP的PCB設計就顯得十分重要。由于DSP是一個相當復雜、種類繁多并有許多分系統(tǒng)的數(shù)、?;旌舷到y(tǒng),所以來自外部的電磁輻射以及內(nèi)部元器件之間、分系統(tǒng)之間和各傳輸通道間的串
          • 關(guān)鍵字: 電磁兼容  設計  電路板  系統(tǒng)  DSP  高速  

          德州儀器推出 C6A816x Integra? DSP + ARM 系列處理器

          •   日前,德州儀器 (TI) 宣布在現(xiàn)有數(shù)字信號處理器 (DSP) + ARM? 產(chǎn)品的成功基礎(chǔ)上推出 C6A816x Integra? DSP + ARM 系列處理器。C6A816x Integra DSP + ARM 處理器不但可提供高達 1.5 GHz 的業(yè)界最快單內(nèi)核浮點與定點 DSP 性能,而且還集成性能高達 1.5 GHz 的業(yè)界最快單內(nèi)核 ARM Cortex?-A8 內(nèi)核。
          • 關(guān)鍵字: 德州儀器  DSP  處理器  

          大容量無線傳輸技術(shù)中DSP的啟動

          • 大容量無線傳輸技術(shù)中DSP的啟動,1 引言

            在極低譜密度,高頻譜利用率的大容量無線傳輸技術(shù)中,高速實時信號處理成為技術(shù)的 關(guān)鍵。目前市場上,能滿足對高速實時信號處理的需要有具有良好的可編程性的器件主要有 DSP 和FPGA。

            TMS320C6000 系
          • 關(guān)鍵字: DSP  啟動  技術(shù)  傳輸  無線  大容量  

          在小尺寸DSP上實現(xiàn)2D條形碼解碼

          • 條形碼一般被用于將關(guān)鍵的字母數(shù)字信息轉(zhuǎn)換為數(shù)字系統(tǒng)能夠掃描和讀取的符號信息,而無需每次都要將信息錄...
          • 關(guān)鍵字: 2D條形碼  DSP  CRC  解碼  

          合眾達聯(lián)手TI推出免費Code Composer Studio IDE v4

          •   自即日起至2010年12月31日期間,合眾達聯(lián)合TI推出免費的、可永久持續(xù)升級的Code Composer Studio IDE v4.   凡購買任意一款合眾達公司(SEED)的基于TI處理器平臺的SEED-XDS560仿真器或SEED-XDS510仿真器,您將即刻免費獲得鉑金版支持永久持續(xù)升級的Code Composer Studio IDE v4.   同時,合眾達為回饋老客戶,凡購買過合眾達仿真器的朋友,   可免費下載Code Composer Studio IDE v4   注冊可
          • 關(guān)鍵字: 合眾達  DSP  

          基于DSP Builder的帶寬自適應全數(shù)字鎖相環(huán)的設計與實現(xiàn)

          • 提出一種設計全數(shù)字鎖相環(huán)的新方法,采用基于PI控制算法的環(huán)路濾波器,在分析模擬鎖相環(huán)系統(tǒng)的數(shù)學模型的基礎(chǔ)上,建立了帶寬自適應全數(shù)字鎖相環(huán)的數(shù)學模型。使用DSP Builder在Matlab/Simulink環(huán)境下搭建系統(tǒng)模型,并采用FPGA實現(xiàn)了硬件電路。軟件仿真和硬件測試的結(jié)果證明了該設計的正確性和易實現(xiàn)性。該鎖相環(huán)具有鎖頻速度快、頻率跟蹤范圍寬的特點。同時,系統(tǒng)設計表明基于DSP Builder的設計方法可縮短設計周期,提高設計的靈活性。
          • 關(guān)鍵字: 相環(huán)  設計  實現(xiàn)  數(shù)字  適應  DSP  Builder  帶寬  基于  

          FPGAs的DSP性能分析

          • FPGAs的DSP性能分析, FPGA在高性能數(shù)字信號處理領(lǐng)域越來越受關(guān)注,如無線基站。在這些應用中, FPGAs通常被用來和DSP處理器并行工作。有更多的選擇當然是好的,但這也意味著系統(tǒng)設計師需要一個確切的FPGAs及高端DSP信號處理器性能參數(shù)圖
          • 關(guān)鍵字: 分析  性能  DSP  FPGAs  

          德州儀器推出兩款免費軟件開發(fā)工具

          •   日前,德州儀器 (TI) 宣布推出兩款免費軟件開發(fā)工具,幫助 ARM?、Linux? 以及系統(tǒng)開發(fā)人員便捷地利用 TI 集成型浮點與定點 DSP + ARM 處理器旗下 TMS320C6000? 數(shù)字信號處理器 (DSP) 的實時高密度信號處理功能。C6EZRun 與 C6EZAccel 軟件開發(fā)工具可幫助 ARM 開發(fā)人員便捷地進行 DSP 編程,不但可簡化和加速開發(fā)進程,而且還可縮短 DSP 的開發(fā)啟動時間與產(chǎn)品的上市時間,并降低開發(fā)成本。   
          • 關(guān)鍵字: 德州儀器  ARM  DSP  
          共3922條 143/262 |‹ « 141 142 143 144 145 146 147 148 149 150 » ›|

          dsp-lf2407a介紹

          您好,目前還沒有人創(chuàng)建詞條dsp-lf2407a!
          歡迎您創(chuàng)建該詞條,闡述對dsp-lf2407a的理解,并與今后在此搜索dsp-lf2407a的朋友們分享。    創(chuàng)建詞條

          熱門主題

          DSP-LF2407A    樹莓派    linux   
          關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();