<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> flash fpga

          基于Virtex-5 FPGA的音視頻監(jiān)視系統(tǒng)設(shè)計

          • 基于Virtex-5 FPGA的音視頻監(jiān)視系統(tǒng)設(shè)計,引言
            本文探討在Virtex-5 FPGA中實現(xiàn)設(shè)計的一些難題,然后用一個項目作為示范來詳解充分利用其功能集的技法。設(shè)計過程包括幾個步驟,從針對應用選擇適合的Virtex-5開始。為便于本文敘述,我們假定IP模塊已經(jīng)過匯編
          • 關(guān)鍵字: 系統(tǒng)  設(shè)計  監(jiān)視  音視頻  Virtex-5  FPGA  基于  

          一種基于FPGA的太陽跟蹤器的設(shè)計及實現(xiàn)

          • 0引言太陽能是一種清潔無污染的能源,取之不盡,用之不竭,發(fā)展前景廣闊。但是太陽能具有間歇性及強度...
          • 關(guān)鍵字: FPGA  太陽跟蹤器  

          基于單片機和FPGA 的人機交互系統(tǒng)的設(shè)計

          • 摘要: 在儀器儀表電路中,人機交互界面是必不可少的環(huán)節(jié)。為了解決單純采用單片機制作的系統(tǒng)功耗高、速度慢、電路結(jié)構(gòu)繁瑣的問題,同時為了發(fā)揮出單片機的靈活性和FPGA 的高速性,系統(tǒng)采用C8051F020 單片機和Cycl
          • 關(guān)鍵字: 單片機  FPGA  

          FPGA的DDS調(diào)頻信號研究與實現(xiàn)

          • 1 引言  直接數(shù)字頻率合成器(DDS)技術(shù),具有頻率切換速度快,很容易提高頻率分辨率、對硬件要求低、可編程全數(shù)字化便于單片集成、有利于降低成本、提高可靠性并便于生產(chǎn)等優(yōu)點。目前各大芯片制造廠商都相繼
          • 關(guān)鍵字: FPGA  DDS  調(diào)頻信號    

          基于FPGA的高速寬帶跳頻發(fā)射機的中頻設(shè)計

          • 摘要:結(jié)合軟件無線電思想和架構(gòu),利用Altera EP3C16F4 84C6作為中頻信號處理器,設(shè)計了一種基于統(tǒng)一硬件架構(gòu)的數(shù)字化高速寬帶跳頻發(fā)射機,實現(xiàn)跳頻速率125kHops/s,跳頻帶寬320MHz。  引言  跳頻通信是在惡劣
          • 關(guān)鍵字: FPGA  高速寬帶  發(fā)射機  跳頻    

          基于FPGA 的低成本長距離高速傳輸系統(tǒng)的設(shè)計與實現(xiàn)

          • 摘要:為解決目前高速信號處理中的數(shù)據(jù)傳輸速度瓶頸以及傳輸距離的問題,設(shè)計并實現(xiàn)了一種基于FPGA 的高速數(shù)據(jù)傳輸系統(tǒng),本系統(tǒng)借助Altera Cyclone III FPGA 的LVDS I/O 通道產(chǎn)生LVDS 信號,穩(wěn)定地完成了數(shù)據(jù)的
          • 關(guān)鍵字: FPGA  高速傳輸  系統(tǒng)    

          基于FPGA技術(shù)的GPS數(shù)據(jù)加密系統(tǒng)設(shè)計研究

          • 摘 要: 針對GPS測量系統(tǒng)數(shù)據(jù)傳輸過程中的安全問題,采用FPGA技術(shù)設(shè)計了GPS數(shù)據(jù)加密系統(tǒng)。系統(tǒng)移植MD5算法到NIOS中對系統(tǒng)口令加密,并設(shè)計DES IP對GPS數(shù)據(jù)加密。實驗表明,該設(shè)計可有效防止GPS數(shù)據(jù)被非法竊取,具
          • 關(guān)鍵字: FPGA  GPS  數(shù)據(jù)加密  系統(tǒng)設(shè)計    

          基于FPGA的小型星載非制冷紅外成像系統(tǒng)

          賽靈思 Virtex-6 HXT FPGA為光通信提供卓越的收發(fā)器性能

          •   全球可編程平臺領(lǐng)導廠商賽靈思公司 (Xilinx, Inc.  )宣布推出支持 40Gbps 和 100Gbps 線路卡的Virtex®-6 HXT FPGA,并可靈活配置各種網(wǎng)絡速率包括40Gbps、4x10Gbps、100Gbps 和 10x10Gbps 等。此外,憑借其市場領(lǐng)先的收發(fā)器時鐘抖動性能,Virtex-6 HXT FPGA還能滿足新一代通信設(shè)備長距離光纖網(wǎng)絡傳輸?shù)男枰覠o需昂貴的外部重定時器電路。   賽靈思已經(jīng)和Avago Technologies(安華高科技)
          • 關(guān)鍵字: Xilinx  FPGA  Virtex-6  

          Achronix將采用22nm工藝打造最先進FPGA產(chǎn)品

          •   Achronix半導體公司今日宣布:該公司已經(jīng)戰(zhàn)略性地獲得了英特爾公司22納米工藝技術(shù)的使用權(quán),并計劃開發(fā)最先進的現(xiàn)場可編程門陣列(FPGA)產(chǎn)品。   Achronix公司的Speedster22i FPGA產(chǎn)品系列將打破現(xiàn)有FPGA的各種極限,能以高性價比實現(xiàn)各種高性能器件的生成,這些器件在規(guī)模上將超過250萬個查找表(LUT),相當于一個具有2000萬門的專用集成電路(ASIC)。   通過借助英特爾22nm工藝技術(shù)的性能和功耗優(yōu)勢,Speedster22i還將擴展FPGA的速度和功效界限,
          • 關(guān)鍵字: Achronix  FPGA  

          賽靈思榮獲Cisco2010 年度供應商稱號

          •   全球可編程平臺領(lǐng)導廠商賽靈思公司 (Xilinx, Inc.)宣布,全球互聯(lián)網(wǎng)領(lǐng)域領(lǐng)先廠商思科系統(tǒng)公司 (Cisco)于近期在美國圣克拉拉會議中心舉辦的第 19 屆年度供應商答謝會上授予賽靈思公司“2010 年度供應商”稱號, 并舉行了隆重的頒獎儀式。思科公司年度供應商答謝會旨在表彰思科的杰出供應商們?yōu)楣静粩嗵嵘目蛻魸M意度以及加速業(yè)務增長所做的努力。賽靈思獲此行業(yè)權(quán)威殊榮, 為其在創(chuàng)新以及所有運營領(lǐng)域的出色表現(xiàn)提供了一個有力的證明。   思科全球供應商管理副總裁 Pren
          • 關(guān)鍵字: Xilinx  FPGA  

          NAND Flash的壞塊管理設(shè)計

          • NAND Flash的壞塊管理設(shè)計,摘要:主要介紹了基于嵌入式Linux的NAND Flash壞塊管理設(shè)計和實現(xiàn)方案,詳細闡述了壞塊映射表的建立、維護及其相關(guān)算法,同時分析了此壞塊算法在Linux內(nèi)核及Bootloader中的具體應用。測試結(jié)果表明該算法能夠處理NAND
          • 關(guān)鍵字: 設(shè)計  管理  Flash  NAND  

          NAND Flash管理算法的設(shè)計及實現(xiàn)

          • 給出了一款基于8051的高性能、低成本的NAND flash控制芯片的設(shè)計方法,文中集中研究了其中的軟件部分,探討了管理flash物理塊的算法,提出了塊級和頁級兩級地址映射機制以及映射信息在flash的存儲定義,同時還提出了對flash的分區(qū)方法。
          • 關(guān)鍵字: 設(shè)計  實現(xiàn)  算法  管理  Flash  NAND  

          基于TMS320C6713B的實時數(shù)字視頻消旋系統(tǒng)設(shè)計

          • 摘要:針對探測器姿態(tài)變化造成的視頻圖像旋轉(zhuǎn),提出一種基于TMS320C6713B的實時數(shù)字視頻消旋系統(tǒng)。該系統(tǒng)利用TMS320C6713B計算圖像旋轉(zhuǎn)后各點的位置,再利用FPGA進行地址映射,得到圖像旋轉(zhuǎn)后各點對應的灰度值。實驗
          • 關(guān)鍵字: 視頻  A/D  DSP  FPGA  存儲器  

          數(shù)頻率校正的FPGA實現(xiàn)

          • 分析了CORDIC(Coordinate Rotation Digital Computer,坐標旋轉(zhuǎn)數(shù)字計算機)算法的基本原理,給出了基于FPGA和CORDIC算法來實現(xiàn)數(shù)字頻率校正的具體方案,同時給出了基于FPGA和CORDIC算法實現(xiàn)的正余弦信號發(fā)生器的仿真結(jié)果。
          • 關(guān)鍵字: FPGA  頻率  校正    
          共6827條 315/456 |‹ « 313 314 315 316 317 318 319 320 321 322 » ›|

          flash fpga介紹

          您好,目前還沒有人創(chuàng)建詞條flash fpga!
          歡迎您創(chuàng)建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();