<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> flash fpga

          使用 FPGA 控制 VGA 顯示

          • 顯示器因為其輸出信息量大,輸出形式多樣等特點已經(jīng)成為現(xiàn)在大多數(shù)設(shè)計的常用輸出設(shè)備。在 FPGA 的設(shè)計中可以使用很少的資源,就產(chǎn)生 VGA 各種控制信號。這個示例在 RHicSP2200B FPGA 開發(fā)板/學習板上使用
          • 關(guān)鍵字: FPGA  VGA    

          用低成本FPGA解決高速存儲器接口挑戰(zhàn)

          • 由于線路速率繼續(xù)增長,DDR SDRAM在網(wǎng)絡(luò)應(yīng)用中正在被廣泛地采用。不斷增加的系統(tǒng)帶寬要求正在推動存儲器接口速度提高,而成本仍不斷壓低。LatticeEC FPGA系列的專門而靈活的DDR能力使設(shè)計者擁有滿足下一代存儲器
          • 關(guān)鍵字: FPGA  高速存儲  接口    

          09 Globalpress電子峰會:引領(lǐng)市場復(fù)蘇的熱點技術(shù)

          •   前言:3、4月正直春暖花開的時候,只是今年3月的Globalpress 電子峰會在低迷經(jīng)濟的籠罩下,與往年相比冷清了不少。不到30家的芯片設(shè)計公司和嵌入式軟件和EDA公司,縮短為3天的日程,都能讓所有參加的記者編輯透過峰會感受到美國半導(dǎo)體產(chǎn)業(yè)的陣陣寒意。不過,在萎靡不振的態(tài)勢下我們依然能看到許多技術(shù)亮點,而那些能堅持甚至振奮的公司更值得花寫筆墨去介紹。本文將對本屆峰會上的熱點技術(shù)和公司逐一掃描,通過這些硅谷公司的動態(tài)了解半導(dǎo)體行業(yè)的下一波的發(fā)展方向,畢竟四季總是在交替,半導(dǎo)體產(chǎn)業(yè)的周期也總是在輪回。
          • 關(guān)鍵字: xilinx  FPGA  ASIC  200905  

          基于FPGA的音頻編解碼芯片接口設(shè)計

          • 摘 要:24位立體聲音頻編解碼芯片WM8731因其高性能、低功耗等優(yōu)點在很多音頻產(chǎn)品中得到了廣泛應(yīng)用。介紹了其基于FPGA的接口電路的設(shè)計,包括芯片配置模塊與音頻數(shù)據(jù)接口模塊等,使得控制器只通過寄存器就可以方便地對
          • 關(guān)鍵字: FPGA  音頻編解碼芯片  接口設(shè)計    

          OFDM水聲通信系統(tǒng)定時同步的FPGA實現(xiàn)

          • 結(jié)合水聲信道和線性調(diào)頻(LFM)信號的特點,采用LFM信號作為OFDM水聲通信系統(tǒng)的定時同步信號。介紹LFM信號的產(chǎn)生和檢測原理,并在FPGA上實現(xiàn)了LFM定時同步信號的產(chǎn)生和同步信號的檢測。通過實驗室水池實驗。驗證了該方案的可行性。
          • 關(guān)鍵字: OFDM  FPGA  水聲通信  定時同步    

          多路同步串口的FPGA傳輸實現(xiàn)

          • 為適應(yīng)多路數(shù)據(jù)接收的需要,設(shè)計了一種基于FPGA的多路同步串行數(shù)據(jù)采集及發(fā)送系統(tǒng)。詳細討論了FPGA數(shù)據(jù)采集部分及發(fā)送部分的控制邏輯;FPGA與DSP的通訊,F(xiàn)PGA與ARM的通訊的設(shè)計和實現(xiàn)。本系統(tǒng)已成功用硬件實現(xiàn),其性能和指標均達到應(yīng)用要求。
          • 關(guān)鍵字: ARM  FPGA  DSP  多路同步串口  差分去噪  200905  

          賽靈思新版視頻入門套件加快視頻開發(fā)速度

          • 新版XtremeDSP 視頻入門套件(Video Starter Kit)Spartan-3A DSP FPGA Edition 2為復(fù)雜的高清晰系統(tǒng)提供了高性能開發(fā)平臺。
          • 關(guān)鍵字: xilinx  FPGA  XtremeDSP  Spartan-3A  200905  

          Altera開始發(fā)售Arria II GX器件

          •   面向3-Gbps應(yīng)用提供獨特的低功耗、低成本和高性能FPGA解決方案,Altera公司今天宣布,開始發(fā)售Arria® II GX器件——第三系列40-nm FPGA產(chǎn)品。集成了收發(fā)器的Arria II GX系列結(jié)合Stratix® IV GX和Stratix IV GT FPGA以及HardCopy® IV GX ASIC,進一步拓展了業(yè)界最全面的收發(fā)器FPGA和ASIC系列產(chǎn)品解決方案。   Arria II GX FPGA是3-Gbps收發(fā)器應(yīng)
          • 關(guān)鍵字: Altera  FPGA  ASIC  

          借助創(chuàng)新電子設(shè)計平臺實現(xiàn)FPGA嵌入式系統(tǒng)設(shè)計

          • FPGA問世已經(jīng)超過20年,現(xiàn)在FPGA在復(fù)雜邏輯電路以及數(shù)字信號處理領(lǐng)域中扮演著越來越重要的角色,SoC以其低功耗、高性能、低成本、高可靠性等優(yōu)點成為嵌入式系統(tǒng)的發(fā)展趨勢。不過,對于很多設(shè)計者來講這還是“新
          • 關(guān)鍵字: FPGA  創(chuàng)新  電子  設(shè)計平臺    

          PCB上FPGA的同步開關(guān)噪聲分析

          • 如今CMOS技術(shù)讓一塊FPGA器件可以擁有多個I/O接口。同時,近幾年,低功耗已開始成為高速I/O接口的主流概念。降低功耗最有效的途徑就是降低電壓,而電壓降低就會導(dǎo)致I/O接口所允許的噪聲余量變小。因此,對FPGA用
          • 關(guān)鍵字: FPGA  PCB  同步開關(guān)噪聲  分析    

          基于FPGA的多功能信號源生成系統(tǒng)設(shè)計與實現(xiàn)

          • 摘 要:為了滿足科研與實驗需要,提出并實現(xiàn)了一種以FPGA和高速D/A為核心,其結(jié)構(gòu)簡單,控制靈活,信號質(zhì)量高的多功能信號源生成系統(tǒng)。該信號源生成系統(tǒng)能夠?qū)崟r產(chǎn)生中心頻率在30~130 MHz的各種雷達、通信、導(dǎo)航和
          • 關(guān)鍵字: FPGA  多功能  信號源  系統(tǒng)設(shè)計    

          具有64位數(shù)據(jù)檢糾錯功能的FPGA模塊設(shè)計

          • 摘要:星載計算機系統(tǒng)中電子器件容易受到空間環(huán)境電磁場的輻射和重粒子的沖擊,從而導(dǎo)致器件運行出錯,特別是存儲器中數(shù)據(jù)容易出現(xiàn)錯誤,需要具有檢糾錯功能的電路模塊對其進行糾正,以免造成嚴重的后果。基于漢明碼
          • 關(guān)鍵字: FPGA  數(shù)據(jù)  糾錯  模塊設(shè)計    

          混合信號FPGA的智能型驗證流程

          •   為了因應(yīng)市場對于較高性能、較小的系統(tǒng)尺寸及降低成本和電源的需求,系統(tǒng)設(shè)計者正將較高層級的混合信號功能整合在他們的系統(tǒng)單芯片(SoC)設(shè)計中。隨著這些SoC設(shè)計上的混合信號組件數(shù)量增加了,基本的功能驗證對
          • 關(guān)鍵字: FPGA  混合信號  智能型  流程    

          基于DSP和FPGA的嵌入式同步控制器實現(xiàn)

          • 基于DSP和FPGA的嵌入式同步控制器實現(xiàn),摘 要:針對印染設(shè)備多單元同步控制中動態(tài)性和穩(wěn)定性的問題,提出一種基于DSP和FPGA的嵌入式同步控制器設(shè)計方案。DSP作為運算控制的核心,負責控制算法的實現(xiàn);FPGA作為數(shù)據(jù)采集模塊的核心,負責數(shù)據(jù)采集的實現(xiàn)。該系
          • 關(guān)鍵字: 控制器  實現(xiàn)  同步  嵌入式  DSP  FPGA  基于  
          共6848條 380/457 |‹ « 378 379 380 381 382 383 384 385 386 387 » ›|

          flash fpga介紹

          您好,目前還沒有人創(chuàng)建詞條flash fpga!
          歡迎您創(chuàng)建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();