<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> flash fpga

          基于ARM的嵌入式系統(tǒng)中從串配置FPGA的實(shí)現(xiàn)

          •   1 引言   ARM(Advanced RISC Machines)既可以認(rèn)為是一個(gè)公司。也可以認(rèn)為是對一類微處理器的統(tǒng)稱,還可以認(rèn)為是一項(xiàng)技術(shù)。基于ARM技術(shù)的微處理器應(yīng)用約占據(jù)了32位RISC微處理器75%以上的市場份額,ARM技術(shù)正在逐步滲入到人們生活的各個(gè)方面[1]。到目前為止,ARM微處理器及技術(shù)已經(jīng)廣泛應(yīng)用到各個(gè)領(lǐng)域,包括工業(yè)控制領(lǐng)域、網(wǎng)絡(luò)應(yīng)用、消費(fèi)類電子產(chǎn)品、成像和安全產(chǎn)品等。   FPGA(Field Programmable Gate Array)是一種高密度現(xiàn)場可編程邏輯器件,
          • 關(guān)鍵字: ARM  嵌入式  FPGA  SRAM  

          基于FPGA的數(shù)據(jù)無阻塞交換設(shè)計(jì)

          •   0 引言   隨著FPGA和大規(guī)模集成電路的發(fā)展,數(shù)據(jù)交換的實(shí)現(xiàn)有了新的方法。在該設(shè)計(jì)中,F(xiàn)PGA完成串口數(shù)據(jù)信號(TXD、RXD)的交換,專用的時(shí)隙交換芯片完成串口握手線(RTS、CTS、DTR、DSR、DCD、RI)的交換。內(nèi)部有硬件沖突監(jiān)測功能,能夠自動(dòng)檢測到2個(gè)終端同時(shí)連接到同一個(gè)信道或2個(gè)信道連接到同一個(gè)終端,并自動(dòng)將舊的連接狀態(tài)拆除,建立新的鏈路。這樣就使原來的連接終端進(jìn)入空閑狀態(tài),保證終端和信道時(shí)間軸上的無縫隙切換。通過判斷RI的狀態(tài),它還可以監(jiān)視信道DCE的狀態(tài),判斷出信道是否有請求
          • 關(guān)鍵字: FPGA  集成電路  數(shù)據(jù)交換  串口  

          FPGA躋身汽車系統(tǒng)關(guān)鍵應(yīng)用領(lǐng)域

          •   消費(fèi)者迫切需求的輔助駕駛系統(tǒng)技術(shù)需要具有先進(jìn)精密功能且外形尺寸又非常小的高可靠性元件。由于這些系統(tǒng)尺寸很小,而且彼此非??拷虼诉€要求器件具有超低功耗和良好的耐久性??臻g受限的系統(tǒng)在設(shè)計(jì)方面存在的熱可靠性問題可通過采用較少的元件及超低的功耗來解決。Actel公司以Flash為基礎(chǔ)的ProASIC3 FPGA具有固件錯(cuò)誤免疫力、低功耗和小外形尺寸等優(yōu)勢,因而消除了FPGA(現(xiàn)場可編程門陣列)用于安全關(guān)鍵汽車應(yīng)用領(lǐng)域的障礙。   汽車工程師過去通常依賴于MCU(微控制器)和定制ASIC(專用集成電
          • 關(guān)鍵字: FPGA  ASIC  MCU  ProASIC3  半導(dǎo)體器件  

          基于FPGA+DSP的實(shí)時(shí)圖像處理平臺的設(shè)計(jì)與實(shí)現(xiàn)

          • 藥用管制瓶在灌裝前必須進(jìn)行多個(gè)指標(biāo)檢測。針對實(shí)際生產(chǎn)的需要,基于FPGA和DSP,提出并設(shè)計(jì)了小型化、低功耗的多通道高速實(shí)時(shí)圖像采集、處理和顯示系統(tǒng)。給出了影響系統(tǒng)性能的主要因素。
          • 關(guān)鍵字: 平臺  設(shè)計(jì)  實(shí)現(xiàn)  圖像處理  實(shí)時(shí)  FPGA  DSP  基于  

          基于USB和DSP的數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

          • 摘要:介紹了一種利用USB2.0的高速傳輸特性,基于USB和DSP的數(shù)據(jù)采集系統(tǒng)。詳細(xì)論述了系統(tǒng)的總體結(jié)構(gòu)、部分硬...
          • 關(guān)鍵字: USB  DSP  FPGA  

          賽靈思:從器件商向方案商“華麗轉(zhuǎn)身”

          •   “我感到目前半導(dǎo)體企業(yè)正面臨一個(gè)問題,就是他們不了解應(yīng)用,更不要說多個(gè)相互銜接的應(yīng)用了。這使他們與系統(tǒng)客戶之間出現(xiàn)了一個(gè)‘?dāng)嗔褞А?,發(fā)展受到了限制?!苯衲?月,有30多年半導(dǎo)體行業(yè)經(jīng)驗(yàn)的恩智浦執(zhí)行副總裁TheoClaasen先生對《中國電子報(bào)》記者說。其實(shí),很多半導(dǎo)體巨頭都已經(jīng)看到了這一點(diǎn),并采取了向系統(tǒng)方案縱向延伸的戰(zhàn)略,使自己更加接近客戶。在可編程邏輯器件(FPGA)領(lǐng)域,賽靈思(Xilinx)公司也正在努力從一家器件廠商向一家要深入了解應(yīng)用的方案廠
          • 關(guān)鍵字: Xilinx  FPGA  IC設(shè)計(jì)  ISE  

          FPGA應(yīng)用愈加廣泛 行業(yè)演進(jìn)呈現(xiàn)三大趨勢

          •   FPGA(現(xiàn)場可編程邏輯器件)產(chǎn)品的應(yīng)用領(lǐng)域已經(jīng)從原來的通信擴(kuò)展到消費(fèi)電子、汽車電子、工業(yè)控制、測試測量等廣泛的領(lǐng)域。而應(yīng)用的變化也使FPGA產(chǎn)品近幾年的演進(jìn)趨勢越來越明顯:一方面,F(xiàn)PGA供應(yīng)商致力于采用當(dāng)前最先進(jìn)的工藝來提升產(chǎn)品的性能,降低產(chǎn)品的成本;另一方面,越來越多的通用IP(知識產(chǎn)權(quán))或客戶定制IP被引入FPGA中,以滿足客戶產(chǎn)品快速上市的要求。此外,F(xiàn)PGA企業(yè)都在大力降低產(chǎn)品的功耗,滿足業(yè)界越來越苛刻的低功耗需求。   第一時(shí)間采用新工藝提升性能降低成本   半導(dǎo)體產(chǎn)品的集成度和成本
          • 關(guān)鍵字: FPGA  ASIC  SRAM  低功耗  

          角逐中國市場 FPGA企業(yè)各有高招

          •   隨著產(chǎn)品對成本、性能、尺寸、安全性和功耗等要求不斷提高,F(xiàn)PGA(現(xiàn)場可編程門陣列)的應(yīng)用也逐漸增多。近年來,整個(gè)可編程邏輯器件產(chǎn)業(yè)的增長速度幾乎是整個(gè)半導(dǎo)體產(chǎn)業(yè)增速的兩倍。同時(shí),隨著中國在全球市場地位日益突出,各大FPGA廠商也加緊在亞太區(qū)尤其是中國市場精耕細(xì)作。   提升服務(wù)品質(zhì) 深耕中國市場 賽靈思公司亞太區(qū)市場及應(yīng)用總監(jiān) 張宇清   在新任首席執(zhí)行 官 MosheGavrielov的帶領(lǐng)下,賽靈思在中國將獲得戰(zhàn)略性成長,增長更迅速。同時(shí),依托中國經(jīng)濟(jì)的迅速增長,賽靈思還將繼續(xù)通過優(yōu)秀
          • 關(guān)鍵字: FPGA  PLD  

          針對功率設(shè)計(jì)的SDR解決方案

          •   由于像美國聯(lián)合戰(zhàn)術(shù)無線電系統(tǒng)(JTRS)這樣的計(jì)劃,軟件定義的無線電(SDR)早已被證實(shí)。然而,有許多問題嚴(yán)重地制約著SDR的廣泛部署,其中相當(dāng)重要的問題就是功率。   功率是在設(shè)計(jì)每一個(gè)SDR子系統(tǒng)時(shí)的主要考慮因素,特別是因?yàn)樗鼈円谋扔布o線電更多的功率。例如,為了獲得預(yù)期的無線電通信距離(依賴于鏈路的狀況,典型值為5-10千米數(shù)量級),射頻(RF)前端必須具備足夠的發(fā)射功率。同樣,對于靠電池工作的無線電設(shè)備,RF前端、調(diào)制解調(diào)器和加密處理子系統(tǒng)的功耗都直接影響無線電設(shè)備的壽命。此外,對由調(diào)制
          • 關(guān)鍵字: FPGA  無線電  SDR  功耗  

          視頻監(jiān)控系統(tǒng)中基于FPGA的視頻處理

          •   視頻監(jiān)控系統(tǒng)是火車站、機(jī)場、銀行、娛樂場所、購物中心甚至家庭保安的重要組件。隨著安全風(fēng)險(xiǎn)增加,對視覺監(jiān)視和記錄事件的需求以多種使用模式激增。因此,新架構(gòu)必須為橫跨一整套日漸繁雜的視頻監(jiān)控系統(tǒng)要求的成本效益方案提供可擴(kuò)展性。    上市時(shí)間的壓力、新CODEC標(biāo)準(zhǔn)、日益廣泛的要求(包括先進(jìn)的目標(biāo)探測、運(yùn)動(dòng)探測、目標(biāo)跟蹤和目標(biāo)跟蹤特性),這些不過是新型視頻監(jiān)控架構(gòu)所面臨挑戰(zhàn)中的幾項(xiàng)。伴隨挑戰(zhàn)而來的是對可擴(kuò)展為不同性能范圍的實(shí)現(xiàn)的需求。   對于從低端到高端以及從單機(jī)到PC擴(kuò)展卡的任何視頻
          • 關(guān)鍵字: 視頻監(jiān)控  DVR  FPGA  Xilinx  

          NI推出圖形化系統(tǒng)設(shè)計(jì)平臺最新版本LabVIEW 8.6

          •   NI 日前隆重發(fā)布了可應(yīng)用于控制、測試及嵌入式系統(tǒng)開發(fā)的圖形化系統(tǒng)設(shè)計(jì)平臺的最新版本——LabVIEW 8.6。得益于LabVIEW軟件平臺天生并行的圖形化編程方式,LabVIEW 8.6版本提供了全新工具幫助工程師和科學(xué)家們從多核處理器、現(xiàn)場可編程門陣列 (FPGAs) 及無線通信等商業(yè)技術(shù)中獲益。    目前,為了能夠使用這些最新技術(shù),工程師們往往不得不使用非專為并行編程設(shè)計(jì)的軟件工具。而最新版的LabVIEW則為他們提供了獨(dú)立的平臺,通過采用多核處理器技術(shù)提高
          • 關(guān)鍵字: NI  LabVIEW 8.6  嵌入式  FPGA  

          基于FPGA的超聲波液體密度傳感器

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: 超聲波  液體密度  FPGA  聲速法  

          滑動(dòng)相關(guān)法偽碼捕獲的FPGA實(shí)現(xiàn)

          • 引言   對于碼分多址的擴(kuò)頻通信方式而言,只有當(dāng)接收端本地偽碼與發(fā)端偽碼處于相同相位狀態(tài)時(shí),有用的信息才能被解出。因此,擴(kuò)頻序列相位的捕獲與跟蹤是擴(kuò)頻通信系統(tǒng)的關(guān)鍵,而偽碼序列相位的捕獲尤為重要?;瑒?dòng)相關(guān)法是常用的方法之一。擴(kuò)頻通信系統(tǒng)要求實(shí)時(shí)性,以及較高的數(shù)據(jù)處理速度,這正是FPGA的優(yōu)勢。所以在擴(kuò)頻通信系統(tǒng)中,大量應(yīng)用FPGA芯片作為前級處理芯片。 實(shí)現(xiàn)原理 原理分析   接收機(jī)端接收到的擴(kuò)頻信號可以表示為:     其中,P_{r}為接收信號功率,τ_11vj9zx為傳輸時(shí)延,
          • 關(guān)鍵字: FPGA  擴(kuò)頻通信  多址  滑動(dòng)相關(guān)法  

          基于FPGA的QPSK信號源的設(shè)計(jì)與實(shí)現(xiàn)

          • 前言   調(diào)相脈沖信號可以獲得較大的壓縮比,它作為一種常用的脈沖壓縮信號,在現(xiàn)代雷達(dá)及通信系統(tǒng)中獲得了廣泛應(yīng)用。隨著近年來軟件無線電技術(shù)和電子技術(shù)的發(fā)展,DDS(直接數(shù)字頻率合成)用于實(shí)現(xiàn)信號產(chǎn)生的應(yīng)用越來越廣。DDS技術(shù)從相位的概念出發(fā)進(jìn)行頻率合成,它采用數(shù)字采樣存儲技術(shù),可以產(chǎn)生點(diǎn)頻、線性調(diào)頻、ASK、PSK及FSK等各種形式的信號,其幅度和相位一致性好,具有電路控制簡單、相位精確、頻率分辨率高、頻率切換速度快、輸出信號相位噪聲低、易于實(shí)現(xiàn)全數(shù)字化設(shè)計(jì)等突出優(yōu)點(diǎn)。   目前,DDS的ASIC芯片如
          • 關(guān)鍵字: FPGA  信號源  ASIC  QPSK  DDS  

          在DDR3 SDRAM存儲器接口中使用調(diào)平技術(shù)

          •   引言   DDR3 SDRAM存儲器體系結(jié)構(gòu)提高了帶寬,總線速率達(dá)到了600 Mbps至1.6 Gbps (300至800 MHz),它采用1.5V工作,降低了功耗,90-nm工藝密度提高到2 Gbits。這一體系結(jié)構(gòu)的確速率更快,容量更大,單位比特的功耗更低,但是怎樣才能實(shí)現(xiàn)DDR3 SDRAM DIMM和FPGA的接口呢?調(diào)平技術(shù)是關(guān)鍵。如果FPGA I/O結(jié)構(gòu)中沒有直接內(nèi)置調(diào)平功能,和DDR3 SDRAM DIMM的接口會非常復(fù)雜,成本也高,需要采用大量的外部元件。那么,什么是調(diào)平技術(shù),這一技
          • 關(guān)鍵字: FPGA  存儲器  DDR3  SDRAM  
          共6827條 401/456 |‹ « 399 400 401 402 403 404 405 406 407 408 » ›|

          flash fpga介紹

          您好,目前還沒有人創(chuàng)建詞條flash fpga!
          歡迎您創(chuàng)建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();