<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> flash fpga

          基于軟件無(wú)線電的廣域自適應(yīng)頻譜技術(shù)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: SDR  ASIC  射頻  FPGA  天線  

          軟件無(wú)線電和重配置技術(shù)

          USB2.0虛擬邏輯分析儀的設(shè)計(jì)與實(shí)現(xiàn)

          • 引言 傳統(tǒng)的邏輯分析儀體積龐大、價(jià)格昂貴、通道數(shù)目有限,并且在數(shù)據(jù)采集、傳輸、存儲(chǔ)、顯示等方面存在諸多限制,在很大程度上影響了其在實(shí)際中的應(yīng)用。選用高性能的FPGA芯片進(jìn)行數(shù)據(jù)處理,充分利用PC的強(qiáng)大處理功能,配合LabView圖形化語(yǔ)言開(kāi)發(fā)的虛擬邏輯分析儀,其數(shù)據(jù)處理和傳輸速率大大提高,適用性極大增強(qiáng),其顯示、操作界面和低廉的成本較之傳統(tǒng)的邏輯分析儀具有極大的優(yōu)勢(shì)和發(fā)展前景。 工作原理 本設(shè)計(jì)選用Altera公司的Cyclone系列FPGA器件EP1C3進(jìn)行數(shù)據(jù)采集和處理,外接S
          • 關(guān)鍵字: FPGA  USB2.0  測(cè)量  測(cè)試  虛擬邏輯分析儀  

          賽靈思宣布交付性能最高的DSP平臺(tái)——VIRTEX-5 SXT FPGA

          •   賽靈思宣布開(kāi)始向市場(chǎng)交付針對(duì)高性能數(shù)字信號(hào)處理(DSP)而優(yōu)化的65 nm Virtex-5 SXT現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)器件的首批產(chǎn)品。SXT平臺(tái)創(chuàng)造了DSP性能的行業(yè)新紀(jì)錄——550MHz下性能達(dá)352 GMAC,而且動(dòng)態(tài)功率較上一代90nm器件相比降低35%。此外,SXT平臺(tái)還是第一個(gè)集成了串行收發(fā)器的DSP優(yōu)化的FPGA產(chǎn)品系列。   通過(guò)三款可滿足下一代無(wú)線和視頻應(yīng)用對(duì)超高DSP帶寬和更低系統(tǒng)成本要求的新器件,Virtex-5 SXT平
          • 關(guān)鍵字: DSP平臺(tái)  FPGA  SXT  VIRTEX-5  單片機(jī)  交付性  嵌入式系統(tǒng)  賽靈思  

          一種新型數(shù)字溫度測(cè)量電路的設(shè)計(jì)及實(shí)現(xiàn)

          • 摘 要:提出一種內(nèi)嵌時(shí)鐘功能的溫度測(cè)量電路的設(shè)計(jì)方案。測(cè)溫電路利用溫度傳感器監(jiān)測(cè)外界溫度的變化,通過(guò)振蕩器將溫度傳感器的阻值變化轉(zhuǎn)換為頻率信號(hào)的變化,實(shí)現(xiàn)模擬信號(hào)到數(shù)字信號(hào)的轉(zhuǎn)換,然后利用數(shù)字信號(hào)處理方法計(jì)算得出溫度值,實(shí)現(xiàn)溫度的測(cè)量。 關(guān)鍵詞:溫度傳感器 振蕩器 FPGA 用傳統(tǒng)的水銀或酒精溫度計(jì)來(lái)測(cè)量溫度,不僅測(cè)量時(shí)間長(zhǎng)、讀數(shù)不方便、而且功能單一,已經(jīng)不能滿足人們?cè)跀?shù)字化時(shí)代的要求。本文提出了一種新型的數(shù)字式溫度測(cè)量電路的設(shè)計(jì)方案,該方案集成了溫度測(cè)量電路和實(shí)時(shí)日歷時(shí)鐘電路。 
          • 關(guān)鍵字: FPGA  測(cè)量  測(cè)試  溫度傳感器  振蕩器  

          基于DSP與雙目CMOS攝像頭的數(shù)字圖像處理系統(tǒng)

          • 摘 要:介紹了基于浮點(diǎn)DSP處理器與雙CMOS攝像頭的數(shù)字圖像采集處理系統(tǒng),探討了系統(tǒng)的基本原理和設(shè)計(jì)方法,并給出了系統(tǒng)的實(shí)現(xiàn)方案。在該系統(tǒng)中,數(shù)據(jù)采集由兩個(gè)相互獨(dú)立的CMOS攝像頭完成,并由DSP進(jìn)行圖像處理,FPGA協(xié)同DSP完成時(shí)序邏輯控制和組合邏輯控制。處理后的圖像可以通過(guò)1394接口輸出。該系統(tǒng)主要由FPGA和DSP實(shí)現(xiàn),設(shè)計(jì)靈活,具有很強(qiáng)的重構(gòu)性。  關(guān)鍵詞:圖像 圖像處理 DSP FPGA IEEE1394  傳統(tǒng)的數(shù)字圖像處理通常
          • 關(guān)鍵字: DSP  FPGA  IEEE1394  單片機(jī)  嵌入式系統(tǒng)  圖像  圖像處理  消費(fèi)電子  消費(fèi)電子  

          G.726語(yǔ)音編解碼器在SoPC中的實(shí)現(xiàn)

          • 摘 要:在對(duì)G.726語(yǔ)音編解碼標(biāo)準(zhǔn)分析的基礎(chǔ)上給出了基于FPGA的DSP設(shè)計(jì)流程,利用MATLAB/Simulink、DSP Builder和SOPC Builder工具設(shè)計(jì)了G.726語(yǔ)音編解碼器,通過(guò)仿真實(shí)驗(yàn)驗(yàn)證了所設(shè)計(jì)的編解碼器模型的正確性,實(shí)現(xiàn)了編解碼器在SoPC系統(tǒng)中的綜合。 關(guān)鍵詞:ADPCM MATLAB/Simulink DSP Builder FPGA SoPC G.726是ITU前身CCITT于1990年在G.721和G.723標(biāo)準(zhǔn)的基礎(chǔ)上提出的關(guān)于把64kbps非線性PCM信號(hào)
          • 關(guān)鍵字: ADPCM  Builder  DSP  FPGA  MATLAB/Simulink  SoPC  消費(fèi)電子  消費(fèi)電子  

          基于FPGA的IPV6數(shù)據(jù)包的拆裝實(shí)現(xiàn)

          • 基于FPGA的IPV6數(shù)據(jù)包的拆裝實(shí)現(xiàn) 王志遠(yuǎn), 杜詩(shī)武, 曲 晶(信息工程學(xué)院 信息技術(shù)研究所,河南 鄭州 450002)    摘 要:介紹了一種運(yùn)用FPGA將IPV6數(shù)據(jù)包的包頭和數(shù)據(jù)部分分離并重新封裝的方法。利用該方法,可以使IPV6數(shù)據(jù)包的拆裝處理速度達(dá)到2Gbit/s以上。   關(guān)鍵詞:FPGA IPV6數(shù)據(jù)包 拆裝 FIFO   筆者在參與國(guó)家“863”重大專題項(xiàng)目“高速密碼芯片及驗(yàn)證平臺(tái)系統(tǒng)”的過(guò)程中,遇到了將IPV6數(shù)據(jù)包的包頭和數(shù)據(jù)部分拆開(kāi),然后把數(shù)據(jù)部分送密碼芯片進(jìn)行加
          • 關(guān)鍵字: FIFO  FPGA  IPV6數(shù)據(jù)包  拆裝  

          基于DSP和FPGA的ARINC429機(jī)載總線接口板的硬件設(shè)計(jì)

          • 基于DSP和FPGA的ARINC429機(jī)載總線接口板的硬件設(shè)計(jì) 西安交通大學(xué)電子與信息工程學(xué)院(710049) 種稚萌 王 亮 韓崇昭 李 峰    摘 要:介紹了民用飛機(jī)機(jī)載數(shù)據(jù)總線ARINC429的硬件接口板,該接口板采用DSP和FPGA實(shí)現(xiàn)四路ARINC429信號(hào)收發(fā)通道,使整個(gè)系統(tǒng)的處理速度大大提高。   關(guān)鍵詞:ARINC429總線 DSP FPGA   機(jī)載數(shù)據(jù)總線 ARINC429在當(dāng)代的運(yùn)輸機(jī)和相當(dāng)數(shù)量的民航客機(jī) (如A310、A300、A600、B757、B767)中有著廣
          • 關(guān)鍵字: ARINC429總線  DSP  FPGA  

          基于FPGA實(shí)現(xiàn)FIR濾波器的研究

          • 基于FPGA實(shí)現(xiàn)FIR濾波器的研究 武漢大學(xué)電氣工程學(xué)院(430072) 郭曉宇 潘 登 楊同中    摘 要:針對(duì)在FPGA中實(shí)現(xiàn)FIR濾波器的關(guān)鍵——乘法運(yùn)算的高效實(shí)現(xiàn)進(jìn)行了研究,給出了將乘法化為查表的DA算法,并采用這一算法設(shè)計(jì)了FIR濾波器。通過(guò)FPGA仿真驗(yàn)證,證明了這一方法是可行和高效的,其實(shí)現(xiàn)的濾波器的性能優(yōu)于用DSP和傳統(tǒng)方法實(shí)現(xiàn)的FIR濾波器。最后介紹了整數(shù)的CSD表示和還處于研究階段的根據(jù)FPGA實(shí)現(xiàn)的要求改進(jìn)的最優(yōu)表示。   關(guān)鍵詞:FPGA DA FIR濾波器 CSD
          • 關(guān)鍵字: CSD  DA  FIR濾波器  FPGA  

          內(nèi)嵌ARM核的FPGA芯片EPXA10及其在圖像驅(qū)動(dòng)和處理方面的應(yīng)用

          • 內(nèi)嵌ARM核的FPGA芯片EPXA10及其在圖像驅(qū)動(dòng)和處理方面的應(yīng)用 北京航空航天大學(xué)自動(dòng)化科學(xué)與電氣工程學(xué)院(100083) 尹 娜 江 潔 張廣軍    摘 要:介紹了內(nèi)嵌 ARM核的FPGA芯片EPXA10的主要功能特點(diǎn)、內(nèi)部結(jié)構(gòu)及工作方式,通過(guò)其在圖像驅(qū)動(dòng)和處理方面的應(yīng)用,體現(xiàn)了EPXA10邏輯控制實(shí)現(xiàn)簡(jiǎn)單、對(duì)大量數(shù)據(jù)做簡(jiǎn)單處理速度快以及軟件編程靈活的特點(diǎn)。   關(guān)鍵詞:ARM FPGA EPXA10 圖像驅(qū)動(dòng) 圖像處理   隨著亞微米技術(shù)的發(fā)展,F(xiàn)PGA芯片密度不斷增加,并以強(qiáng)大的
          • 關(guān)鍵字: ARM  EPXA10  FPGA  圖像處理  圖像驅(qū)動(dòng)  

          高速數(shù)字串行加法器及其應(yīng)用

          • 高速數(shù)字串行加法器及其應(yīng)用 深圳南山區(qū)科技園中興通訊IC開(kāi)發(fā)一部(518057) 鐘信潮上海盛立亞光網(wǎng)絡(luò)系統(tǒng)有限公司 薛小剛深圳南山區(qū)科技園中興通訊3G開(kāi)發(fā)(518057) 王 誠(chéng)     摘 要:與傳統(tǒng)加法器相比,數(shù)字串行加法器具有工作頻率高、占用資源少、設(shè)計(jì)靈活等優(yōu)點(diǎn)。介紹了數(shù)字串行加法器的原理,說(shuō)明了該加法器在FPGA上的實(shí)現(xiàn)要點(diǎn)及其在匹配濾波器設(shè)計(jì)中的應(yīng)用。   關(guān)鍵詞:加法器 位并行 數(shù)字串行 FPGA 匹配濾波器   與傳統(tǒng)DSP相比,定制DSP具有速度更高、設(shè)計(jì)靈活、易于更改
          • 關(guān)鍵字: FPGA  加法器  匹配濾波器  數(shù)字串行  位并行  

          利用Virtex-5 FPGA實(shí)現(xiàn)更高的性能

          • 在FPGA系統(tǒng)設(shè)計(jì)中,要達(dá)到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲(chǔ)器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級(jí)性能的過(guò)程中受益于Xilinx® 的Virtex™-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric™技術(shù)。以針對(duì)邏輯和算術(shù)功能的量化預(yù)期性能改進(jìn)為例,我將探究ExpressFabric架構(gòu)的主要功能。基于實(shí)際客戶設(shè)計(jì)的基準(zhǔn)將說(shuō)明Virtex-5ExpressFabric技術(shù)性能平均比前一
          • 關(guān)鍵字: FPGA  Virtex-5  單片機(jī)  嵌入式系統(tǒng)  

          利用Xilinx Platform Studio工具套件,快速、便捷地生成 BSP

          • 具有嵌入式處理器的 平臺(tái) FPGA 為您提供前所未有的靈活性、集成度和高性能。目前,在單個(gè)可編程邏輯設(shè)備中開(kāi)發(fā)極其復(fù)雜且高度定制化的嵌入式系統(tǒng)已成為可能。 隨著芯片性能的不斷增加,如何使設(shè)計(jì)方法始終高效、多產(chǎn),成為人們面臨的主要挑戰(zhàn)。嵌入式系統(tǒng)開(kāi)發(fā)的關(guān)鍵活動(dòng)之一是開(kāi)發(fā)板支持包 (BSP)。利用 BSP,可以使嵌入式軟件應(yīng)用程序成功地初始化,并與連接到處理器的硬件資源進(jìn)行通信。典型的 BSP 組件包括引導(dǎo)代碼、設(shè)備驅(qū)動(dòng)程序代碼和
          • 關(guān)鍵字: FPGA  PowerPC  處理器的Virtex  單片機(jī)  嵌入式系統(tǒng)  

          SYNPLICITY CERTIFY軟件全面支持XILINX VIRTEX-5 FPGA簡(jiǎn)化ASIC原型驗(yàn)證過(guò)程

          •   Synplicity宣布其Certify® ASIC RTL 原型設(shè)計(jì)軟件增強(qiáng)了對(duì) Xilinx Virtex™-5 系列的 65 納米 FPGA 的支持。Certify 軟件是業(yè)界首款支持多個(gè) FPGA 進(jìn)行 ASIC 原型設(shè)計(jì)的產(chǎn)品。Certify 工具將多芯片分組技術(shù)與業(yè)界一流的 FPGA 綜合技術(shù)
          • 關(guān)鍵字: ASIC原型驗(yàn)證  CERTIFY軟件  FPGA  SYNPLICITY  VIRTEX-5  XILINX  單片機(jī)  嵌入式系統(tǒng)  
          共6827條 440/456 |‹ « 438 439 440 441 442 443 444 445 446 447 » ›|

          flash fpga介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條flash fpga!
          歡迎您創(chuàng)建該詞條,闡述對(duì)flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();