<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> flash fpga

          基于單片機的FPGA并行配置方法

          • 在當今變化的市場環(huán)境中,產(chǎn)品是否便于現(xiàn)場升級、是否便于靈活使用,已成為產(chǎn)品能否進入市場的關鍵因素。在這種背景下,altera公司的基于SRAM LUT結(jié)構的FPGA器件得到了廣泛的應用。這類器件的配置數(shù)據(jù)存儲在SRAM中。由于SRAM的掉電易失性,系統(tǒng)每次上電時,必須重新配置數(shù)據(jù),只有在數(shù)據(jù)配置正確的情況下系統(tǒng)才能正常工作。這種器件的優(yōu)點是可在線重新配置ICR(In-Circuit Reconfigurability),在線配置方式一般有兩類:一是通過下載電費由計算機直接對其進行配置;二是通過微處理器對其
          • 關鍵字: altera  FPGA  單片機  可編程邏輯  配置數(shù)據(jù)  嵌入式系統(tǒng)  

          基于FPGA的相檢寬帶測頻系統(tǒng)的設計

          AMI Semiconductor繼續(xù)領跑FPGA-to-ASIC轉(zhuǎn)換行業(yè)

          •  現(xiàn)在轉(zhuǎn)換90nm Xilinx和Altera FPGA AMI Semiconductor, Inc. (AMIS) 今日宣布,它已具備將1.2伏90nm FPGA轉(zhuǎn)換為基于單元的130nm ASIC的能力。有了這種能力的支持,OEM就能從昂貴的高密FPGA原型制作轉(zhuǎn)到更節(jié)省成本的ASIC生產(chǎn)。 AMIS是首家供應Altera和Xilinx 90nm FPGA所用嵌入式替換組件的公司,主要面向通
          • 關鍵字: AMI  FPGA  FPGA-to-ASIC  Semiconductor  單片機  嵌入式系統(tǒng)  轉(zhuǎn)換行業(yè)  

          賽靈思面向最新VIRTEX-5 LXT平臺

          • 最新的8.2i升級了ISE,PlanAhead和Chipscope Pro設計軟件加速設計收斂并為Virtex-5 LXT FPGA提供增強的生產(chǎn)力。  賽靈思公司今天宣布面向最新Virtex™-5 LXT FPGA平臺推出完整的邏輯設計解決方案,包含升級版集成軟件環(huán)境(ISE™)設計工具。Virtex™-5 LXT FPGA平臺是業(yè)內(nèi)第一款提供硬代碼PCI Express®
          • 關鍵字: FPGA  邏輯設計  賽靈思  

          JTAG口及其對F1aSh的在線編程

          • 本文介紹一種通過JTAG對Flash進行的在線編程方法。
          • 關鍵字: CPLD    Flash    DSP  

          基于FPGA的IJF數(shù)字基帶編碼的實現(xiàn)

          • 1 引言 20世紀80年代初,加拿大渥太華大學的費赫教授(K.Feher)領導的科研小組發(fā)明了IJF-OQPSK調(diào)制技術。IJF-OQPSK中文名稱叫做無碼間干擾和抖動-交錯正交相移鍵控。他是現(xiàn)代數(shù)字恒包絡調(diào)制技術中新型的調(diào)制技術之一。 進行這種調(diào)制時,首先要對數(shù)字基帶信號進行IJF編碼,將其變換成一種無碼間干擾和抖動、頻譜主瓣窄、具有快速滾降的基帶波形,然后再用OQPSK調(diào)制。這樣,調(diào)制后的基帶信號就具有了以下特點:以調(diào)波的相位平滑連續(xù),而且每個號碼內(nèi)的相位變化不會超過π/2,以調(diào)波的包絡近于恒
          • 關鍵字: FPGA  IJF  單片機  調(diào)制技術  嵌入式系統(tǒng)  

          解決硬盤驅(qū)動器能耗難題

          • 今天,大多數(shù)開發(fā)便攜式媒體播放器、PDA、智能電話和基于IP協(xié)議的語音電話等高檔電池供電消費類產(chǎn)品的設計人員都在使用某種或其他類型的FPGA(現(xiàn)場可編程門陣列)。比較先進的FPGA器件還集成了一個與外部邏輯連接在一起的嵌入式RAM,因此可以用來增加更先進的功能。這種FPGA的一種典型應用包括充當系統(tǒng)處理器及其HDD(硬盤驅(qū)動器)之間的橋接器件,利用RAM作為一個FIFO(先進先出存儲器)將處理器存儲器與硬盤驅(qū)動器加以區(qū)分,進而有利于更快的數(shù)據(jù)傳輸。這種方法有一種顯著的節(jié)能優(yōu)勢:當硬盤驅(qū)動器運行時,它需要汲
          • 關鍵字: 0610_A  FPGA  PolarPro  消費電子  硬盤驅(qū)動  雜志_技術長廊  存儲器  消費電子  

          東芝與聯(lián)華制造的Xilinx 65納米Virtex-5 FPGA元件

          • 兩款由日本東芝與臺灣聯(lián)華電子制造的Xilinx 65納米Virtex-5 FPGA元件 由Chipworks 率先披露元件的內(nèi)部結(jié)構 分析報告現(xiàn)已接受客戶訂購 Chipworks 公司宣布,已分析Xilinx公司采用65納米制程的XC5VLX50Virtex-5 FPGA兩個元件樣本。其中一款元件由數(shù)位消費市場65納米技術的領導廠商日本東芝公司制造;而另一款元件則由另一業(yè)界先鋒臺灣聯(lián)華電子制造,亦是Xilinx過去10多年來的主要晶圓代工伙伴。Chipwo
          • 關鍵字: 65納米  FPGA  Virtex-5  Xilinx  單片機  東芝  聯(lián)華  嵌入式系統(tǒng)  

          利用FPGA解決TMS320C54x與SDRAM的接口問題

          • 在DSP應用系統(tǒng)中,需要大量外擴存儲器的情況經(jīng)常遇到。例如,在數(shù)碼相機和攝像機中,為了將現(xiàn)場拍攝的諸多圖片或圖像暫存下來,需要將DSP處理后的數(shù)據(jù)轉(zhuǎn)移到外存中以備后用。從目前的存儲器市場看,SDRAM由于其性能價格比的優(yōu)勢,而被DSP開發(fā)者所青睞。DSP與SDRAM直接接口是不可能的。 FPGA(現(xiàn)場可編程門陣列)由于其具有使用靈活、執(zhí)行速度快、開發(fā)工具豐富的特點而越來越多地出現(xiàn)在現(xiàn)場電路設計中。本文用FPGA作為接口芯片,提供控制信號和定時信號,來實現(xiàn)DSP到SDRAM的數(shù)據(jù)存取。 1 SDRA
          • 關鍵字: DSP  FPGA  SDRAM  單片機  嵌入式系統(tǒng)  存儲器  

          基于DSP和FPGA的高精度數(shù)據(jù)采集卡設計

          • 引言 當前,許多領域越來越多地要求具有高精度A/D轉(zhuǎn)換和實時處理功能。同時,市場對支持更復雜的顯示和通信接口的要求也在提高,如環(huán)境監(jiān)測、電表、醫(yī)療設備、便攜式數(shù)據(jù)采集以及工業(yè)傳感器和工業(yè)控制等。傳統(tǒng)設計方法是應用MCU或DSP通過軟件控制數(shù)據(jù)采集的A/D轉(zhuǎn)換,這樣必將頻繁中斷系統(tǒng)的運行,從而減弱系統(tǒng)的數(shù)據(jù)運算能力,數(shù)據(jù)采集的速度也將受到限制。本文采用DSP+FPGA的方案,由硬件控制A/D轉(zhuǎn)換和數(shù)據(jù)存儲,最大限度地提高系統(tǒng)的信號采集和處理能力。 系統(tǒng)結(jié)構 整個采集卡包括信號調(diào)理、數(shù)據(jù)采集、數(shù)據(jù)
          • 關鍵字: ADC  DSP  FPGA  單片機  嵌入式系統(tǒng)  數(shù)據(jù)采集  

          2006年11月8日,Xilinx和Altera發(fā)布65nm工藝的FPGA

          •   Xilinx在5月16日發(fā)布了Virtex-5系列FPGA,可以提供330 000個邏輯單元和1200個用戶I/O,邏輯性能比上一代Virtex-4平均提高30%。   Altera公司在11月8日正式發(fā)布65nm工藝的Stratix III系列FPGA。與Stratix II相比,Stratix III的功耗降低了50%,性能提高了25%,密度是其兩倍。在解決低功耗問題上,Stratix III FPGA采用了可編程功耗技術和可選內(nèi)核電壓技術。但目前只有Xilinx可以提供樣片,Altera將在2
          • 關鍵字: Xilinx  FPGA  Virtex  

          Silicon Logic Engineering 新增高端FPGA 設計服務

          •  SLE的服務,可協(xié)助客戶降低前期費用,縮短設計和開發(fā)時間 致力于 “一次成功” 多元ASIC及ASIC系統(tǒng)設計的高端ASIC設計公司 Silicon Logic Engineering Inc. (SLE),在其提供的服務中新增高端FPGA設計服務。Silicon Logic Engineering是系統(tǒng)互連領域的領導廠商Tundra半導體公司(TSX代碼:TUN)旗下的設計服務分公司。 技術產(chǎn)品公司可運
          • 關鍵字: Engineering  FPGA  Logic  Silicon  單片機  高端FPGA  嵌入式系統(tǒng)  設計服務  消費電子  消費電子  

          基于CORDIC算法的32位浮點三角超越函數(shù)之正余弦函數(shù)的FPGA實現(xiàn)

          • 摘要: 本文在傳統(tǒng)CORDIC算法的基礎之上,通過增加迭代次數(shù),對參數(shù)進行了優(yōu)化篩選,提高了運算精度,使設計出的軟核能夠在精度要求較高的場合中運行,如實時語音、圖像信號處理、濾波技術等。輸出數(shù)據(jù)經(jīng)過IEEE-754標準化處理,能夠直接兼容大多數(shù)處理器,擴展了其應用范圍。最終在Altera公司NiosⅡ處理器中通過增加自定義指令的方式完成了硬件實現(xiàn)。關鍵詞: CORDIC;自定義指令;IEEE-754標準化處理 引言浮點超越函數(shù)的應用領域十分廣泛,涉及航空航天、機器人技術、實時語音、圖
          • 關鍵字: 0610_A  CORDIC  FPGA  IEEE-754標準化處理  消費電子  雜志_技術長廊  自定義指令  消費電子  

          65nm半導體工藝發(fā)展策略

          • 摘要: 本文研究Altera在65nm工藝上的工程策略,介紹公司如何為客戶降低生產(chǎn)和計劃風險,并同時從根本上提高密度、性能,及降低成本和功耗。關鍵詞: 65nm;FPGA;功耗 引言Altera在65nm半導體制造工藝上的發(fā)展策略是充分利用先進的技術和方法,以最低的成本為客戶提供性能最好的器件,同時降低客戶風險,保證產(chǎn)品盡快面市。Altera在130nm和90nm器件上的市場份額表明,有效控制高端半導體技術中存在的風險,能夠提高FPGA體系結(jié)構在市場上的受歡迎程度。因此,早自2003
          • 關鍵字: 0610_A  65nm  FPGA  單片機  功耗  嵌入式系統(tǒng)  雜志_技術長廊  

          基于FPGA的線陣CCD數(shù)據(jù)采集系統(tǒng)

          共6847條 445/457 |‹ « 443 444 445 446 447 448 449 450 451 452 » ›|

          flash fpga介紹

          您好,目前還沒有人創(chuàng)建詞條flash fpga!
          歡迎您創(chuàng)建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();