fpga ip 文章 進(jìn)入fpga ip技術(shù)社區(qū)
全新Arm IP Explorer平臺(tái)助力SoC架構(gòu)師與設(shè)計(jì)廠商加速IP選擇
- Arm 推出全新 Arm IP Explorer 平臺(tái),該平臺(tái)是一套由 Arm 提供的云平臺(tái)服務(wù),旨在為基于 Arm 架構(gòu)設(shè)計(jì)系統(tǒng)的硬件工程師與 SoC 架構(gòu)師,加速其 IP 選擇和 SoC 設(shè)計(jì),為 IP 選擇流程帶來躍階式的效率提升,進(jìn)而有效提高其開發(fā)和生產(chǎn)效率。為了加快產(chǎn)品推向市場(chǎng),搶占商機(jī),能在 SoC 設(shè)計(jì)流程的任一環(huán)節(jié)中提速都至關(guān)重要。Arm全新推出的 Arm IP Explorer 在針對(duì)用戶選擇 IP 的痛點(diǎn)進(jìn)行流程優(yōu)化,通過探索、設(shè)計(jì)和分享三方面的多樣功能達(dá)到效率提升?!?nbsp;&n
- 關(guān)鍵字: Arm IP Explorer
基于Robei EDA工具的多功能可重構(gòu)機(jī)器人設(shè)計(jì)*
- 通過分析智能家居行業(yè)發(fā)現(xiàn),機(jī)器人可分為家務(wù)功能型、娛樂家用型和助理管家型等,種類繁多但功能較為單一。市面上基于單片機(jī)的智能搬運(yùn)機(jī)器人不具有可重構(gòu)性和良好的實(shí)時(shí)性,不能夠滿足靈活多變的機(jī)器人需求。本團(tuán)隊(duì)研究一款采用Robei EDA設(shè)計(jì)的基于FPGA的多功能可重構(gòu)機(jī)器人,具有人為遙控控制與語音控制、自動(dòng)搬運(yùn)物體、感測(cè)周圍環(huán)境、發(fā)射電磁炮等功能,可以實(shí)現(xiàn)環(huán)境檢測(cè)及火災(zāi)預(yù)警、智能搬運(yùn)及安保防御等作用,在提供便利服務(wù)的同時(shí),有效保障居家安全。
- 關(guān)鍵字: 202201 Robei 機(jī)器人 EDA FPGA
大聯(lián)大品佳集團(tuán)推出基于芯唐科技產(chǎn)品的IP CAM方案

- 2023年7月6日,致力于亞太地區(qū)市場(chǎng)的國(guó)際領(lǐng)先半導(dǎo)體元器件分銷商---大聯(lián)大控股宣布,其旗下品佳推出基于芯唐科技(Nuvoton)MA35D1芯片的IP CAM方案。 圖示1-
- 關(guān)鍵字: 大聯(lián)大品佳 芯唐 IP CAM
FPGA:終極靈活性
- 幾十年來,人們一直在尋找重新編程芯片的方法。
- 關(guān)鍵字: FPGA
新思科技與三星擴(kuò)大IP合作,加速新興領(lǐng)域先進(jìn)SoC設(shè)計(jì)
- 摘要:●? ?新思科技接口IP適用于USB、PCI Express、112G以太網(wǎng)、UCIe、LPDDR、DDR、MIPI等廣泛使用的協(xié)議中,并在三星工藝中實(shí)現(xiàn)高性能和低延遲●? ?新思科技基礎(chǔ)IP,包括邏輯庫(kù)、嵌入式存儲(chǔ)器、TCAM和GPIO,可以在各先進(jìn)節(jié)點(diǎn)上提供行業(yè)領(lǐng)先的功耗、性能和面積(PPA)●? ?新思科技車規(guī)級(jí)IP集成到三星的工藝中,有助于確保ADAS、動(dòng)力總成和雷達(dá)SoC的長(zhǎng)期運(yùn)行并提高可靠性●? ?三星工藝中
- 關(guān)鍵字: 新思科技 三星 IP SoC設(shè)計(jì)
Dolphin Design推出用于聲音分類的創(chuàng)新IP,可減少99%的功耗

- Dolphin Design是提供電源管理、音頻和處理器以及ASIC設(shè)計(jì)服務(wù)的半導(dǎo)體IP解決方案的領(lǐng)導(dǎo)者,今天宣布推出WhisperExtractor,這是一個(gè)改變游戲規(guī)則的混合信號(hào)IP,用于支持語音和音頻的SoC。WhisperExtractor IP能夠以μW級(jí)別的功耗實(shí)現(xiàn)語音和聲音分類,為突破性的在線語音用戶界面和在線聲音檢測(cè)鋪平道路。該IP增強(qiáng)了旨在實(shí)現(xiàn)關(guān)鍵詞識(shí)別(KWS)、自動(dòng)語音識(shí)別(ASR)、自然語言處理(NLP)或智能安全攝像頭等電池供電的高能效聲音分類應(yīng)用。WhisperExtracto
- 關(guān)鍵字: Dolphin Design 聲音分類 IP
Achronix再次突破FPGA網(wǎng)絡(luò)極限!為智能網(wǎng)卡(SmartNIC)提供400 GbE速度和PCIe Gen 5.0功能
- 高性能FPGA芯片和嵌入式FPGA硅知識(shí)產(chǎn)權(quán)(eFPGA IP)領(lǐng)域的領(lǐng)導(dǎo)性企業(yè)Achronix半導(dǎo)體公司日前宣布:Achronix網(wǎng)絡(luò)基礎(chǔ)架構(gòu)代碼(ANIC)現(xiàn)已包括400 GbE的連接速度。ANIC是一套靈活的FPGA IP模塊,專為提升高性能網(wǎng)絡(luò)傳輸速度而進(jìn)行了優(yōu)化,可用于Speedster?7t FPGA芯片和基于該芯片的VectorPath?加速卡。Achronix的FPGA產(chǎn)品和IP網(wǎng)絡(luò)解決方案為要求最苛刻的應(yīng)用提供最高的性能。隨著對(duì)高速數(shù)據(jù)處理的需求呈指數(shù)級(jí)增長(zhǎng),Achronix始終走在創(chuàng)新
- 關(guān)鍵字: Achronix FPGA 智能網(wǎng)卡 SmartNIC
簡(jiǎn)化半導(dǎo)體設(shè)計(jì)驗(yàn)證! AMD發(fā)布最新FPGA芯片
- FPGA(現(xiàn)場(chǎng)可編程邏輯柵陣列)靈活性高,成為智能網(wǎng)卡、電訊網(wǎng)絡(luò)等各種應(yīng)用的理想選擇。AMD(前身為賽靈思)27日發(fā)表最新Versal FPGAs,設(shè)計(jì)成芯片建成前可模擬測(cè)試。AMD Versal系列高級(jí)產(chǎn)品線經(jīng)理Rob Bauer指出,透過這些FPGA,芯片設(shè)計(jì)者能在芯片下線(tapeout)前先為即將完成的ASIC或SOC創(chuàng)建數(shù)位雙胞胎或數(shù)字版,有助設(shè)計(jì)者驗(yàn)證,并更早開始軟件開發(fā)等。Bauer指出,隨著先進(jìn)封裝技術(shù)過渡到2.5D和3D芯片架構(gòu),這對(duì)芯片制造商只會(huì)變得更困難。芯片設(shè)計(jì)者不再為單片,而是多
- 關(guān)鍵字: 半導(dǎo)體設(shè)計(jì)驗(yàn)證 AMD FPGA
Dolphin Design推出用于聲音分類的創(chuàng)新IP,可減少99%的功耗

- 2023年6月28日,格勒諾布爾。Dolphin Design是提供電源管理、音頻和處理器以及ASIC設(shè)計(jì)服務(wù)的半導(dǎo)體IP解決方案的領(lǐng)導(dǎo)者,今天宣布推出WhisperExtractor,這是一個(gè)改變游戲規(guī)則的混合信號(hào)IP,用于支持語音和音頻的SoC。WhisperExtractor IP能夠以μW級(jí)別的功耗實(shí)現(xiàn)語音和聲音分類,為突破性的在線語音用戶界面和在線聲音檢測(cè)鋪平道路。該IP增強(qiáng)了旨在實(shí)現(xiàn)關(guān)鍵詞識(shí)別(KWS)、自動(dòng)語音識(shí)別(ASR)、自然語言處理(NLP)或智能安全攝像頭等電池供電的高能效聲音分類應(yīng)
- 關(guān)鍵字: Dolphin Design 聲音分類 IP
萊迪思推出Lattice Insights培訓(xùn)網(wǎng)站,助力FPGA應(yīng)用設(shè)計(jì)和開發(fā)
- 萊迪思半導(dǎo)體公司,低功耗可編程器件的領(lǐng)先供應(yīng)商,今日宣布推出官方培訓(xùn)門戶網(wǎng)站“Lattice Insights?”,幫助客戶和合作伙伴充分體驗(yàn)低功耗FPGA設(shè)計(jì)。Lattice Insights由FPGA和培訓(xùn)專家開發(fā),提供各種學(xué)習(xí)計(jì)劃、強(qiáng)大的課程庫(kù)以及可定制的交互式講師指導(dǎo)培訓(xùn),涵蓋FPGA開發(fā)的方方面面,包括芯片、軟件、解決方案、開發(fā)板等。萊迪思全球銷售高級(jí)副總裁Mark Nelson表示:“Lattice Insights旨在為我們的客戶提供全面的內(nèi)容和實(shí)踐培訓(xùn),幫助他們擴(kuò)展專業(yè)知識(shí),并將先進(jìn)的解決
- 關(guān)鍵字: 萊迪思 Lattice Insights FPGA
基于FPGA的手勢(shì)識(shí)別系統(tǒng)研究

- 相比于傳統(tǒng)鍵盤鼠標(biāo)人機(jī)交互模式,手勢(shì)識(shí)別具有更大發(fā)展?jié)摿?,本文先搭建了一個(gè)有關(guān)手勢(shì)識(shí)別的框架,然后再和FPGA的硬件技術(shù)相關(guān)聯(lián),將FPGA融入手勢(shì)識(shí)別之中,并設(shè)計(jì)自己的手勢(shì)識(shí)別算法,使得能夠在平臺(tái)上得以實(shí)現(xiàn)。
- 關(guān)鍵字: 202306 FPGA 手勢(shì)識(shí)別
CEVA將在上海世界移動(dòng)通信大會(huì)展示消費(fèi)類電子用芯片和軟件IP

- 全球領(lǐng)先的無線連接和智能感知技術(shù)及共創(chuàng)解決方案的授權(quán)許可廠商CEVA, Inc.(納斯達(dá)克股票代碼:CEVA)參加2023年6月28至30日在上海舉辦的世界移動(dòng)通信大會(huì)。在這次展會(huì)上,CEVA團(tuán)隊(duì)將與SoC和OEM客戶面對(duì)面溝通交流,探討最新的技術(shù)創(chuàng)新,并介紹如何充分利用CEVA IP開發(fā)無線連接和智能感知應(yīng)用以實(shí)現(xiàn)產(chǎn)品設(shè)計(jì)目標(biāo)。 CEVA將在行政會(huì)議室展示用于邊緣AI、5G、計(jì)算機(jī)視覺、空間音頻(spatial-audio)和物聯(lián)網(wǎng)連接的最新解決方案,包括: ● 邊緣AI推
- 關(guān)鍵字: CEVA 上海世界移動(dòng)通信大會(huì) IP
Microchip發(fā)布中端FPGA工業(yè)邊緣協(xié)議棧、核心庫(kù)IP和轉(zhuǎn)換工具

- 這些新工具使得轉(zhuǎn)向使用PolarFire? FPGA和片上系統(tǒng)(SoC)FPGA變得比以往更容易 隨著智能邊緣設(shè)備對(duì)能效、安全性和可靠性提出新要求,系統(tǒng)架構(gòu)師和設(shè)計(jì)工程師不得不尋找新的解決方案。Microchip Technology Inc.(美國(guó)微芯科技公司)今日宣布推出新的開發(fā)資源和設(shè)計(jì)服務(wù),以幫助系統(tǒng)設(shè)計(jì)人員轉(zhuǎn)向使用PolarFire FPGA和SoC,包括業(yè)界首款中端工業(yè)邊緣協(xié)議棧、可定制的加密和軟知識(shí)產(chǎn)權(quán)(IP)啟動(dòng)庫(kù),以及將現(xiàn)有FPGA設(shè)計(jì)轉(zhuǎn)換為PolarFire器件的新工具。&n
- 關(guān)鍵字: Microchip FPGA 工業(yè)邊緣協(xié)議棧
先進(jìn)的系統(tǒng)控制FPGA為您帶來全新可能

- 在過去的幾年里,我們見證了人工智能模型的革命性發(fā)展,尤其是隨著市場(chǎng)上生成式人工智能工具的興起(如OpenAI的ChatGPT、谷歌的Bard和其他每天都在推出的新模型),這種發(fā)展比以往任何時(shí)候都要迅猛。AI模型包括自然語言處理、計(jì)算機(jī)視覺和其他工作類型,這些任務(wù)將推動(dòng)AI的進(jìn)一步發(fā)展,但這也需要系統(tǒng)基礎(chǔ)設(shè)施跟上步伐,因?yàn)橄到y(tǒng)控制復(fù)雜性與日俱增,同時(shí)對(duì)存儲(chǔ)容量、系統(tǒng)控制接口速度和帶寬要求也不斷增長(zhǎng)。隨著這些技術(shù)創(chuàng)新帶來的計(jì)算吞吐量的顯著提高,先進(jìn)、復(fù)雜的系統(tǒng)設(shè)計(jì)和系統(tǒng)控制架構(gòu)的需求和重要性只會(huì)進(jìn)一步增加。這
- 關(guān)鍵字: 系統(tǒng)控制 FPGA
fpga ip介紹
您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
