fpga ip 文章 進入fpga ip技術(shù)社區(qū)
virterx技術(shù)白皮書
- 平臺FPGA的興起隨著Virtex系列在片上系統(tǒng)(SoC)應(yīng)用中的廣泛應(yīng)用,賽靈思(Xilinx)公司引入了平臺FPGA(Platform FPGA)的概念。作為領(lǐng)先的可編程邏輯供應(yīng)商,賽靈思公司利用其基于Virtex的支持可編程邏輯、I/O和計算處理的多功能器件,幫助業(yè)界涉足并確立了基于FPGA的SoC設(shè)計方法。通過實現(xiàn)大量基于FPGA的RISC處理器和處理器內(nèi)核,賽靈思在這方面已經(jīng)證實了自己的實力。最早的例子是于1991年實現(xiàn)Philip Freidin的RISC4005/R16 FPGA處理器。Vi
- 關(guān)鍵字: FPGA Xilinx
FPGA實現(xiàn)的FIR算法在汽車動態(tài)稱重儀表中的應(yīng)用
- 摘 要: 本文介紹了用FPGA實現(xiàn)的FIR算法,并對這種算法應(yīng)用于汽車動態(tài)稱重儀表中的結(jié)果做了分析。實踐證明此算法用于動態(tài)稱重具有良好的效果。關(guān)鍵詞: FPGA;FIR;動態(tài)稱重引言車輛在動態(tài)稱重時,作用在平臺上的力除真實軸重外,還有許多因素產(chǎn)生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅(qū)動力等,給動態(tài)稱重實現(xiàn)高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數(shù)則不能過大,否則將產(chǎn)生過大的延遲導(dǎo)致不能實現(xiàn)實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數(shù)字濾波消
- 關(guān)鍵字: FIR FPGA 動態(tài)稱重
全數(shù)字鎖相環(huán)的設(shè)計
- 摘要:本文在說明全數(shù)字鎖相環(huán)的基礎(chǔ)上,提出了一種利用FPGA設(shè)計一階全數(shù)字鎖相環(huán)的方法,并給出了關(guān)鍵部件的RTL可綜合代碼,并結(jié)合本設(shè)計的一些仿真波形詳細描述了數(shù)字鎖相環(huán)的工作過程,最后對一些有關(guān)的問題進行了討論。關(guān)鍵詞:全數(shù)字鎖相環(huán);DPLL;FSK;FPGA 引言鎖相環(huán)(PLL)技術(shù)在眾多領(lǐng)域得到了廣泛的應(yīng)用。如信號處理,調(diào)制解調(diào),時鐘同步,倍頻,頻率綜合等都應(yīng)用到了鎖相環(huán)技術(shù)。傳統(tǒng)的鎖相環(huán)由模擬電路實現(xiàn),而全數(shù)字鎖相環(huán)(DPLL)與傳統(tǒng)的模擬電路實現(xiàn)的PLL相比,具有精度高且不受溫度和電壓影響,環(huán)路
- 關(guān)鍵字: DPLL FPGA FSK 全數(shù)字鎖相環(huán)
2003年5月20日,ARM在中國開展大學(xué)計劃
- 2003年5月20日 ARM在中國開展大學(xué)計劃——東南大學(xué)獲得ARM IP授權(quán),推進國內(nèi)電子業(yè)片上系統(tǒng)研究進程。
- 關(guān)鍵字: ARM IP 片上系統(tǒng)
用CPLD和外部SRAM構(gòu)成大容量FIFO的設(shè)計
- 摘要:對照一般通用FIFO的外部控制線,以及視頻服務(wù)器應(yīng)用的具體要求,設(shè)計完成用CPLD和外部SRAM構(gòu)成的大容量、廉價、高速FIFO,除了可以滿足視頻服務(wù)器碼流緩沖的需要外,也可以作為一個通用的大容量FIFO。關(guān)鍵詞:視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFOThe design of FIFO consisted of CPLD and SRAMRen Sanjun Hu WenjieDSP Center of Institute of Acoustics, Chinese Academy
- 關(guān)鍵字: 視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFO 存儲器
新型眼科B型超聲診斷儀
- 摘要:本設(shè)計以Winbond公司的W78E58單片機為系統(tǒng)的控制核心,采用最新的FPGA設(shè)計技術(shù),并應(yīng)用Averlogic公司的大容量圖像存儲FIFO使采樣控制模塊和顯示控制模塊相對獨立,從而使本儀器具有很高的集成化程度、很強的設(shè)計靈活性。同時,由于FPGA的大容量允許采用較復(fù)雜的數(shù)據(jù)處理,從而大大提高了診斷儀的成像質(zhì)量。關(guān)鍵詞 B超 反射法 FPGA FIFO前言改革開放以來,全國人民生活水平日益提高,健康越來越受到人們的高度重視。眼睛是心靈的窗戶,眼睛的健康對人們來說更是重要。眼病的
- 關(guān)鍵字: B超 FIFO FPGA 反射法 設(shè)備診斷類
基于FPGA的直接數(shù)字頻率合成器的設(shè)計和實現(xiàn)
- 概述直接數(shù)字頻率合成技術(shù)(Direct Digital Frequency Synthesis,即DDFS,一般簡稱DDS),是從相位概念出發(fā)直接合成所需要波形的一種新的頻率合成技術(shù)。目前各大芯片制造廠商都相繼推出采用先進CMOS工藝生產(chǎn)的高性能、多功能的DDS芯片,為電路設(shè)計者提供了多種選擇。然而在某些場合,專用DDS芯片在控制方式、置頻速率等方面與系統(tǒng)的要求差距很大,這時如果用高性能的FPGA器件來設(shè)計符合自己需要的DDS電路,就是一個很好的解決方法。ACEX 1K器件是Altera公司著眼于通信、音
- 關(guān)鍵字: FPGA
精簡的FPGA編程方法
- 引言便攜式、小型的儀表和設(shè)備是一個非常重要的應(yīng)用領(lǐng)域,在未來一段時間內(nèi)會有比較大的市場。而FPGA等現(xiàn)場可編程器件也是正在興起與普及的一種器件,把FPGA更好地運用到上述儀表和設(shè)備中,可以減少這些儀器、設(shè)備的開發(fā)周期,大幅度提升這些儀器的性能,減少總成本和體積等。在許多應(yīng)用場合,如大型設(shè)備中的板卡,比較適合采用標準的FPGA編程電路。但是對于便攜式設(shè)備的應(yīng)用場合,采用標準電路聯(lián)系FPGA與CPU需要消耗的資源太多。許多DSP芯片只有2個通用I/O引腳,所以如果能只使用1~2個引腳就完成FPGA編程功能,意
- 關(guān)鍵字: FPGA
fpga ip介紹
您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473