<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga soc

          采用FPGA和DSP直接控制硬盤實(shí)現(xiàn)存儲控制的方法

          • 摘 要 介紹了采用FPGA和DSP直接控制硬盤進(jìn)行數(shù)據(jù)存儲的方法,并采用一片F(xiàn)IFO作為數(shù)據(jù)緩存,能夠滿足80Khz數(shù)據(jù)采樣率系統(tǒng)的存盤要求。 關(guān)鍵詞 FPGA;DSP;硬盤;數(shù)據(jù)存儲 1 引言 數(shù)據(jù)存儲是數(shù)據(jù)采集過程中
          • 關(guān)鍵字: FPGA  DSP  直接控制  硬盤    

          MIPS與Adobe合作為MIPS架構(gòu)優(yōu)化Flash Player 10. 1

          •   美普思科技公司(MIPS Technologies, Inc.)宣布,將參與一項(xiàng)由Adobe公司所帶領(lǐng)的“開放屏幕計(jì)劃”(Open Screen Project),旨在通過Adobe® Flash® 平臺在移動電話、電視、機(jī)頂盒和其它消費(fèi)電子和設(shè)備上實(shí)現(xiàn)豐富的因特網(wǎng)體驗(yàn)。MIPS科技與Adobe將合作共同參與“開放屏幕計(jì)劃”,為MIPSTM架構(gòu)優(yōu)化 Adobe Flash Player 10.1。   現(xiàn)有Flash技術(shù)已能在多種基于M
          • 關(guān)鍵字: MIPS  SoC  Adobe  

          利用基于SystemC/TLM的方法學(xué)進(jìn)行IP開發(fā)和FPGA建模

          • 隨著系統(tǒng)級芯片技術(shù)的出現(xiàn),設(shè)計(jì)規(guī)模正變得越來越大,因而變得非常復(fù)雜,同時上市時間也變得更加苛刻。通常RTL已經(jīng)不足以擔(dān)當(dāng)這一新的角色。上述這些因素正驅(qū)使設(shè)計(jì)師開發(fā)新的方法學(xué),用于復(fù)雜IP(硬件和軟件)以及復(fù)雜
          • 關(guān)鍵字: SystemC  FPGA  TLM  IP開發(fā)    

          瑞昱獲多款MIPS32 Pro Series內(nèi)核授權(quán)開發(fā)高性能SoC

          •   為家庭娛樂、通信、網(wǎng)絡(luò)和便攜多媒體市場提供業(yè)界標(biāo)準(zhǔn)處理器架構(gòu)與內(nèi)核的領(lǐng)導(dǎo)廠商美普思科技公司(MIPS Technologies, Inc.,)宣布,臺灣瑞昱半導(dǎo)體(Realtek Semiconductor)已獲得多款MIPS32TM Pro SeriesTM 內(nèi)核授權(quán),以進(jìn)行針對寬帶、網(wǎng)絡(luò)、數(shù)字家庭及多媒體的SoC開發(fā)。瑞昱采用MIPS32 34Kc™ Pro 和 24KfTMPro內(nèi)核,進(jìn)一步擴(kuò)展了公司對業(yè)界標(biāo)準(zhǔn)MIPSTM 架構(gòu)的承諾。   瑞昱半導(dǎo)體執(zhí)行副總裁陳進(jìn)興(Jessy
          • 關(guān)鍵字: MIPS  SoC  MIPS32  

          基于FPGA的可層疊組合式SoC原型系統(tǒng)設(shè)計(jì)

          • 為解決單片F(xiàn)PGA無法滿足復(fù)雜SoC原型驗(yàn)證所需邏輯資源的問題,設(shè)計(jì)了一種可層疊組合式超大規(guī)模SoC驗(yàn)證系統(tǒng)。該系統(tǒng)采用了模塊化設(shè)計(jì),通過互補(bǔ)連接器和JTAG控制電路,支持最多5個原型模塊的層疊組合,最多可提供2 500萬門邏輯資源。經(jīng)本系統(tǒng)驗(yàn)證的地面數(shù)字電視多媒體廣播基帶調(diào)制芯片(BHDTMBT1006)已成功流片。
          • 關(guān)鍵字: FPGA  SoC  層疊  組合式    

          對FPGA中SPI復(fù)用配置的編程方法的研究

          • SPI(SerialPeripheralInteRFace,串行外圍設(shè)備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上...
          • 關(guān)鍵字: FPGA  SPI  復(fù)用配置  存儲器  

          用FPGA動態(tài)探頭與數(shù)字VSA對DSP設(shè)計(jì)實(shí)時分析

          • 用FPGA動態(tài)探頭與數(shù)字VSA對DSP設(shè)計(jì)實(shí)時分析,  隨著 FPGA 在數(shù)字通信設(shè)計(jì)領(lǐng)域(蜂窩基站、衛(wèi)星通信和雷達(dá))的高性能信號處理電路中成為可行的選擇,分析和調(diào)試工具必須包括能幫助您在最短時間內(nèi)得到電路最佳性能的新技術(shù)。  雖然現(xiàn)在已經(jīng)有多種連接仿真與射頻
          • 關(guān)鍵字: 設(shè)計(jì)  實(shí)時  分析  DSP  VSA  動態(tài)  探頭  數(shù)字  FPGA  

          一種出租車計(jì)價(jià)器的FPGA設(shè)計(jì)方案及應(yīng)用

          • O引言FPGA(FieldProgrammableGateArray,現(xiàn)場可編程門陣列)是一種高密度可編程邏輯器件,它支持...
          • 關(guān)鍵字: FPGA  Max+Plus  出租車計(jì)價(jià)器  

          采用中檔FPGA設(shè)計(jì)面向PCI Express系統(tǒng)的解決方案

          • 本文將探討PCI標(biāo)準(zhǔn)的局限性,以及下一代PCI Express是如何以節(jié)約成本的方式得以實(shí)現(xiàn)的。
          • 關(guān)鍵字: Express  FPGA  PCI  系統(tǒng)    

          FPGA的時鐘頻率同步原理研究與設(shè)計(jì)實(shí)現(xiàn)

          • 引言網(wǎng)絡(luò)化運(yùn)動控制是未來運(yùn)動控制的發(fā)展趨勢,隨著高速加工技術(shù)的發(fā)展,對網(wǎng)絡(luò)節(jié)點(diǎn)間的時間同步精度...
          • 關(guān)鍵字: FPGA  時鐘頻率同步  

          基于FPGA的PCB測試機(jī)硬件電路設(shè)計(jì)研究

          • 引言PCB光板測試機(jī)基本的測試原理是歐姆定律,其測試方法是將待測試點(diǎn)間加一定的測試電壓,用譯碼電...
          • 關(guān)鍵字: FPGA  PCB測試機(jī)  

          出租車計(jì)價(jià)器的FPGA設(shè)計(jì)

          • O 引 言
            FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)是一種高密度可編程邏輯器件,它支持系統(tǒng)可編程,通過寫入不同的配置數(shù)據(jù)就可以實(shí)現(xiàn)不同的邏輯功能。使用FPGA來設(shè)計(jì)電子系統(tǒng),具有設(shè)計(jì)周期短
          • 關(guān)鍵字: FPGA  出租車計(jì)價(jià)器    

          基于FPGA的高斯白噪聲發(fā)生器設(shè)計(jì)

          • 0 引 言
            現(xiàn)代通訊電子設(shè)備的抗干擾測試已經(jīng)成為必須的測試項(xiàng)目,主要的干擾類型為噪聲干擾。在通信信道測試和電子對抗領(lǐng)域里,噪聲始終是最基本、最常用的干擾源之一。如何產(chǎn)生穩(wěn)定和精確的噪聲信號已經(jīng)成為一
          • 關(guān)鍵字: FPGA  高斯白噪聲  發(fā)生器    

          MPEG-2復(fù)用器PSI信息分析部分的FPGA實(shí)現(xiàn)

          • 復(fù)用器是數(shù)字電視前端平臺的關(guān)鍵設(shè)備,它的主要功能是完成對輸入多路傳輸流(Transport Stream,TS)的復(fù)用工作,它的性能穩(wěn)定性直接影響前端平臺的運(yùn)行。而復(fù)用器對傳輸流中節(jié)目特殊信息(Program Spe-cial Info
          • 關(guān)鍵字: MPEG  FPGA  PSI  復(fù)用器    

          基于0.13微米CMOS工藝下平臺式FPGA中可重構(gòu)RAM模塊的一種設(shè)計(jì)方法

          • 基于0.13微米CMOS工藝下平臺式FPGA中可重構(gòu)RAM模塊的一種設(shè)計(jì)方法,1. 引言

            對于需要大的片上存儲器的各種不同的應(yīng)用,F(xiàn)PGA 需要提供可重構(gòu)且可串聯(lián)的存儲器陣列。通過不同的配置選擇,嵌入式存儲器陣列可以被合并從而達(dá)到位寬或字深的擴(kuò)展并且可以作為單端口,雙端口
          • 關(guān)鍵字: RAM  重構(gòu)  模塊  設(shè)計(jì)  方法  FPGA  平臺  0.13  微米  CMOS  工藝  
          共7930條 407/529 |‹ « 405 406 407 408 409 410 411 412 413 414 » ›|

          fpga soc介紹

          您好,目前還沒有人創(chuàng)建詞條fpga soc!
          歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();