<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga soc

          CSIP發(fā)布2009中國集成電路設(shè)計(jì)業(yè)發(fā)展報(bào)告

          •   2009年12月17日,在無錫召開的2009年中國集成電路產(chǎn)業(yè)促進(jìn)大會暨第四屆“中國芯”頒獎(jiǎng)典禮上,CSIP發(fā)布了2009中國集成電路設(shè)計(jì)業(yè)發(fā)展報(bào)告。   集成電路是信息產(chǎn)業(yè)的基礎(chǔ)和核心,是信息社會發(fā)展的戰(zhàn)略性產(chǎn)業(yè)。2009年4 月國務(wù)院正式出臺了“電子信息產(chǎn)業(yè)調(diào)整和振興規(guī)劃”,指出完善集成電路產(chǎn)業(yè)體系,引導(dǎo)芯片設(shè)計(jì)企業(yè)與整機(jī)制造企業(yè)加強(qiáng)合作,依靠整機(jī)升級擴(kuò)大國內(nèi)有效需求,實(shí)現(xiàn)集成電路等核心產(chǎn)業(yè)關(guān)鍵技術(shù)的突破。   CSIP作為集成電路產(chǎn)業(yè)發(fā)展促進(jìn)機(jī)
          • 關(guān)鍵字: IC設(shè)計(jì)  SoC  中國芯  

          基于FPGA的防盜定位追蹤系統(tǒng)

          • 1 系統(tǒng)方案  GSM(Global System for Mobile Communications)為全球移動通訊系統(tǒng),是一種起源于歐洲的移動通信技術(shù)標(biāo)準(zhǔn),其開發(fā)目的是讓全球各地可以共同使用一個(gè)移動電話網(wǎng)絡(luò)標(biāo)準(zhǔn),讓用戶使用一部手機(jī)就能行遍全球
          • 關(guān)鍵字: FPGA  防盜  定位追蹤  系統(tǒng)    

          基于FPGA的提取位同步時(shí)鐘DPLL設(shè)計(jì)

          • 在數(shù)字通信系統(tǒng)中,同步技術(shù)是非常重要的,而位同步是最基本的同步。位同步時(shí)鐘信號不僅用于監(jiān)測輸入碼元信號,確保收發(fā)同步,而且在獲取幀同步及對接收的數(shù)字碼元進(jìn)行各種處理的過程中也為系統(tǒng)提供了一個(gè)基準(zhǔn)
          • 關(guān)鍵字: FPGA  DPLL  位同步時(shí)鐘    

          FPGA中SPI復(fù)用配置的編程方法

          • FPGA中SPI復(fù)用配置的編程方法, SPI(Serial Peripheral Interface,串行外圍設(shè)備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上只占用4根線,不僅節(jié)約了芯片的引腳,同時(shí)在PCB的布局上還節(jié)省空間。正是出于這種簡單、易用的特性,
          • 關(guān)鍵字: 編程  方法  配置  復(fù)用  SPI  FPGA  

          FPGA的時(shí)鐘頻率同步設(shè)計(jì)

          • FPGA的時(shí)鐘頻率同步設(shè)計(jì),引 言
            網(wǎng)絡(luò)化運(yùn)動控制是未來運(yùn)動控制的發(fā)展趨勢,隨著高速加工技術(shù)的發(fā)展,對網(wǎng)絡(luò)節(jié)點(diǎn)間的時(shí)間同步精度提出了更高的要求。如造紙機(jī)械,運(yùn)行速度為1 500~1 800m/min,同步運(yùn)行的電機(jī)之間1μs的時(shí)間同步誤差將
          • 關(guān)鍵字: 設(shè)計(jì)  同步  頻率  時(shí)鐘  FPGA  

          FPGA單芯片四核二乘二取二的安全系統(tǒng)

          • FPGA單芯片四核二乘二取二的安全系統(tǒng),引 言
            二乘二取二系統(tǒng)的兩套計(jì)算機(jī)系統(tǒng)各有兩個(gè)CPU,并且所有結(jié)構(gòu)和配件完全相同。兩套系統(tǒng)之間采取雙機(jī)熱備份,大幅提高了系統(tǒng)可靠性,在一些領(lǐng)域得到了廣泛應(yīng)用?;诙硕《蒎e(cuò)結(jié)構(gòu)的計(jì)算機(jī)聯(lián)鎖系統(tǒng)在國
          • 關(guān)鍵字: 系統(tǒng)  安全  單芯片  FPGA  

          華虹NEC推出高效nvSOC產(chǎn)品原型平臺

          •   世界領(lǐng)先的純晶圓代工廠之一,上海華虹NEC電子有限公司(以下簡稱“華虹NEC”)日前宣布成功推出nvSOC產(chǎn)品原型平臺,這一平臺的推出可以幫助客戶高效創(chuàng)建SOC和ASIC原型,大大縮短客戶SOC產(chǎn)品開發(fā)周期和減少設(shè)計(jì)風(fēng)險(xiǎn)。   nvSOC平臺的硬件主要由通用FPGA芯片和華虹NEC特有的平臺核心IP芯片構(gòu)成,其中平臺核心IP芯片是指集成了華虹NEC 某一種NVM(Non Volatile Memory, 包括Flash,EEPROM,OTP等)工藝平臺的NVM模塊和基礎(chǔ)模擬/
          • 關(guān)鍵字: 華虹NEC  晶圓代工  SOC  ASIC  

          通過USB接口實(shí)現(xiàn)FPGA的SelectMap配置

          • 1.引言
            FPGA器件結(jié)合了 ASIC的高性能和微處理器的靈活,不僅擁有豐富的邏輯資源,而且可以進(jìn)行方便靈活的配置。主動配置方式盡管配置速度快、實(shí)現(xiàn)簡單,但并未發(fā)揮 FPGA配置靈活的特點(diǎn),適合于 FPGA用作單一應(yīng)用的場
          • 關(guān)鍵字: SelectMap  FPGA  USB  接口    

          一種基于FPGA的AGWN信號生成器的設(shè)計(jì)

          • 在通信系統(tǒng)中分析計(jì)算系統(tǒng)抗噪聲性能時(shí),經(jīng)常假定信道噪聲為加性高斯型白噪聲(AGWN)。本文就是通過分析AG...
          • 關(guān)鍵字: FPGA  AGWN  信號生成器  

          基于FPGA的數(shù)據(jù)采集控制模塊設(shè)計(jì)

          • 0 引 言
            數(shù)據(jù)采集和控制系統(tǒng)是對生產(chǎn)過程或科學(xué)實(shí)驗(yàn)中各種物理量進(jìn)行實(shí)時(shí)采集、測試和反饋控制的閉環(huán)控制,它在工業(yè)控制、軍事電子設(shè)備、醫(yī)學(xué)監(jiān)護(hù)等許多領(lǐng)域發(fā)揮著重要作用。其中,數(shù)據(jù)采集部分尤為重要,而傳統(tǒng)
          • 關(guān)鍵字: FPGA  數(shù)據(jù)  采集控制  模塊設(shè)計(jì)    

          臺積電與清華大學(xué)合作65/90納米制程晶圓共乘

          •   臺積電繼宣布明年調(diào)薪15%,強(qiáng)化人才誘因, 23日又宣布與北京清華大學(xué)合作,共同邀請?jiān)诎雽?dǎo)體領(lǐng)域表現(xiàn)杰出的清大校友,在2010年舉辦一系列半導(dǎo)體創(chuàng)新人才演講及座談會,并提供清大先進(jìn)65納米與90納米制程晶圓共乘服務(wù),協(xié)助系統(tǒng)單芯片等技術(shù)的創(chuàng)新開發(fā)。   臺積電表示,將與清大共同邀請?jiān)诎雽?dǎo)體領(lǐng)域占有一席之地的重要領(lǐng)導(dǎo)人物,每季 2位返校分享全球及中國半導(dǎo)體業(yè)發(fā)展趨勢、前瞻技術(shù)概況、當(dāng)前市場競爭樣貌及個(gè)人創(chuàng)業(yè)歷程,為學(xué)界和產(chǎn)業(yè)界搭起雙向溝通橋梁,以承先啟后,同時(shí)對學(xué)校研究項(xiàng)目提出產(chǎn)業(yè)界建議。   這項(xiàng)
          • 關(guān)鍵字: 臺積電  65納米  90納米  SOC  晶圓共乘  

          基于FPGA的級聯(lián)結(jié)構(gòu)FFT處理器的優(yōu)化設(shè)計(jì)

          • 0 引 言
            數(shù)字信號處理主要研究采用數(shù)字序列或符號序列表示信號,并用數(shù)字計(jì)算方法對這些序列進(jìn)行處理,以便把信號變換成符合某種需要的形式。在現(xiàn)代數(shù)字信號處理中,最常用的變換方法就是離散傅里葉變換(DFT),
          • 關(guān)鍵字: FPGA  FFT  級聯(lián)  處理器    

          基于改進(jìn)型二步索引算法OSD電路的FPGA實(shí)現(xiàn)

          • 基于改進(jìn)型二步索引算法OSD電路的FPGA實(shí)現(xiàn), 0 引 言 OSD(on screen display),即在屏顯示系統(tǒng),是實(shí)現(xiàn)人機(jī)界面交互的基礎(chǔ),在視頻處理SOC中作為重要功能模塊有著廣泛的應(yīng)用。 基于SOC技術(shù)的模塊化設(shè)計(jì)要求各功能模塊盡可能小地占用電路資源,以滿足芯片系統(tǒng)
          • 關(guān)鍵字: 電路  FPGA  實(shí)現(xiàn)  OSD  算法  改進(jìn)型  索引  基于  FPGA  

          對基于FPGA的作戰(zhàn)系統(tǒng)時(shí)統(tǒng)的研究與設(shè)計(jì)

          • O引言作戰(zhàn)系統(tǒng)時(shí)間的統(tǒng)一同步(時(shí)統(tǒng))的重要性越來越得到重視,只有保證整個(gè)系統(tǒng)處在同一時(shí)間的基準(zhǔn)...
          • 關(guān)鍵字: FPGA  作戰(zhàn)系統(tǒng)  時(shí)統(tǒng)  
          共7930條 408/529 |‹ « 406 407 408 409 410 411 412 413 414 415 » ›|

          fpga soc介紹

          您好,目前還沒有人創(chuàng)建詞條fpga soc!
          歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();