<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga soc

          一種近距雷達(dá)目標(biāo)檢測信號處理的FPGA實現(xiàn)

          • 摘   要: 本文在闡述某種近距雷達(dá)目標(biāo)檢測原理和FPGA技術(shù)發(fā)展?fàn)顩r的基礎(chǔ)上,著重討論用FPGA設(shè)計高性能的數(shù)字信號處理系統(tǒng)的方法,并給出一個應(yīng)用實例。關(guān)鍵詞:  FPGA;近距雷達(dá);目標(biāo)檢測;數(shù)字信號處理前言FPGA及其相關(guān)技術(shù)是當(dāng)代微電子技術(shù)迅速發(fā)展的產(chǎn)物,目前已經(jīng)成為開發(fā)復(fù)雜數(shù)字系統(tǒng)的主要方式之一。某近距雷達(dá)系統(tǒng)要求利用在與被探測目標(biāo)的短暫交會過程中,對獲得的多普勒信號進(jìn)行頻譜分析并完成動目標(biāo)的識別檢測。交會的短暫性對信號處理系統(tǒng)的實時性提出了嚴(yán)格的要求,在
          • 關(guān)鍵字: FPGA  近距雷達(dá)  目標(biāo)檢測  數(shù)字信號處理  

          精確綜合:下一代FPGA綜合平臺

          • 概述 電子系統(tǒng)設(shè)計正在發(fā)生著重要的轉(zhuǎn)變??删幊踢壿嬈骷乖O(shè)計者可以開發(fā)具有千萬門以上、頻率超過300MHz以及嵌入式處理器的電路,能夠集成完整的系統(tǒng)。這一技術(shù)進(jìn)步通過提供ASIC領(lǐng)域之外的全面的方法,正在引起設(shè)計過程的轉(zhuǎn)變。在迅速變化的可編程邏輯領(lǐng)域,EDA提供商面臨的挑戰(zhàn)是,如何提供與硅容量和復(fù)雜性同步的設(shè)計工具和方法。例如,ASIC領(lǐng)域用了15年來合并硅處理和基于可靠的功能性EDA軟件的設(shè)計方法。這種ASIC技術(shù)曾經(jīng)是工業(yè)領(lǐng)域的驅(qū)動力和發(fā)展方向??梢哉fASIC處理造就了電子工業(yè)廉價的方案,導(dǎo)
          • 關(guān)鍵字: FPGA  

          SoC中的電源設(shè)計、分析與驗證

          • 2004年6月A版 摘  要:本文分析了深亞微米下超大規(guī)模SoC的電源設(shè)計中存在的問題,給出了業(yè)界適用的設(shè)計、驗證方法,并以工程設(shè)計為例,給出層次性SoC設(shè)計中電源設(shè)計、驗證的適用流程。 關(guān)鍵詞:系統(tǒng)芯片;電源電壓降;地電壓反彈;電源網(wǎng)格 引言   SoC(系統(tǒng)芯片)是現(xiàn)代微電子技術(shù)向前發(fā)展的必然趨勢。與工藝技術(shù)逐步先進(jìn)的變化相適應(yīng),SoC芯片上的內(nèi)核邏輯的供電電壓也逐步降低。供電電源電壓減小的一個顯著好處是使整個芯片的功耗降低,然而它同時也帶來了芯片噪聲容限降低的負(fù)面影響。芯片供電電源
          • 關(guān)鍵字: SoC  SoC  ASIC  

          FPSLIC簡化SoC設(shè)計

          • 電子設(shè)計應(yīng)用2004年第9期 門陣列的好處在于它不僅可以減小PCB板的尺寸,而且可以降低功耗、提高可靠性,以及降低整個系統(tǒng)成本。但由于門陣列的設(shè)計工具價格太高, 流片費用(NRE)的負(fù)擔(dān)太重,風(fēng)險高,設(shè)計周期太長, 所以不能被一般公司所采用。Xilinx開發(fā)出的第一批基于SRAM的FPGA, 由于其軟件價格很低,沒有流片費用,所以它比門陣列更容易普及而被工程師所采用。如今芯片產(chǎn)業(yè)已經(jīng)可以把數(shù)百萬門的邏輯放入一個芯片里,使其達(dá)到可以把整個系統(tǒng)濃縮到單個芯片的程度,這不僅代表把邏輯和ASIC 放入單一芯片,它
          • 關(guān)鍵字: FPSLIC  SoC  ASIC  

          賽普拉斯宣布已開始生產(chǎn)一款新型可編程系統(tǒng)級芯片(PSoCTM)混合信號陣列

          • 賽普拉斯半導(dǎo)體公司 (NYSE:CY) 的子公司賽普拉斯微系統(tǒng)有限公司(Cypress MicroSystems)于今日宣布已開始生產(chǎn)一款新型可編程系統(tǒng)級芯片(PSoCTM)混合信號陣列。這種具有擴展數(shù)字集成功能的新型器件拓展了廣受歡迎的PSoC架構(gòu)的適用范圍,以滿足消費類、工業(yè)、辦公自動化、電信和汽車應(yīng)用中更大規(guī)模、更復(fù)雜的嵌入式控制功能的需要。賽普拉斯微系統(tǒng)公司的市場副總裁John McDonald說:“我們注意到客戶需要更多的數(shù)字功能,以提高外圍部件的集成度。我們的新款PSoC器件使得可用于實現(xiàn)片上
          • 關(guān)鍵字: 賽普拉斯  SoC  ASIC  

          GPIB接口的FPGA實現(xiàn)

          • 電子設(shè)計應(yīng)用2004年第10期摘    要:GPIB接口是測試儀器中常用的接口方式。通過將接口設(shè)計分解為同步狀態(tài)機設(shè)計和寄存器讀寫電路設(shè)計,采用Verilog語言實現(xiàn)了滿足IEEE488.1協(xié)議的IP Core設(shè)計。將此IP Core固化到FPGA芯片中即可實現(xiàn)GPIB各種接口功能。關(guān)鍵詞:GPIB接口;狀態(tài)機;FPGA引言在自動測試領(lǐng)域中,GPIB通用接口是測試儀器常用的接口方式,具有一定的優(yōu)勢。通過GPIB組建自動測試系統(tǒng)方便且費用低廉。而GPIB控制芯片是自動測試系統(tǒng)中
          • 關(guān)鍵字: FPGA  GPIB接口  狀態(tài)機  

          實現(xiàn)FPGA與PC的串行通信

          • 電子設(shè)計應(yīng)用2004年第10期摘    要:本文主要介紹了基于FPGA技術(shù)實現(xiàn)與PC串行通信的過程,給出了各個模塊的具體實現(xiàn)方法,分析了實現(xiàn)結(jié)果,驗證了串行通信的正確性。關(guān)鍵詞:串行通信;FPGA引言串行通信即串行數(shù)據(jù)傳輸,實現(xiàn)FPGA與PC的串行通信在實際中,特別是在FPGA的調(diào)試中有著很重要的應(yīng)用。調(diào)試過程一般是先進(jìn)行軟件編程仿真,然后將程序下載到芯片中驗證設(shè)計的正確性,目前還沒有更好的工具可以在下載后實時地對FPGA的工作情況和數(shù)據(jù)進(jìn)行分析。通過串行通信,可以向FPGA
          • 關(guān)鍵字: FPGA  串行通信  

          應(yīng)用SoPC Builder開發(fā)電子系統(tǒng)

          • 電子設(shè)計應(yīng)用2004年第9期摘    要:本文從系統(tǒng)總線設(shè)計、用戶自定義指令和FPGA協(xié)處理器的應(yīng)用這三個方面詳細(xì)介紹了如何應(yīng)用SoPC設(shè)計思想和SoPC Builder工具來開發(fā)電子系統(tǒng)。通過應(yīng)用SoPC Builder開發(fā)工具,設(shè)計者可以擺脫傳統(tǒng)的、易于出錯的軟硬件設(shè)計細(xì)節(jié),從而達(dá)到加快項目開發(fā)、縮短開發(fā)周期、節(jié)約開發(fā)成本的目的。關(guān)鍵詞:SoPC;SoPC Builder;FPGA引言隨著技術(shù)的進(jìn)一步發(fā)展,SoC設(shè)計面臨著一些諸如如何進(jìn)行軟硬件協(xié)同設(shè)計,如何縮短電子產(chǎn)品開
          • 關(guān)鍵字: FPGA  SoPC  SoPC  Builder  

          基于FPGA的誤碼測試儀

          • 2004年4月A版 摘  要:本文提出了一種基于FPGA的誤碼測試方案,并在FPGA上實現(xiàn)了其功能。該方案不僅納入了“同步保護(hù)”的思想,同時對誤碼率量級的判斷也提出了一種簡化而又可行的方法。 關(guān)鍵詞:誤碼測試;FPGA;m序列;同步   在數(shù)字通信系統(tǒng)中,為了檢測系統(tǒng)的性能,通常使用誤碼分析儀對其誤碼性能進(jìn)行測量。誤碼分析儀給工程實際應(yīng)用帶來了極大的便利,比如它有豐富的測試接口和測試內(nèi)容,并能將結(jié)果直觀、準(zhǔn)確的顯示出來。但是它的價格昂貴,并且通常需要另加外部輔助長線驅(qū)動電路才能與某些系統(tǒng)接
          • 關(guān)鍵字: FPGA  嵌入式  

          Mentor Graphics公司與華為公司共建SoC軟硬件協(xié)同驗證環(huán)境

          • 日前,Mentor和華為共同宣布共同建立SOC軟硬件協(xié)同驗證環(huán)境。旨在加強SoC驗證方面雙方的全面合作。事先,華為已經(jīng)利用Mentor公司提供的Seamless軟硬件協(xié)同驗證方案成功建立了ARM-based SoC驗證環(huán)境。利用Seamless協(xié)同驗證環(huán)境,華為已經(jīng)成功調(diào)試,并解決了多款基于ARM7TDMI、 ARM926ejs、Power PC的SoC芯片軟硬件接口問題。華為早在上個世紀(jì)90年代就認(rèn)識到SoC的功能驗證比傳統(tǒng)的ASIC的功能驗證更具有挑戰(zhàn)性,需要付出更多的仿真努力,同時產(chǎn)品的開發(fā)周期也更
          • 關(guān)鍵字: Mentor  Graphics  SoC  ASIC  

          北京集成電路設(shè)計園選用Cadence SoC Encounter設(shè)計平臺

          • 美國Cadence設(shè)計系統(tǒng)公司公司(紐約證券交易所代碼:CDN)董事會主席Ray Bingham先生一行,到北京集成電路設(shè)計園訪問, 設(shè)計園公司總經(jīng)理郝偉亞先生詳細(xì)介紹了設(shè)計園以及北京集成電路設(shè)計產(chǎn)業(yè)發(fā)展情況。Ray Bingham先生表示,Cadence長期致力于中國電子產(chǎn)業(yè)的發(fā)展,支持北京集成電路產(chǎn)業(yè)的發(fā)展,對于作為中國7個國家IC設(shè)計基地之一的北京集成電路設(shè)計園,擴展其數(shù)字設(shè)計平臺,選用Cadence SoC Encounter為實現(xiàn)很復(fù)雜、高性能的芯片提供經(jīng)過驗證的設(shè)計工具,應(yīng)對納米技術(shù)挑戰(zhàn),感
          • 關(guān)鍵字: Cadence  SoC  ASIC  

          高速SoC單片機C8051F

          • 美國Cygnal公司專門從事混合信號系統(tǒng)芯片(SoC)單片機的設(shè)計與制造。公司更新了原51單片機結(jié)構(gòu),設(shè)計了具有自主產(chǎn)權(quán)的CIP-51內(nèi)核,運行速度高達(dá)每秒25MIPS?,F(xiàn)已設(shè)計并為市場提供了29個品種的C8051F系列SoC單片機,預(yù)計今年年內(nèi)還將完成20多個新的SoC單片機的設(shè)計。 C8051F系列是集成的混合信號系統(tǒng)芯片SoC單片機,具有與MCS-51內(nèi)核及指令集完全兼容的微控制器,除了具有標(biāo)準(zhǔn)8051的數(shù)字外設(shè)部件之外,片內(nèi)還集成了數(shù)據(jù)采集和控制系統(tǒng)中常用的模擬部件和其它數(shù)字外設(shè)及功能部件(參見圖
          • 關(guān)鍵字: SoC  ASIC  

          2004年,賽靈思成立20周年慶典

          •   2004年,賽靈思成立20周年慶典。通過表彰員工、用戶、股東、合作伙伴和當(dāng)?shù)厣鐓^(qū),公司慶祝了它的20歲生日。
          • 關(guān)鍵字: 賽靈思  FPGA  

          橢圓曲線加密的硬件實現(xiàn)

          • 摘 要: 橢圓曲線加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強度的一種公鑰體制。在FPGA實現(xiàn)橢圓曲線加密系統(tǒng)時,基于GF(2)的多項式有限域中的乘法、求逆運算是其中的兩大難點。本文提供了一種橢圓曲線加密的FPGA實現(xiàn)的結(jié)構(gòu),著重討論了基于GF(2)的多項式有限域中的乘法、求逆運算的實現(xiàn),并與軟件實現(xiàn)的性能進(jìn)行了比較。關(guān)鍵詞: FPGA;多項式有限域;橢圓曲線加密系統(tǒng)加密的安全性從數(shù)論的角度來說,任何公鑰密碼系統(tǒng)都建立在一個NP(無法處理的問題)的基礎(chǔ)上,即對于特定的問題,沒有辦法找到一個
          • 關(guān)鍵字: FPGA  多項式有限域  橢圓曲線加密系統(tǒng)  

          推動標(biāo)準(zhǔn)的平臺

          • 概述在復(fù)雜SoC設(shè)計中,設(shè)計的可復(fù)用性是一種公認(rèn)的能有效提升設(shè)計效率的方法。單純地強調(diào)開發(fā)和集成硬件IP(intellectual property)模塊還不夠完全,人們應(yīng)該繼續(xù)提高IP的抽象層次——從簡單的組件到完整的功能子系統(tǒng),為SoC設(shè)計提供一個靈活而穩(wěn)定的出發(fā)點。目前許多公司都進(jìn)行基于平臺的設(shè)計,希望借此來滿足越來越緊迫的產(chǎn)品上市時間要求。然而,如果只是簡單地把一個原來的設(shè)計轉(zhuǎn)移到另一個產(chǎn)品設(shè)計中去會帶來很多問題。假如這個設(shè)計沒有考慮到設(shè)計的可復(fù)用性,并且缺乏足夠的文檔說明,那么改寫該設(shè)計花費的時
          • 關(guān)鍵字: SoC  
          共7928條 526/529 |‹ « 520 521 522 523 524 525 526 527 528 529 »

          fpga soc介紹

          您好,目前還沒有人創(chuàng)建詞條fpga soc!
          歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();