<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+arm

          基于FPGA的兩種DDS實(shí)現(xiàn)

          • 闡述了兩種DDS的原理,頻率合成方式(DDFS)和直讀方式(DDWS),給出了FPGA實(shí)現(xiàn)方式,分析了DDS的幾個關(guān)鍵的技術(shù)指標(biāo),并通過Matlab仿真。頻率合成方式是比較常用的DDS產(chǎn)生方式,對它做了詳細(xì)的原理性介紹和實(shí)現(xiàn)說明,重點(diǎn)通過仿真詳細(xì)對比了兩種實(shí)現(xiàn)方式在性能指標(biāo)上的優(yōu)劣,為后人的選擇提供技術(shù)參考。
          • 關(guān)鍵字: FPGA  DDS    

          基于FPGA的片上系統(tǒng)和嵌入式系統(tǒng)的遠(yuǎn)程監(jiān)控系統(tǒng)

          • 基于FPGA的片上系統(tǒng)和嵌入式系統(tǒng)的遠(yuǎn)程監(jiān)控系統(tǒng),本系統(tǒng)立足于利用Intemet實(shí)現(xiàn)核環(huán)境信息的遠(yuǎn)程采集。在實(shí)現(xiàn)上,采用了基于SOPC技術(shù)的嵌入式解決方案,通過在FPGA中嵌入NioslI軟核處理器和所需外設(shè)的IP Core(硅知識產(chǎn)權(quán)核),然后再配備相應(yīng)的網(wǎng)絡(luò)接口,實(shí)現(xiàn)利用互聯(lián)
          • 關(guān)鍵字: 系統(tǒng)  監(jiān)控系統(tǒng)  遠(yuǎn)程  嵌入式  基于  FPGA  

          基于嵌入式ARM Linux步進(jìn)電機(jī)驅(qū)動程序的設(shè)計

          • 基于嵌入式ARM Linux步進(jìn)電機(jī)驅(qū)動程序的設(shè)計,摘要:本平臺基于Samsung公司的友善之譬QQ2440V3開發(fā)板,它采用Samsung S3C2440為微處理器,Samsung S3C2440的內(nèi)核為ARM920T,且采用Linux2.6.13內(nèi)核作為它的操作系統(tǒng)。設(shè)計了硬件系統(tǒng),并實(shí)現(xiàn)驅(qū)動程序?qū)Σ竭M(jìn)電機(jī)的
          • 關(guān)鍵字: 電機(jī)  驅(qū)動程序  設(shè)計  步進(jìn)  Linux  嵌入式  ARM  基于  

          基于FPGA的太陽跟蹤器的設(shè)計及實(shí)現(xiàn)

          • 在簡要介紹地日運(yùn)行規(guī)律的基礎(chǔ)上,確定了視日運(yùn)動跟蹤法的計算模型及跟蹤裝置的機(jī)械結(jié)構(gòu)。采用FPGA芯片XC3S1500為處理器,以步進(jìn)電機(jī)為執(zhí)行機(jī)構(gòu),采用Verilog語言設(shè)計實(shí)現(xiàn)了高度角一方位角太陽跟蹤系統(tǒng)。根據(jù)系統(tǒng)的要求建立了計時模塊、太陽高度角方位角計算模塊、日出日落時間計算模塊和步進(jìn)電機(jī)脈沖控制模塊。通過實(shí)驗(yàn)測試該系統(tǒng)能夠達(dá)到預(yù)期的性能指標(biāo),對提高太陽能的利用率具有重要的現(xiàn)實(shí)意義。
          • 關(guān)鍵字: FPGA  跟蹤器    

          Nvidia CEO:ARM智能手機(jī)將埋葬x86 PC

          •   全球圖形芯片業(yè)巨頭Nvidia公司首席執(zhí)行官黃仁勛(Jen Hsun Huang)在該公司的年度會議上表示,隨著智能手機(jī)和平板電腦攪動x86 PC產(chǎn)業(yè),ARM將擊敗英特爾。   “未來的電腦將只有這么大,這是必然結(jié)果。”黃仁勛舉著他的智能手機(jī),在會議期間閑聊時說道,“將來你可以給它加上無線HDMI,它就也可以充當(dāng)你的機(jī)頂盒。”   “未來的PC可能由新的OEM廠商制造,通過新的分銷商銷售,并使用新的指令集架構(gòu),” 黃仁勛表示,
          • 關(guān)鍵字: Nvidia  ARM  

          基于FPGA芯片和頻率合成器ADF4360-4的GPS信號源的設(shè)計方案

          • 基于FPGA芯片和頻率合成器ADF4360-4的GPS信號源的設(shè)計方案, 頻率合成器是發(fā)射系統(tǒng)和接收系統(tǒng)中的核心器件,采用相位負(fù)反饋頻率控制技術(shù),具有良好的窄帶載波跟蹤性能和帶寬調(diào)制跟蹤性能,為系統(tǒng)上、下變頻提供本振信號,對相位噪聲和雜散具有很好的抑制作用,通過鎖相頻率合
          • 關(guān)鍵字: GPS  信號源  設(shè)計  方案  ADF4360-4  合成器  FPGA  芯片  頻率  

          基于FPGA的SoC和嵌入式系統(tǒng)的遠(yuǎn)程監(jiān)控系統(tǒng)

          • 本系統(tǒng)立足于利用Intemet實(shí)現(xiàn)核環(huán)境信息的遠(yuǎn)程采集。在實(shí)現(xiàn)上,采用了基于SOPC技術(shù)的嵌入式解決方案,通過...
          • 關(guān)鍵字: 遠(yuǎn)程監(jiān)控  SoC  嵌入式  FPGA  

          基于FPGA和頻率合成器的GPS信號源的設(shè)計

          • 頻率合成器是發(fā)射系統(tǒng)和接收系統(tǒng)中的核心器件,采用相位負(fù)反饋頻率控制技術(shù),具有良好的窄帶載波跟蹤性能和...
          • 關(guān)鍵字: ADF4360-4  FPGA  頻率合成器  GPS信號源  

          一種基于FPGA和單片機(jī)的掃頻儀研究與設(shè)計

          • 一個網(wǎng)絡(luò)的頻率特性包括幅頻特性和相頻特性,在系統(tǒng)設(shè)計時,各個網(wǎng)絡(luò)的頻率特性對該系統(tǒng)的穩(wěn)定性、工作頻帶...
          • 關(guān)鍵字: 掃頻儀  FPGA  單片機(jī)  掃頻信號  

          基于65nm FPGA的多模無線基站的高端應(yīng)用

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: 65nm  TD-SCDMA  FPGA  多模無線基站  

          聯(lián)手ARM 新岸線造“芯”第二條路

          •   從中芯的32位嵌入式CPU“方舟1號”,到中科院的通用高性能CPU“龍芯”1號,再到上海復(fù)旦微電子的嵌入式32位微處理器“神威Ⅰ號”——中國人在芯片上投入太多期待。 然而,新岸線公司選擇了另一條道路。   9 月14日,曾在2008年因力推TMMB競逐手機(jī)電視國家標(biāo)準(zhǔn)而進(jìn)入公眾視野的新岸線,在蟄伏兩年后選擇了在計算機(jī)芯片領(lǐng)域重新出山。當(dāng)天,新岸線宣布與全球知名芯片企業(yè)ARM公司,聯(lián)合發(fā)布全球首款40納米A
          • 關(guān)鍵字: 新岸線  A9  ARM  

          基于ARM和Clinux的家庭網(wǎng)關(guān)系統(tǒng)

          • 基于ARM和Clinux的家庭網(wǎng)關(guān)系統(tǒng),本文以ARM核的32位嵌入式微處理器作為硬件平臺,結(jié)合無線通信技術(shù),通過移植嵌入式操作系統(tǒng)mClinux,并在其上開發(fā)相應(yīng)的驅(qū)動程序、應(yīng)用程序和嵌入式Web服務(wù)器,實(shí)現(xiàn)了一個方便、實(shí)用的家庭網(wǎng)關(guān)?! ∠到y(tǒng)的硬件設(shè)計 
          • 關(guān)鍵字: 音頻  ARM  

          FPGA/EPLD的自上而下設(shè)計方法

          • FPGA/EPLD的自上而下設(shè)計方法,FPGA/EPLD的自上而下(Top-Down)設(shè)計方法:  傳統(tǒng)的設(shè)計手段是采用原理圖輸入的方式進(jìn)行的,如圖1所示。通過調(diào)用FPGA/EPLD廠商所提供的相應(yīng)物理元件庫,在電路原理圖中繪制所設(shè)計的系統(tǒng),然后通過網(wǎng)表轉(zhuǎn)換產(chǎn)生某一特
          • 關(guān)鍵字: 方法  設(shè)計  自上而下  FPGA/EPLD  

          基于FPGA與SRAM的大容量數(shù)據(jù)存儲的設(shè)計

          • 基于FPGA與SRAM的大容量數(shù)據(jù)存儲的設(shè)計, 1 前言 針對FPGA中內(nèi)部BlockRAM有限的缺點(diǎn),提出了將FPGA與外部SRAM相結(jié)合來改進(jìn)設(shè)計的方法,并給出了部分VHDL程序?! ? 硬件設(shè)計  這里將主要討論以Xilinx公司的FPGA(XC2S600E-6fg456)和ISSI公司的SRAM(IS61
          • 關(guān)鍵字: 存儲  設(shè)計  數(shù)據(jù)  大容量  FPGA  SRAM  基于  

          基于上位機(jī)與FPGA開發(fā)板的光纖通道接口適配器

          • 基于上位機(jī)與FPGA開發(fā)板的光纖通道接口適配器,  隨著存儲技術(shù)的迅速發(fā)展,存儲容量得到了迅速的增長,存儲系統(tǒng)的數(shù)據(jù)傳輸速度成為了主要的瓶頸。光纖的傳輸具有其速度上的優(yōu)勢,然而,在光纖傳輸要受到光纖通道接口的限制,因此光纖通道應(yīng)用于高速數(shù)據(jù)傳輸?shù)囊?/li>
          • 關(guān)鍵字: 通道  接口  適配器  光纖  開發(fā)  上位  FPGA  基于  
          共10101條 497/674 |‹ « 495 496 497 498 499 500 501 502 503 504 » ›|

          fpga+arm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+arm!
          歡迎您創(chuàng)建該詞條,闡述對fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();