<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+arm

          基于FPGA的雙口RAM與PCI9O52接口設(shè)計

          • 摘要:為了解決PCI9052和雙口RAM之間讀寫時序不匹配的問題,本設(shè)計采用可編程器件來實現(xiàn)它們之間的接口電路。此電路可以使系統(tǒng)更加緊湊。核心邏輯部分采用有限狀態(tài)機(jī)實現(xiàn),使控制邏輯直觀簡單,提高了設(shè)計效率。
          • 關(guān)鍵字: FPGA  PCI9  RAM  PCI    

          一種基于FPGA技術(shù)的智能導(dǎo)盲犬設(shè)計

          • 引言隨著信息化和數(shù)字化的發(fā)展,現(xiàn)在社會中人們的生活變得更加豐富多彩,生活更加便利。但是有一種...
          • 關(guān)鍵字: FPGA  智能導(dǎo)盲犬  

          ARM系統(tǒng)中DMA方式在數(shù)據(jù)采集中的應(yīng)用

          • ARM系統(tǒng)中DMA方式在數(shù)據(jù)采集中的應(yīng)用,1 引言
            ARM作為一種16/32位高性能、低成本、低功耗的嵌入式RISC微處理器。普遍應(yīng)用于工業(yè)控制、消費(fèi)類電子產(chǎn)品、通信系統(tǒng)、無線系統(tǒng)等產(chǎn)品。大多數(shù)ARM微控制器都集成了DMA控制器。且直接內(nèi)存存取(DMA)作為一種
          • 關(guān)鍵字: 集中  應(yīng)用  數(shù)據(jù)  方式  系統(tǒng)  DMA  ARM  

          32 位ARM 嵌入式系統(tǒng)擴(kuò)展USB 接口設(shè)計

          • 32 位ARM 嵌入式系統(tǒng)擴(kuò)展USB 接口設(shè)計,常用的主機(jī)與嵌入式外設(shè)的高速通信接口有LPT 并行口、USB、1394 及10/100M 以太網(wǎng)等接口。RS232 不適合高速數(shù)據(jù)傳送,1394 接口需要專門的適配器接口成本過高,一般較少使用,USB 接口被廣泛用于高、中、低不同速度設(shè)
          • 關(guān)鍵字: USB  接口  設(shè)計  擴(kuò)展  系統(tǒng)  ARM  嵌入式  32位  

          甚于ARM和FPGA的全彩獨立視頻LED系統(tǒng)

          • 目前,顯示屏按數(shù)據(jù)的傳輸方式主要有兩類:一類是采用與計算機(jī)顯示同一內(nèi)容的實時視頻屏;另一類為通過USB、以太網(wǎng)等通信手段把顯示內(nèi)容發(fā)給顯示屏的獨立視頻源顯示屏,若采用無線通信方式,還可以隨時更新顯示內(nèi)容,靈
          • 關(guān)鍵字: 視頻  LED  系統(tǒng)  獨立  全彩  ARM  FPGA  甚于  

          基于IPTV系統(tǒng)中的FPGA供電問題解

          • IPTV視頻廣播中采用FPGA作為編碼和解碼平臺的好處是明顯的。然而,為FPGA供電可能是一個挑戰(zhàn),而采用根據(jù)電源要求設(shè)計的專用電源管理器件,如MIC68200,將極大地縮短新系統(tǒng)的上市時間。
          • 關(guān)鍵字: 供電  問題  FPGA  系統(tǒng)  IPTV  基于  通信協(xié)議  

          FPGA的嵌入式系統(tǒng)USB接口設(shè)計

          • FPGA的嵌入式系統(tǒng)USB接口設(shè)計,摘要:設(shè)計基于FPGA的IP-BX電話應(yīng)用系統(tǒng),用于傳統(tǒng)的電話網(wǎng)絡(luò)(PSTN)與PC機(jī)之間的接口連接。USB2.0接口器件EZ-USB FX2 CY7C68013A-56工作在slave FIFO模式,為基于FPGA的嵌入式系統(tǒng)與PC機(jī)之間提供數(shù)據(jù)和命令通道,從
          • 關(guān)鍵字: 接口  設(shè)計  USB  系統(tǒng)  嵌入式  FPGA  

          蘋果又要收購另一家ARM芯片設(shè)計公司Intrinsity?!

          •   最近有傳言稱蘋果公司很可能已經(jīng)收購了另外一家ARM芯片設(shè)計公司Intrinsity。另有消息報道則稱Intrinsity公司的部分工程師已經(jīng)加入了蘋果公司。此前有人認(rèn)為A4處理 器是在ARM Cortex架構(gòu)的基礎(chǔ)上開發(fā)出來的。   Intrinsity是一家成立于1997年的美國得克薩斯公司,這家公司的專長是使用自己的Fast14技術(shù)來為嵌入式處理器的核心開發(fā)多米諾邏輯功能。   去年,三星公司宣布其基于ARM Cortex A8架構(gòu)的產(chǎn)品運(yùn)行頻率可達(dá)GHz級別,性能則突破2000 Dhry
          • 關(guān)鍵字: ARM  嵌入式處理器  Cortex  

          FPGA 協(xié)處理的進(jìn)展

          • 對許多包含并行性或可流水化的算法而言,由于裕量連接帶寬可實現(xiàn)用戶自定義的數(shù)據(jù)通路,這樣,邏輯可在一個時鐘周期內(nèi)訪問存儲器或訪問另一個邏輯塊的結(jié)果,從而使FPGA的持續(xù)性能可接近峰值性能。由于固定架構(gòu)具備預(yù)先確定的用以實現(xiàn)不同功能的邏輯塊集合,所以可以為FPGA配置支持某種給定算法的最優(yōu)邏輯函數(shù)比例來實現(xiàn)器件資源的最佳利用。




          • 關(guān)鍵字: 進(jìn)展  處理  FPGA  交換  

          基于高速幀同步和相位模糊估計法的FPGA實現(xiàn)

          Altera Stratix IV GT FPGA與QSFP實現(xiàn)互操作性

          •   Altera 公司今天宣布其Stratix® IV GT FPGA 實現(xiàn)了與Avago公司 的 40G 四通道小型可插拔 (QSFP) 光學(xué)模塊的互操作性。QSFP 光學(xué)模塊在單條光纖電纜鏈路上數(shù)據(jù)速率為 40-Gbps。利用 Stratix IV GT FPGA 中特有的 11.3-Gbps 嵌入式收發(fā)器,設(shè)計人員現(xiàn)在可以運(yùn)用 FPGA 的靈活性和性能優(yōu)勢在其線卡中將 40G QSFP 光學(xué)模塊橋接到其它器件,從而增加總系統(tǒng)帶寬。   QSFP 是一些計算及電信應(yīng)用中使用的高性能交換機(jī)、路
          • 關(guān)鍵字: Altera  FPGA  Stratix  QSFP  

          基于ARM Cortex-M3的嵌入式網(wǎng)絡(luò)播放系統(tǒng)

          • 基于ARM Cortex-M3的嵌入式網(wǎng)絡(luò)播放系統(tǒng),摘要:針對一般嵌入式播放系統(tǒng)無網(wǎng)絡(luò)功能,提出一種網(wǎng)絡(luò)播放系統(tǒng)硬件平臺設(shè)計方案。該方案采用ARM Cortex-M3構(gòu)架的LM3S1138作為主控制器,以USB控制器CH375、網(wǎng)絡(luò)器件ENC28J60和音頻解碼器VSl003作為外圍器件,采用μ
          • 關(guān)鍵字: 播放  系統(tǒng)  網(wǎng)絡(luò)  嵌入式  ARM  Cortex-M3  基于  

          基于FPGA的DDS設(shè)計

          • 摘要:利用現(xiàn)場可編程門陣列(FPGA)設(shè)計并實現(xiàn)直接數(shù)字頻率合成器(DDS)。結(jié)合DDS的結(jié)構(gòu)和原理,給出系統(tǒng)設(shè)計方法,并推導(dǎo)得到參考頻率與輸出頻率間的關(guān)系。DDS具有高穩(wěn)定度,高分辨率和高轉(zhuǎn)換速度,同時利用Ahera公司
          • 關(guān)鍵字: FPGA  DDS    

          基于FPGA的時間間隔測量模塊設(shè)計

          • 摘要:介紹一種基于FPGA技術(shù)的時間間隔測量方法,通過分析FPGA的主要技術(shù)優(yōu)勢及其在工業(yè)控制領(lǐng)域中所處的重要地位,給出設(shè)計時間間隔測量模塊所選用的FPGA器件并進(jìn)行硬件設(shè)計,以及所選用的軟件并進(jìn)行軟件設(shè)計。描述
          • 關(guān)鍵字: FPGA  時間間隔測量  模塊設(shè)計    
          共10079條 526/672 |‹ « 524 525 526 527 528 529 530 531 532 533 » ›|

          fpga+arm介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+arm!
          歡迎您創(chuàng)建該詞條,闡述對fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();