<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
          EEPW首頁(yè) >> 主題列表 >> fpga+dsp

          基于DSP的電力電源系統(tǒng)集中監(jiān)控器的研究

          • 1 引言電力電源系統(tǒng)是電力系統(tǒng)的重要設(shè)備,主要用于發(fā)電廠、變電站、通信電源中,是保證自動(dòng)控制與保護(hù)、動(dòng)力、儀器儀表、信號(hào)、通信、事故照明等的重要電源,其性能和質(zhì)量直接關(guān)系到電網(wǎng)的穩(wěn)定運(yùn)行和設(shè)備安全。以往
          • 關(guān)鍵字: 集中  監(jiān)控  研究  系統(tǒng)  電源  DSP  電力  基于  

          基于DSP的網(wǎng)側(cè)風(fēng)電變流器控制板的設(shè)計(jì)

          • 基于DSP的網(wǎng)側(cè)風(fēng)電變流器控制板的設(shè)計(jì),摘要:為了實(shí)現(xiàn)網(wǎng)側(cè)風(fēng)電變流器的控制目標(biāo),提出了一種基于DSP的網(wǎng)側(cè)風(fēng)力發(fā)電變流器控制板的設(shè)計(jì)方案,并完成系統(tǒng)的軟硬件設(shè)計(jì)。該控制板的硬件部分主要是基于主控芯片TMS320LF2407A,軟件部分采用C語(yǔ)言進(jìn)行編程,能夠
          • 關(guān)鍵字: 控制板  設(shè)計(jì)  變流器  風(fēng)電  DSP  基于  

          FPGA測(cè)試方案隨需而變

          • 大容量、高速率和低功耗已成為FPGA的發(fā)展重點(diǎn)。嵌入式邏輯分析工具無(wú)法滿(mǎn)足通用性要求,外部測(cè)試工具可以把FPGA內(nèi)部信號(hào)與實(shí)際電路聯(lián)合起來(lái)觀察系統(tǒng)真實(shí)運(yùn)行情況。隨著FPGA技術(shù)的發(fā)展,大容量、高速率和低功耗已經(jīng)成
          • 關(guān)鍵字: FPGA  測(cè)試方案    

          基于DSP和ADS8364的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

          • 開(kāi)發(fā)了基于DSP和ADS8364的數(shù)據(jù)采集處理系統(tǒng)。該系統(tǒng)主要由信號(hào)調(diào)理模塊、A/D轉(zhuǎn)換模塊、DSP處理器模塊、CPLD邏輯控制模塊、Flash存儲(chǔ)器模塊和CAN總線通信模塊組成。它能夠在板卡上實(shí)現(xiàn)信號(hào)的采集、前端處理和存儲(chǔ),并
          • 關(guān)鍵字: 8364  DSP  ADS  數(shù)據(jù)采集    

          PCI總線協(xié)議的FPGA實(shí)現(xiàn)及驅(qū)動(dòng)設(shè)計(jì)

          • 摘要:采用FPGA技術(shù),在ALTERA公司的FLEX6000系列芯片上實(shí)現(xiàn)了從設(shè)備模式PCI總線的簡(jiǎn)化協(xié)議,并給出了Windows9x系...
          • 關(guān)鍵字: PCI總線  FPGA  虛擬設(shè)備  

          基于DSP與CPLD的I2C總線接口的設(shè)計(jì)與實(shí)現(xiàn)

          • 帶有I2C總線接口的器件可以十分方便地將一個(gè)或多個(gè)單片機(jī)及外圍器件組成單片機(jī)系統(tǒng)。盡管這種總線結(jié)構(gòu)沒(méi)有并...
          • 關(guān)鍵字: DSP  CPLD  I2C總線  

          DSP接口效率的分析與提高

          • 摘要:分析了導(dǎo)致DSP系統(tǒng)接口效率低下的幾種情況,重點(diǎn)敘述了相應(yīng)的提高效率的設(shè)計(jì)方法,并提供了電路圖和源程序...
          • 關(guān)鍵字: DSP  接口效率  CAN控制器  

          MCU與DSP的SPI通信設(shè)計(jì)

          • 摘要:伺服控制器的實(shí)時(shí)性對(duì)工控系統(tǒng)至關(guān)重要。本文提出一種伺服系統(tǒng)的多處理機(jī)方案,著重闡述系統(tǒng)中MSP430與DS ...
          • 關(guān)鍵字: MCU  DSP  

          基于DSP雙機(jī)容錯(cuò)實(shí)時(shí)系統(tǒng)的設(shè)計(jì)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  雙機(jī)容錯(cuò)  實(shí)時(shí)系統(tǒng)  

          基于FIFO實(shí)現(xiàn)DSP間的雙向并行異步通訊

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: FIFO  DSP  雙向并行  異步通訊  

          基于PN序列幀的同步分析及FPGA實(shí)現(xiàn)

          • 摘要:闡述了一種導(dǎo)頻疊加的OFDM同步方法,利用具有良好的自相關(guān)性PN序列實(shí)現(xiàn)時(shí)偏和頻偏估計(jì)。在多徑信道條件下,通過(guò)Matlab仿真能較好地實(shí)現(xiàn)同步。然后利用Altera公司的芯片在QuartusⅡ8.0工具平臺(tái)上實(shí)現(xiàn)了OFDM同步
          • 關(guān)鍵字: FPGA  序列  分析      

          利用FPGA協(xié)處理器優(yōu)化汽車(chē)信息娛樂(lè)和信息通訊系統(tǒng)

          • 集成了數(shù)據(jù)通信、本地服務(wù)和視頻娛樂(lè)功能的高端汽車(chē)信息娛樂(lè)系統(tǒng)需要高性能的可編程處理技術(shù)支持,將FPGA協(xié)處理器整合進(jìn)主流汽車(chē)信息通訊系統(tǒng)架構(gòu)是最理想的解決方案。本文提出了汽車(chē)娛樂(lè)系統(tǒng)的要求,討論了主流系統(tǒng)
          • 關(guān)鍵字: FPGA  協(xié)處理器  汽車(chē)信息娛樂(lè)  通訊系統(tǒng)    

          直接擴(kuò)頻通信同步系統(tǒng)的FPGA設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:對(duì)直接擴(kuò)頻通信同步系統(tǒng)進(jìn)行了研究,使用PN碼作為擴(kuò)頻序列,利用其良好的自相關(guān)性,提出一種新式的滑動(dòng)相關(guān)法使收發(fā)端同步,并給出該系統(tǒng)的FPGA實(shí)現(xiàn)方法。利用ISE 10.1開(kāi)發(fā)軟件仿真驗(yàn)證,證明此方法可以提高運(yùn)
          • 關(guān)鍵字: FPGA  通信  擴(kuò)頻  滑動(dòng)  相關(guān)  實(shí)現(xiàn)  系統(tǒng)  同步  直接  設(shè)計(jì)  

          基于DSP片外高速海置SDRAM存儲(chǔ)系統(tǒng)設(shè)計(jì)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  存儲(chǔ)系統(tǒng)  SDRAM  

          透過(guò)DSP模型建立和設(shè)定實(shí)現(xiàn)最佳模擬系統(tǒng)

          • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
          • 關(guān)鍵字: DSP  模型建立  模擬系統(tǒng)  
          共9875條 306/659 |‹ « 304 305 306 307 308 309 310 311 312 313 » ›|

          fpga+dsp介紹

          您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門(mén)主題

          樹(shù)莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();