<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          一種新的基于FPGA的數(shù)據(jù)格式轉(zhuǎn)換方法

          • 摘要:針對目前多數(shù)的FPGA都支持浮點(diǎn)IP核,卻較少關(guān)注數(shù)據(jù)源獲取的問題,提出了一種數(shù)據(jù)格式轉(zhuǎn)換方法。使用VHDL語言,采用流水線處理方式將ASCII碼所表示的一定范圍內(nèi)的實(shí)數(shù)轉(zhuǎn)換為單精度浮點(diǎn)數(shù)。經(jīng)過ModelSim功能仿真
          • 關(guān)鍵字: FPGA  數(shù)據(jù)格式  方法  轉(zhuǎn)換    

          LATTICE和Valens半導(dǎo)體公司發(fā)布適用于監(jiān)控?cái)z像機(jī)市場的新的參考設(shè)計(jì)

          • 萊迪思半導(dǎo)體公司(NASDAQ:LSCC)和Valens半導(dǎo)體今日發(fā)布一款新的全面的HDBaseT?攝像機(jī)參考設(shè)計(jì)解決方案。HDB...
          • 關(guān)鍵字: 監(jiān)控  HDBaseT  FPGA  攝像機(jī)  

          DSP的雙電源解決方案

          • DSP的雙電源解決方案,DSP的供電電路設(shè)計(jì)是DSP應(yīng)用系統(tǒng)設(shè)計(jì)的一個(gè)重要組成部分。TIDSP家族(C6000和C54xx)要求有獨(dú)立的內(nèi)核電源和I/O電源,如TMS320VC5402,它的內(nèi)核電壓是1.8V,I/O電壓是3.3V。由于DSP一般在系統(tǒng)中要承擔(dān)大量的實(shí)時(shí)
          • 關(guān)鍵字: 解決方案  電源  DSP  

          東芝公司獲CEVA-TeakLite-III DSP內(nèi)核授權(quán)許可

          •   全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán)(SIP)平臺(tái)解決方案和數(shù)字信號(hào)處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司宣布,東芝公司 (Toshiba Corporation) 獲CEVA-TeakLite-III DSP內(nèi)核授權(quán)許可,助力其即將推出的移動(dòng)音頻芯片和汽車音頻DSP產(chǎn)品系列。CEVA-TeakLite-III DSP內(nèi)核具有用于此類復(fù)雜音頻應(yīng)用的最佳性能,為東芝提供最先進(jìn)和成熟的32位音頻DSP能力。這一內(nèi)核在The Linley Group的DSP內(nèi)核報(bào)告中獲評選為“最優(yōu)音頻處理器”
          • 關(guān)鍵字: 東芝  DSP  

          基于FPGA與ARM的遙測數(shù)據(jù)網(wǎng)絡(luò)化采集

          • 摘要:現(xiàn)有的遙測接收機(jī)為PCI接口,需安裝在工控機(jī)上使用,為實(shí)現(xiàn)設(shè)備小型化、便攜化,設(shè)計(jì)實(shí)現(xiàn)了小型網(wǎng)絡(luò)接口遙測解調(diào)模塊,可配合帶有網(wǎng)口的計(jì)算機(jī)使用。采用FPGA進(jìn)行遙測數(shù)據(jù)的幀同步與IRIG—B時(shí)碼解調(diào),將接
          • 關(guān)鍵字: FPGA  ARM  遙測數(shù)據(jù)  網(wǎng)絡(luò)    

          Xilinx FPGA的Fast Startup

          • 在眾多當(dāng)代應(yīng)用中,嵌入式系統(tǒng)必須滿足極其苛刻的時(shí)序要求。其中之一就是啟動(dòng)時(shí)間——即上電后電子系統(tǒng)進(jìn)入可操作狀態(tài)所需要的時(shí)間。PCI Express產(chǎn)品或汽車應(yīng)用中基于CAN的電子控制單元(ECU)就是具有嚴(yán)格時(shí)序要求的電子系統(tǒng)的應(yīng)用實(shí)例。
          • 關(guān)鍵字: 賽靈思  Xilinx  FPGA  

          東芝獲CEVA-TeakLite-III DSP內(nèi)核授權(quán)許可

          • 全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán)(SIP)平臺(tái)解決方案和數(shù)字信號(hào)處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司宣布,東芝公司 (Toshiba Corporation) 獲CEVA-TeakLite-III DSP內(nèi)核授權(quán)許可,助力其即將推出的移動(dòng)音頻芯片和汽車音頻DSP產(chǎn)品系列。CEVA-TeakLite-III DSP內(nèi)核具有用于此類復(fù)雜音頻應(yīng)用的最佳性能,為東芝提供最先進(jìn)和成熟的32位音頻DSP能力。這一內(nèi)核在The Linley Group的DSP內(nèi)核報(bào)告中獲評選為“最優(yōu)音頻處理器”。
          • 關(guān)鍵字: CEVA  DSP  

          基于FPGA的卷積碼編譯碼器

          • 摘要:基于卷積碼的編譯碼原理,使用VHDL語言和FPGA芯片設(shè)計(jì)并實(shí)現(xiàn)了(2,1,3)卷積碼編譯碼器。其中譯碼器設(shè)計(jì)采用“截尾”的Vite-rbi譯碼算法,在支路量度計(jì)算、路徑量度和譯碼路徑的更新與存儲(chǔ)以及判決與
          • 關(guān)鍵字: FPGA  卷積碼  編譯碼器    

          基于FPGA的可鍵盤控制計(jì)數(shù)電路的設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:介紹一種基于FPGA(Field Programmable Gate Array)現(xiàn)場可編程門陣列的可鍵盤控制的計(jì)數(shù),顯示電路的實(shí)現(xiàn)方法。應(yīng)用VHDL語言(高速集成電路硬件描述語言)完成了3x4矩陣開關(guān)的掃描電路,可預(yù)置數(shù)的BCD碼計(jì)數(shù)電路及
          • 關(guān)鍵字: FPGA  鍵盤控制  計(jì)數(shù)電路    

          2011 ADI 中國大學(xué)創(chuàng)新設(shè)計(jì)競賽圓滿收官

          • 由全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商和數(shù)據(jù)轉(zhuǎn)換器市場份額領(lǐng)先者Analog Devices, Inc. 贊助的2011 ADI 中國大學(xué)創(chuàng)新設(shè)計(jì)競賽(UDC-University Design Competition)頒獎(jiǎng)典禮于今日在上海復(fù)旦大學(xué)成功舉行。來自全國的決賽選手與行業(yè)技術(shù)專家、以及 ADI 國內(nèi)外高管等齊聚一堂,多項(xiàng)涉及工業(yè)自動(dòng)化控制、汽車電子、娛樂消費(fèi)等基于 MEMS 應(yīng)用領(lǐng)域的創(chuàng)新作品成為本次盛典的亮點(diǎn)。
          • 關(guān)鍵字: ADI  DSP  

          TI全球核心大學(xué)計(jì)劃國際研討會(huì)在西安召開

          • 11月1日至4日,第二屆德州儀器 (TI) 全球核心大學(xué)計(jì)劃國際研討會(huì)在古城西安召開,該研討會(huì)為全球頂級(jí)電子工程院校搭建了一個(gè)創(chuàng)新交流平臺(tái),來自世界各地的知名教授就未來電子工程教育和研究方向、高等教育與產(chǎn)業(yè)如何結(jié)合、以及當(dāng)前電子產(chǎn)業(yè)熱點(diǎn),如IC如何影響云計(jì)算等話題展開了分享和探討。同時(shí),今年是TI大學(xué)計(jì)劃在中國開展的第十五個(gè)年頭,2011 TI 中國大學(xué)計(jì)劃十五周年年會(huì)(2011 TI中國教育者年會(huì))也同期在西安舉行。
          • 關(guān)鍵字: TI  DSP  

          賽靈思推出具有全新功能的ISE 13.3設(shè)計(jì)套件

          • 全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc.)近日宣布推出具有全新功能的 ISE 13.3 設(shè)計(jì)套件,可幫助 DSP 設(shè)計(jì)人員在面向無線、醫(yī)療、航空航天與軍用、高性能計(jì)算和視頻應(yīng)用的設(shè)計(jì)中輕松實(shí)現(xiàn)具備比特精度的單精度、雙精度、完全定制精度浮點(diǎn)數(shù)學(xué)運(yùn)算。
          • 關(guān)鍵字: 賽靈思  DSP  ISE 13.3  

          使用賽靈思FPGA實(shí)現(xiàn)位與周期準(zhǔn)確的浮點(diǎn)DSP算法

          關(guān)于FPGA的跳頻通信頻率合成器設(shè)計(jì)

          • 0引言隨著國民經(jīng)濟(jì)的快速發(fā)展和人們生活水平的不斷提高,人們對居住房子的舒適性及安全性要求也提升到了更高...
          • 關(guān)鍵字: 跳頻通信  頻率合成器  FPGA  

          基于DSP的實(shí)時(shí)互相關(guān)測速系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

          • 摘要:根據(jù)相關(guān)測速原理,利用相關(guān)差值法的信號(hào)處理方法,設(shè)計(jì)一種基于DSP的非接觸式智能實(shí)時(shí)測速系統(tǒng)。系統(tǒng)采...
          • 關(guān)鍵字: 速度測量  相關(guān)理論  峰值搜索  DSP  
          共9875條 347/659 |‹ « 345 346 347 348 349 350 351 352 353 354 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();