<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          DSP系統(tǒng)電源管理技術(shù)

          • DSP系統(tǒng)電源管理技術(shù),在便攜式應(yīng)用中,低功耗是產(chǎn)品能否獨(dú)樹一幟的關(guān)鍵所在,其決定著產(chǎn)品的尺寸大小與操作時間。舉例來說,如果您在跨越大洋的飛行時選擇便攜式DVD播放器作為消遣,那么電池壽命將會成為您的首選標(biāo)準(zhǔn)之一。在本文中,我們
          • 關(guān)鍵字: 技術(shù)  管理  電源  系統(tǒng)  DSP  

          利用DSP和CPLD增強(qiáng)數(shù)據(jù)采集的可擴(kuò)展性

          • 利用DSP和CPLD增強(qiáng)數(shù)據(jù)采集的可擴(kuò)展性,在IC卡公用電話系統(tǒng)中,在線式公用電話由于其具有保密性高、可擴(kuò)展性強(qiáng)等特點(diǎn),已逐漸獲得人們的青睞。這種公用電話系統(tǒng)被置于終端和交換機(jī)之間,對兩者的信號進(jìn)行調(diào)制、解調(diào)以及其它的運(yùn)算,來完成諸如卡驗(yàn)證、終端維護(hù)
          • 關(guān)鍵字: 數(shù)據(jù)采集  可擴(kuò)展性  增強(qiáng)  CPLD  DSP  利用  

          基于FPGA的嵌入式PLC微處理器設(shè)計(jì)

          • 基于FPGA的嵌入式PLC微處理器設(shè)計(jì),前言  現(xiàn)場可編程門陣列(FPGA)是近幾年來出現(xiàn)并被廣泛應(yīng)用的大規(guī)模集成電路器件,它的特點(diǎn)是直接面向用戶,具有極大的靈活性和通用性使用方便,硬件測試和實(shí)現(xiàn)快捷,開發(fā)效率高,成本低,上市時間短,技術(shù)維護(hù)簡單
          • 關(guān)鍵字: 微處理器  設(shè)計(jì)  PLC  嵌入式  FPGA  基于  

          基于FPGA的可重構(gòu)智能儀器設(shè)計(jì)

          • 基于FPGA的可重構(gòu)智能儀器設(shè)計(jì),引言  傳統(tǒng)測試系統(tǒng)由于專用性強(qiáng)、相互不兼容、擴(kuò)展性差、缺乏通用化、模塊化,不能共享 軟硬件組成,不僅使開發(fā)效率低下,而且使得開發(fā)一套復(fù)雜測試系統(tǒng)的價格高昂[1]。 目前,傳統(tǒng)的分析儀表正在更新?lián)Q代,向數(shù)字
          • 關(guān)鍵字: 儀器  設(shè)計(jì)  智能  重構(gòu)  FPGA  基于  

          采用FPGA的紅外密集度光電立靶測試系統(tǒng)

          • 光電靶的基本原理是:當(dāng)光幕內(nèi)的光通量發(fā)生足夠大的變化時,光電傳感器會響應(yīng)這種變化而產(chǎn)生電信號。這就是說,一些非彈丸物體在穿過光幕時也會使得光幕內(nèi)光通量發(fā)生變化以至光電傳感器產(chǎn)生電信號。從原理上,這種現(xiàn)
          • 關(guān)鍵字: FPGA  紅外  光電立靶  測試系統(tǒng)    

          DSP上電自舉調(diào)試實(shí)驗(yàn)

          •   以下DSP上電自舉調(diào)試經(jīng)驗(yàn)的前提:  采用的是MP/MC=0的模式,采用ROM中固化的bootloader,flash映射在數(shù)據(jù)空 ...
          • 關(guān)鍵字: DSP  上電自舉  

          基于 DSP 和 GC5322 的數(shù)字預(yù)失真系統(tǒng)設(shè)計(jì)

          • 隨著多載波調(diào)制技術(shù)的發(fā)展,調(diào)制電平也隨之增加。功放的各種線性和非線性失真對無線數(shù)據(jù)傳輸性能的影響越來越大。尤其是功放發(fā)射峰均比較大時,發(fā)射功率變化較大,有時甚至?xí)斐晒Ψ诺淖员Wo(hù),導(dǎo)致停止發(fā)射或者燒毀
          • 關(guān)鍵字: 5322  DSP  GC  數(shù)字預(yù)失真    

          為軟件工程師揭開 FPGA 的神秘面紗

          • 隨著產(chǎn)品設(shè)計(jì)復(fù)雜性的增加,需要使用集成組件(如ASSP)來滿足設(shè)計(jì)上的要求。幾年前,工程師會針對處理器、存儲器和外設(shè)選擇單獨(dú)的組件,然后通過分立邏輯器件將這些元素拼合到一起。后來,他們會搜索ASSP處理系統(tǒng)目
          • 關(guān)鍵字: FPGA  軟件工程師    

          基于DSP和FPGA的機(jī)載總線接口板研究

          • 基于DSP和FPGA的機(jī)載總線接口板研究,目前國內(nèi)對民用飛機(jī)機(jī)載數(shù)據(jù)總線ARINC429接口板的設(shè)計(jì)一般都是基于HARRIS公司的HS3282芯片完成的,它的缺點(diǎn)是路數(shù)有限、非常不靈活。因此對ARINC429總線接口板的研制,實(shí)現(xiàn)多通道ARINC429總線數(shù)據(jù)的接收和發(fā)送,成為
          • 關(guān)鍵字: 接口  研究  總線  機(jī)載  DSP  FPGA  基于  

          淺析FPGA將在4G系統(tǒng)中地位非淺

          • 除了語音連接之外,數(shù)字蜂窩無線網(wǎng)絡(luò)(如GSM和增強(qiáng)的GSM-EDGE)現(xiàn)在可以提供更高的數(shù)據(jù)傳輸速率,理論上可達(dá)到384 ...
          • 關(guān)鍵字: FPGA  4G  

          基于FPGA的系統(tǒng)易測試性的研究

          • 基于FPGA的系統(tǒng)易測試性的研究,引 言
              現(xiàn)代科技對系統(tǒng)的可靠性提出了更高的要求,而FPGA技術(shù)在電子系統(tǒng)中應(yīng)用已經(jīng)非常廣泛,因此FPGA易測試性就變得很重要。要獲得的FPGA內(nèi)部信號十分有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設(shè)計(jì)
          • 關(guān)鍵字: 研究  測試  系統(tǒng)  FPGA  基于  

          用DSP實(shí)現(xiàn)MPEG音頻層III壓縮的加速方法

          • 用DSP實(shí)現(xiàn)MPEG音頻層III壓縮的加速方法,1 概述  數(shù)字音頻壓縮技術(shù)給人們提供了一種更為有效的音頻存儲、傳輸方法。音頻壓縮的技術(shù)有很多種,它們的復(fù)雜度、音頻壓縮質(zhì)量、以及壓縮比都有很大的差別。如:mu;-law音頻壓縮算法,其特點(diǎn)是簡單,但壓縮比很
          • 關(guān)鍵字: 壓縮  加速  方法  III  音頻  實(shí)現(xiàn)  MPEG  DSP  

          基于FPGA的串口屏方案應(yīng)用

          • 本文主要介紹一個基于串口屏、M0單片機(jī)、微打模塊、讀卡模塊的充電樁應(yīng)用方案。此方案模擬了真實(shí)充電樁的絕大部分功能,通過使用本方案,設(shè)備制造商便能在短周期內(nèi)完成整個充電樁的設(shè)計(jì),迅速占領(lǐng)市場并取得成功。
          • 關(guān)鍵字: FPGA  單片機(jī)  TinyM0-CAN  201109  

          使用Xilinx公司的Spartan-6 FPGA作DDR芯片測試

          • 使用Xilinx公司的Spartan-6 FPGA系列芯片所提供的MCB,在生成控制模塊時設(shè)置不同參數(shù),可以輕而易舉的實(shí)現(xiàn)對不同型號的DDR存儲芯片的測試,數(shù)據(jù)率可高達(dá)800Mb/s以上。由于時間利用率比使用計(jì)算機(jī)主板測試DDR芯片高得多,所以可以極大地節(jié)約測試時間。
          • 關(guān)鍵字: Xilinx  FPGA  DDR  201109  

          Altera推出業(yè)界第一款Serial RapidIO Gen2解決方案

          • 2011年9月27號,北京——Altera公司 (NASDAQ: ALTR) 今天宣布,開始提供業(yè)界第一款基于Serial RapidIO Gen2 FPGA的解決方案,進(jìn)一步提高下一代3G和4G無線基站的帶寬,鏈路更加靈活。Altera成功的實(shí)現(xiàn)了Stratix IV GX FPGA中的RapidIO MegaCore 功能IP內(nèi)核與集成器件技術(shù)公司 (IDT) Serial RapidIO Gen 2交換機(jī)的互操作性。Altera成熟的Serial RapidIO Gen2解決方案為高性能通信系統(tǒng)中
          • 關(guān)鍵字: Altera  FPGA  
          共9875條 353/659 |‹ « 351 352 353 354 355 356 357 358 359 360 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();