fpga+dsp 文章 進入fpga+dsp技術社區(qū)
基于FPGA的語音錄制與回放系統(tǒng)
- 系統(tǒng)用FPGA實現(xiàn)了I2C總線控制器,以Altera公司的NiosⅡ嵌入式軟處理器為核心,結合高品質(zhì)數(shù)字信號音頻編/解碼芯片WM8731成功地實現(xiàn)了語音的錄制及回放功能,同時利用Matlab 7.O.4軟件對所采集的語音數(shù)據(jù)進行仿真。系統(tǒng)采用SoPC技術,自行設計采集模塊和I2C協(xié)議驅(qū)動模塊,并通過AWALON總線掛裁在Nios軟核上實時高速采集與回放。實踐表明,系統(tǒng)具有集成度高,穩(wěn)定性好,實時性強的特點。
- 關鍵字: FPGA 語音 回放系統(tǒng)
基于DSP Builder的帶寬自適應全數(shù)字鎖相環(huán)的設計與實現(xiàn)
- 提出一種設計全數(shù)字鎖相環(huán)的新方法,采用基于PI控制算法的環(huán)路濾波器,在分析模擬鎖相環(huán)系統(tǒng)的數(shù)學模型的基礎上,建立了帶寬自適應全數(shù)字鎖相環(huán)的數(shù)學模型。使用DSP Builder在Matlab/Simulink環(huán)境下搭建系統(tǒng)模型,并采用FPGA實現(xiàn)了硬件電路。軟件仿真和硬件測試的結果證明了該設計的正確性和易實現(xiàn)性。該鎖相環(huán)具有鎖頻速度快、頻率跟蹤范圍寬的特點。同時,系統(tǒng)設計表明基于DSP Builder的設計方法可縮短設計周期,提高設計的靈活性。
- 關鍵字: 相環(huán) 設計 實現(xiàn) 數(shù)字 適應 DSP Builder 帶寬 基于
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473