<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          FPGA重點知識13條,助你構(gòu)建完整“邏輯觀”之二

          •   8、FPGA時鐘系統(tǒng)  1. FPGA的全局時鐘是什么?  FPGA的全局時鐘應(yīng)該是從晶振分出來的,最原始的頻率。其他需要的各種頻率都是在這個基礎(chǔ)上利用PLL或者其他分頻手段得到的。  2. 全局時鐘和BUFG:  BUFG,輸入為固定管腳,輸出為H型全銅全局高速網(wǎng)絡(luò),這樣抖動和到任意觸發(fā)器的延時差最小,這個也就是FPGA做同步設(shè)計可以不需要做后仿真的原因?! ∪謺r鐘:今天我們從另一個角度來看一下時鐘的概念:時鐘是D觸發(fā)器的重要組成部分,一個有效邊沿使得D觸發(fā)器進行一次工作。而更多的時候,D觸發(fā)器保
          • 關(guān)鍵字: FPGA  時鐘  

          FPGA重點知識13條,助你構(gòu)建完整“邏輯觀”之一

          •   1、查找表LUT和編程方式  第一部分: 查找表LUT  FPGA是在PAL、GAL、EPLD、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為ASIC領(lǐng)域中的一種半定制電路而出現(xiàn)的,即解決了定制電路的不足,又克服了原有可編程器件門電路有限的缺點?! ∮捎贔PGA需要被反復(fù)燒寫,它實現(xiàn)組合邏輯的基本結(jié)構(gòu)不可能像ASIC那樣通過固定的與非門來完成,而只能采用一種易于反復(fù)配置的結(jié)構(gòu)。查找表可以很好 地滿足這一要求,目前主流FPGA都采用了基于SRAM工藝的查找表結(jié)構(gòu),也有一些軍品和宇航級FPGA采用
          • 關(guān)鍵字: FPGA  CPLD  

          eFPGA or FPGA SoC,誰將引領(lǐng)下一代可編程硬件潮流?

          •   eFPGA:冉冉升起的新星,eFPGA即嵌入式FPGA(embedded FPGA),是近期興起的新型電路IP。  隨著摩爾定律越來越接近瓶頸,制造ASIC芯片的成本越來越高。因此,設(shè)計者會希望ASIC能實現(xiàn)一定的可配置性,同時又不影響性能。在希望能做成可配置的模塊中,負責(zé)與其他芯片或者總線通信的接口單元又首當(dāng)其沖。在芯片中,模塊間的通信往往使用簡單的并行接口或者配合簡單的時序邏輯,但是在芯片間通信時為了保證可靠性,必須通過一系列握手(handshake)協(xié)議來完成通信接口。設(shè)計者往往希望自己的SoC
          • 關(guān)鍵字: eFPGA  FPGA   

          世強代理國內(nèi)唯一可批量供貨的32位工業(yè)控制DSP供應(yīng)商進芯電子

          •   近期,進芯電子與全球先進電子元件分銷商世強簽訂分銷協(xié)議,后者正式代理包括集成電路芯片、電路模塊、嵌入式電子系統(tǒng)的硬件和軟件等在內(nèi)的進芯電子全線產(chǎn)品?! ?jù)悉,世強作為全球先進的元件分銷商,目前已經(jīng)代理了如SILICON LABS、RENESAS、ROGERS、MELEXIS、EPSON等近百家歐、美、日頂尖半導(dǎo)體企業(yè)的產(chǎn)品,特別是2016年1月,上線了線上服務(wù)平臺——世強元件電商,走上了全面互聯(lián)網(wǎng)化的道路,進一步為中國數(shù)萬企業(yè)提供技術(shù)支持、元件供應(yīng)等創(chuàng)新服務(wù),獲得了業(yè)界一致好評?! 《?,進芯
          • 關(guān)鍵字: 世強  DSP  

          單片機大師郭天祥的大學(xué)六年,看看與你的有何不同?

          •   在哈爾濱工程大學(xué)五年,我在學(xué)校電子創(chuàng)新實驗室呆了四年,這四年里創(chuàng)新實驗室給我提供了良好的學(xué)習(xí)環(huán)境和完善的實驗設(shè)備;在這里與眾多電子愛好者的交流中,使我學(xué)到了更多的專業(yè)知識;在學(xué)校老師們的教導(dǎo)下,讓我學(xué)會了如何做一名合格的大學(xué)生。因此,在這里我要感謝哈爾濱工程大學(xué)的歷任領(lǐng)導(dǎo),我今天成績的取得得益于他們不斷完善的教育體制;衷心地感謝曾經(jīng)教導(dǎo)過我的刁鳴教授、付永慶教授、王松武教授,沒有他們對我的培養(yǎng),也就沒有我的今天。同時我也希望能有更多的電子愛好者加入創(chuàng)新實驗室,在完善自我的同時,在電子行業(yè)做出更突出的業(yè)
          • 關(guān)鍵字: 51  DSP  

          CPU、MCU、FPGA、SoC這些芯片究竟是啥?漲盡姿勢

          •   目前世界上有兩種文明,一種是人類社會組成的的碳基文明,一種是各種芯片組成的硅基文明——因為幾乎所有的芯片都是以單晶硅為原料制作的,芯片系統(tǒng)的總數(shù)比人類的數(shù)量還多出數(shù)十上百倍。芯片大家族里面也分各種不同類型的芯片,從古老的用電子管堆出來的成噸的邏輯門到現(xiàn)在的超級數(shù)據(jù)中心,電子技術(shù)的發(fā)展走過了一代又一代,到了今天,各種芯片更是百花齊放,芯片廠商百家爭鳴。        可是,這么多芯片,按照功能分類,有專門用于計算的、有專門用于控制的、有專門用于存儲的&hell
          • 關(guān)鍵字: FPGA  SoC  

          使用ECP5?FPGA解決網(wǎng)絡(luò)邊緣智能、視覺和互連應(yīng)用設(shè)計挑戰(zhàn)

          •   引言  隨著傳感器、低成本攝像頭和顯示屏在當(dāng)今嵌入式設(shè)計中的使用量飛速增長,市場上出現(xiàn)了許多激動人心的全新智能和視覺應(yīng)用。與此同時,嵌入式視覺應(yīng)用的爆炸式發(fā)展也讓設(shè)計工程師對處理資源需求有了一個新的認識。包含豐富數(shù)據(jù)的全新視頻應(yīng)用促使設(shè)計工程師重新考慮到底采用哪種器件,是專用應(yīng)用處理器(AP)、ASIC還是ASSP?然而,在某些情況下,在現(xiàn)有應(yīng)用處理器、ASIC或ASSP方面的大量軟件投入以及全新器件的高啟動成本已然成為上述應(yīng)用更新迭代的阻礙。這一次,擺在眼前的問題推動設(shè)計工程師尋求一種協(xié)處理解決方案
          • 關(guān)鍵字: FPGA  萊迪思  

          基于嵌入式SoC芯片S698-T的飛參采集器設(shè)計

          •  韓?俊 (珠海歐比特宇航科技股份有限公司?廣東?珠海?519080)????????隨著我國航空業(yè)的發(fā)展,我國自主設(shè)計的飛機越來越多的飛行在天空中,為了記錄監(jiān)控飛機飛行過程中,飛機各種設(shè)備的參數(shù),就需要飛行參數(shù)記錄儀器進行實時記錄。而飛機上設(shè)備種類、接口類型、信號種類都比較多,而為了滿足多種飛機型號的需求,就需要將飛行參數(shù)采集器設(shè)備的尺寸做的比較小,使得大飛機和小飛機都能夠使用。  為
          • 關(guān)鍵字: SoC  FPGA  

          基于FPGA的卷積層并行加速方案

          •   卷積神經(jīng)網(wǎng)絡(luò)(Convolutional?Neural?Networks)是一種主要應(yīng)用于圖像處理領(lǐng)域的人工智能算法。尤其是在計算機視覺領(lǐng)域,CNN在包括識別(recognition)、檢測(detection)、分割(segmentation)等很多任務(wù)中占主流地位?! 【矸e神經(jīng)網(wǎng)絡(luò)的基本元素:卷積層(convolutional?layer)、池化層(pooling)、激活函數(shù)(activation)、全連接層(fully-connected?layer)。卷
          • 關(guān)鍵字: FPGA  CNN  

          靜態(tài)哈夫曼編碼的快速硬件實現(xiàn)

          •  王朝馳?李成澤?史傲凱?李靖  電子科技大學(xué)(四川?成都?610054)  第一屆(2016-2017)全國大學(xué)生集成電路創(chuàng)新創(chuàng)業(yè)大賽全國總決賽FPGA設(shè)計方向二等獎本文所提出的方案的主要功能是連續(xù)接收256個0~9之間的任意數(shù)值,針對這256個數(shù)據(jù)完成輸入數(shù)據(jù)元素的哈夫曼編碼,最后先輸出0~9元素對應(yīng)的編碼,再按照輸入數(shù)據(jù)順序輸出各數(shù)據(jù)對應(yīng)的哈夫曼編碼?! ??系統(tǒng)設(shè)計方案  哈夫曼編碼的基本思想是將出現(xiàn)概率較大的數(shù)據(jù)用較短的編碼表示,而將出
          • 關(guān)鍵字: 哈夫曼編碼  FPGA  

          智能工業(yè)物聯(lián)網(wǎng)邊緣 (Edge)平臺的關(guān)鍵屬性(上)

          •   1?IT-OT?融合方法  工業(yè)物聯(lián)網(wǎng)?(IIoT)?指涉及邊緣設(shè)備、云應(yīng)用、傳感器、算法、安全性、保密性、大量協(xié)議庫、人機界面?(HMI)?及其它必須互操作元素的多維度緊密耦合的系統(tǒng)鏈。一些人將?IIoT?愿景描述為運營技術(shù)?(OT)?與信息技術(shù)?(IT)?的融合,但實際上目標更為深遠。OT?應(yīng)用的時間敏感性和?IT?應(yīng)用的數(shù)據(jù)密集性要求所有這些元素融
          • 關(guān)鍵字: 工業(yè)物聯(lián)網(wǎng)  FPGA   

          采用FPGA的以太網(wǎng)應(yīng)用

          •   以太網(wǎng)連接的日益普及和不斷增加的降成本壓力,是不可阻擋的兩大網(wǎng)絡(luò)趨勢。由于網(wǎng)絡(luò)和物聯(lián)網(wǎng)(IoT)不斷擴張,使得以太網(wǎng)端口的性能持續(xù)增加,并且應(yīng)用于更廣泛的各種產(chǎn)品。網(wǎng)絡(luò)運營商面臨兩個巨大壓力,首先是要大幅降低資本支出(CAPEX/OPEX),同時要提供更快性能以支持消費者應(yīng)用,如4?K視頻和無處不在的云連接。為了幫助架構(gòu)師滿足這些市場需求,我們需要重新定義中端密度FPGA特性:低成本、低功耗,并且可以滿足通訊應(yīng)用中以太網(wǎng)互聯(lián)的性能要求?! ∵@些新市場向設(shè)計以太網(wǎng)通信設(shè)備的供應(yīng)商提出了重大的挑
          • 關(guān)鍵字: FPGA  以太網(wǎng)  

          AI技術(shù)助力視頻監(jiān)控領(lǐng)域智能化發(fā)展

          •   如果大家參加過2017年10月底在深圳舉辦的安博會,肯定會被如潮的人海以及玲瑯滿目的人工智能案例所震驚。毫無疑問,視頻監(jiān)控行業(yè)將迎來真正的大爆發(fā),同時人工智能也必然會在視頻監(jiān)控行業(yè)大規(guī)模應(yīng)用。  近兩年,得益于深度學(xué)習(xí)算法的進步,人工智能得以飛速發(fā)展和應(yīng)用。業(yè)界有個這樣的簡單比喻:如果把打造人工智能系統(tǒng)比作造火箭,則算法是引擎,數(shù)據(jù)是燃料,加速靠的是芯片。可見,海量的數(shù)據(jù)、先進的算法、高效的芯片是AI領(lǐng)域三大要素。在這次人工智能大浪潮中,幾乎每個芯片商都希望搭上順風(fēng)車火一把。下圖為研究機構(gòu)對未來AI芯
          • 關(guān)鍵字: AI  FPGA  

          大咖詳談FPGA,簡介、工作原理等

          •   FPGA工作原理與簡介  如前所述,F(xiàn)PGA是在PAL、GAL、EPLD、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為ASIC領(lǐng)域中的一種半定制電路而出現(xiàn)的,即解決了定制電路的不足,又克服了原有可編程器件門電路有限的缺點?! ∮捎贔PGA需要被反復(fù)燒寫,它實現(xiàn)組合邏輯的基本結(jié)構(gòu)不可能像ASIC那樣通過固定的與非門來完成,而只能采用一種易于反復(fù)配置的結(jié)構(gòu)。查找表可以很好地滿足這一要求,目前主流FPGA都采用了基于SRAM工藝的查找表結(jié)構(gòu),也有一些軍品和宇航級FPGA采用Flash或者熔絲與反熔
          • 關(guān)鍵字: FPGA  Xilinx  

          據(jù)說電子工程師就易犯這20個錯,你有過嗎?

          •   電子工程師指從事各類電子設(shè)備和信息系統(tǒng)研究、教學(xué)、產(chǎn)品設(shè)計、科技開發(fā)、生產(chǎn)和管理等工作的高級工程技術(shù)人才。一般分為硬件工程師和軟件工程師?! ∮布こ處煟褐饕撠?zé)電路分析、設(shè)計;并以電腦軟件為工具進行PCB設(shè)計,待工廠PCB制作完畢并且焊接好電子元件之后進行測試、調(diào)試;  軟件工程師:主要負責(zé)單片機、DSP、ARM、FPGA等嵌入式程序的編寫及調(diào)試。FPGA程序有時屬硬件工程師工作范疇?! ″e誤一:  這些拉高/拉低的電阻用多大的阻值關(guān)系不大,就選個整數(shù)5K吧  點評:市場上不存在5K的阻值,最接近的
          • 關(guān)鍵字: PCB  FPGA  
          共9854條 44/657 |‹ « 42 43 44 45 46 47 48 49 50 51 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();