<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          基于DSP的數(shù)據(jù)采集系統(tǒng)開發(fā)與實現(xiàn)

          • 為了解決自動檢測和控制系統(tǒng)中數(shù)據(jù)采集速度慢的問題,提出運用基于DSP的軟件平臺一CCS和TI公司TMS320系列F2812芯片開發(fā)一種快速數(shù)據(jù)采集系統(tǒng),研究了該系統(tǒng)硬件平臺的搭建和相關(guān)應用程序的開發(fā)。將其運用于旋轉(zhuǎn)機械狀態(tài)監(jiān)測及故障診斷領(lǐng)域中有關(guān)轉(zhuǎn)速信號、多路同步軸徑向振動信號、軸向位移信號、若干開關(guān)量信號、溫度、壓力、流量等參數(shù)的信號采集,取得了良好的效果。
          • 關(guān)鍵字: DSP  數(shù)據(jù)采集  系統(tǒng)開發(fā)    

          基于FIFO的DDC與DSP高速數(shù)據(jù)傳輸實現(xiàn)

          • 軟件無線電數(shù)字中頻接收機通常采用可編程數(shù)字下變頻器DDC和DSP的實現(xiàn)方案。中頻模擬信號通過A/D數(shù)字化,送入DDC混頻、抽取濾波處理,DSP接收到的是DDC輸出的低速零中頻信號,其后的解調(diào)、譯碼、信號識別等算法都可以
          • 關(guān)鍵字: 數(shù)據(jù)傳輸  實現(xiàn)  高速  DSP  FIFO  DDC  基于  FIFO  DDC  DSP  

          HF頻段RFID長距離讀寫器的研究與開發(fā)

          • 射頻識別技術(shù)(RFID)是上世紀80年代興起并不斷走向成熟的一項自動無線識別和數(shù)據(jù)獲取技術(shù)。與傳統(tǒng)的條碼、磁卡等自動識別技術(shù)相比,RFID技術(shù)在工作距離、保密性、智能化及其環(huán)境適應能力等方面都有顯著優(yōu)勢,且可同
          • 關(guān)鍵字: 研究  開發(fā)  讀寫器  長距離  頻段  RFID  HF  RFID  讀寫器  ISO-15693協(xié)議  DSP  

          嵌入式SATA存儲系統(tǒng)的研究

          • 嵌入式SATA存儲系統(tǒng)的研究,SATA硬盤作為新型的存儲介質(zhì),具有高速、海量、價格低廉、使用方便等優(yōu)點。SATA2.5協(xié)議支持3.0Gb/s的接口速度,SATA2.5硬盤的持續(xù)存儲速度可達80MB/s,最大存儲容量已經(jīng)達到750GB(如希捷ST3750640AS硬盤)。SATA硬盤已
          • 關(guān)鍵字: 研究  系統(tǒng)  存儲  SATA  嵌入式   SATA  Virtex-5  FPGA  硬盤存儲  嵌入式系統(tǒng)  

          可記錄運動者狀態(tài)的衣服方案(下)—采用MEMS、DSP及虛擬現(xiàn)實技術(shù)

          • 剖析了Moven和ADI展示的一件集慣性傳感器、處理器以及無線通信模塊于一身的衣服,這件衣服可記錄穿著者的運動狀態(tài),并在電腦屏幕上實時顯示出三維的運動圖像。MEMS傳感器、DSP乃至SoC、軟件在運動捕捉類應用上具有特殊的結(jié)構(gòu)。
          • 關(guān)鍵字: ADI  MEMS  DSP  虛擬現(xiàn)實  慣性傳感器  陀螺儀  200903  

          Altium 推出 Altera Cyclone III FPGA 新型子板

          •   日前,Altium 宣布推出另一款面向桌面 NanoBoard 可重構(gòu)硬件開發(fā)平臺的全新子板,進一步幫助電子設(shè)計人員輕松利用可編程硬件的優(yōu)勢。   這款最新插入式子板采用 780 BGA 封裝,內(nèi)置 Altera 的低成本 Cyclone® III EP3C40 FPGA。該子板包含可充分滿足應用需求的各種板載存儲器以及用來存儲電路板識別數(shù)據(jù)與相關(guān)信息的 1-Wire 存儲器器件。   電子產(chǎn)品設(shè)計人員可充分利用桌面 NanoBoard 的高靈活性以及可對 FPGA 進行再編程的特性,快速
          • 關(guān)鍵字: Altium  FPGA  

          Altera發(fā)售業(yè)界密度最高的收發(fā)器FPGA

          •   Altera公司(NASDAQ: ALTR)今天宣布,開始提供業(yè)界密度最高的收發(fā)器FPGA芯片。作為Altera® Stratix® IV GX FPGA系列中發(fā)售的第二個型號器件,EP4SGX530比市場上最大的收發(fā)器FPGA大60%。該器件提供530K邏輯單元(LE),48個工作速率高達8.5 Gbps的收發(fā)器,20.3 Mbits RAM以及1,040個嵌入式乘法器。Stratix IV GX器件面向通信、廣播、測試、醫(yī)療和軍事市場等多種應用領(lǐng)域。   Agilent邏輯和協(xié)議
          • 關(guān)鍵字: Altera,F(xiàn)PGA,收發(fā)器  

          DSP出沒 32位MCU請注意!

          • “DSP本身就是數(shù)字信號處理能力很強的控制器,”TI高級嵌入式處理器產(chǎn)品部中國區(qū)經(jīng)理譚徽告訴EEWORLD。
          • 關(guān)鍵字: TI  DSP  Delfino  

          基于FPGA的無線通信收發(fā)模塊設(shè)計方案

          基于提升小波的毫米波信號實時去噪*

          • 針對3mm波段毫米波探測器回波信號去噪處理的實時性要求,比較了幾種提升格式下基于整數(shù)的小波變換的去噪效果和算法復雜度,具體分析了實現(xiàn)5/3小波實時去噪時算法對硬件系統(tǒng)運算速度的要求,構(gòu)建了基于DSP的信號處理硬件平臺,實現(xiàn)了信號實時去噪。
          • 關(guān)鍵字: 毫米波探測器  提升格式  實時去噪  5/3小波  DSP  200903  

          基于FPGA的HDB3編解碼器設(shè)計

          • 基于FPGA的HDB3編解碼器設(shè)計,本方案設(shè)計模塊可以作為IP(Intellectual Property)核,與嵌入式處理器及其他功能模塊或IP芯核相結(jié)合在一片F(xiàn)PGA上構(gòu)成片上可編程系統(tǒng)SOPC,使得所設(shè)計的系統(tǒng)在其規(guī)模、可靠性、體積、功耗、性能等方面實現(xiàn)最優(yōu)化。
          • 關(guān)鍵字: 設(shè)計  解碼器  HDB3  FPGA  基于  編解碼器  

          基于DSP的電阻焊機電源控制電路設(shè)計

          • 摘要:從中頻逆變技術(shù)現(xiàn)狀、中頻逆變電源原理出發(fā),提出并設(shè)計出了基于DSP(Digital Single Process)的大功率中頻逆變電阻焊電源控制電路。實驗驗證了此設(shè)計方案的可行性和優(yōu)越性,即控制電路簡化、器件少、體積小、降
          • 關(guān)鍵字: 控制  電路設(shè)計  電源  焊機  DSP  電阻  基于  

          基于FPGA的高速數(shù)據(jù)中繼器設(shè)計的研究

          • 1 前言 高速以太網(wǎng)可以滿足新的容量需求,解決了低帶寬接入、高帶寬傳輸?shù)钠款i問題,擴大了應用范圍,并與以前的所有以太網(wǎng)兼容。全雙工的以太網(wǎng)協(xié)議并無傳輸距離的限制,只是在實際應用中,物理層技術(shù)限制了最
          • 關(guān)鍵字: FPGA  高速數(shù)據(jù)  中繼器    

          TI新型C64x+ DSP 提升數(shù)據(jù)密集型應用30%性能

          •   日前,德州儀器 (TI) 宣布推出速度可達 1.2 GHz 與 1 GHz 的新型 TMS320C6457 數(shù)字信號處理器 (DSP),其更高的性價比將使數(shù)據(jù)密集型信號處理應用的開發(fā)人員獲益匪淺。與 TI 目前的單核 DSP 處理器相比,C6457 的性能可提升高達 30%,而成本可降低三分之一。性能的提升得益于存儲器與高速緩存的數(shù)項改進,而體積更小的工藝節(jié)點則降低了成本。上述技術(shù)改進可針對網(wǎng)絡(luò)、影像以及工業(yè)等市場顯著降低系統(tǒng)成本,提高效率與設(shè)計靈活性,充分滿足醫(yī)療影像、雷達、工業(yè)視覺系統(tǒng)以及測試設(shè)備
          • 關(guān)鍵字: TI  DSP  TMS320C6457  
          共9876條 521/659 |‹ « 519 520 521 522 523 524 525 526 527 528 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();