<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          何謂SOPC

          • SOPC一詞主要是源自Altera, 其涵義是因?yàn)槟壳癈PLD/FPGA的容量愈來愈大, 性能愈來愈好, 加上價格下跌的推波助瀾之下, 以往ASIC產(chǎn)品才能具有的 SoC觀念, 也能移植到CPLD/FPGA上, 并且因?yàn)镃PLD/FPGA的可編程(Programmable)能力, 使得CPLD/FPGA不僅能實(shí)現(xiàn)一個高復(fù)難度的系統(tǒng), 而且還能快速改變系統(tǒng)的特性. 類似的觀念也鑒于Xilinx的Platfor
          • 關(guān)鍵字: SOPC  CPLD  FPGA  SoC  ASIC  

          基于狀態(tài)機(jī)的語音電子密碼鎖設(shè)計

          •   引 言   隨著電子技術(shù)的發(fā)展,具有防盜報警、語音提示等功能的電子密碼鎖代替密碼量少、安全性差的機(jī)械式密碼鎖已是必然趨勢。目前大部分密碼鎖采用單片機(jī)進(jìn)行設(shè)計,電路較復(fù)雜,性能不夠靈活。本文采用先進(jìn)的EDA(電子設(shè)計自動化)技術(shù),利用QuartusⅡ工作平臺和VHDL(超高速集成電路硬件描述語言),設(shè)計了一種新型的電子密碼鎖。該密碼鎖具有密碼預(yù)置、修改、語音提示和3次輸入錯誤則系統(tǒng)進(jìn)入定時鎖定并報警等功能,用FPGA(現(xiàn)場可編程門陣列)芯片和語音芯片ISD2560實(shí)現(xiàn)。由于充分利用了FPGA芯片密度大
          • 關(guān)鍵字: 工業(yè)控制  FPGA  電子密碼鎖  VHDL  遙控技術(shù)  

          高速DSP與PC實(shí)現(xiàn)串口通信的方法

          •   數(shù)字信號處理器(Digital Signal Processor,DSP)在圖形圖像處理、高精度測量控制、高性能儀器儀表等眾多領(lǐng)域得到越來越廣泛的應(yīng)用,實(shí)際運(yùn)用中,通常須將DSP采集處理后的數(shù)據(jù)傳送到PC機(jī),然后進(jìn)行存儲和處理。   T1公司的TMS320VC33微處理器具有性價比高,同時,該芯片的I/O電平、字長、運(yùn)行速度、串口功能具有大多數(shù)DSP的共同特點(diǎn)。本文針對TMS320VC33與PC RS-232的通訊,分析三種具體的接口電路和軟件設(shè)計方法,實(shí)現(xiàn)高速DSP與低速設(shè)備的通訊:①通過TMS3
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  數(shù)字信號處理器  DSP  MCU和嵌入式微處理器  

          Altera面向低成本FPGA收發(fā)器設(shè)計發(fā)售Arria GX開發(fā)套件

          •   Altera宣布開始提供Arria™ GX FPGA系列的第一款開發(fā)套件,該系列是唯一帶有收發(fā)器的無風(fēng)險、低成本FPGA。Arria GX開發(fā)套件為PCI Express (PCIe)、Serial RapidIO® (SRIO)和千兆以太網(wǎng)(Gbe)等高速串行接口設(shè)計提供了可靠的開發(fā)和測試環(huán)境。套件幫助系統(tǒng)設(shè)計人員大大降低了成本,節(jié)省了設(shè)計時間。系統(tǒng)設(shè)計人員可以利用該套件作為自己設(shè)計的起點(diǎn)。   Arria GX開發(fā)套件面向PCIe x1和x4、SRIO以及千兆以太網(wǎng)設(shè)計。它包
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  FPGA  MCU和嵌入式微處理器  

          GiDEL在最新的開發(fā)系統(tǒng)中采用Altera的Stratix FPGA系列

          •   Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開發(fā)系統(tǒng)的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應(yīng)用和設(shè)計人員開發(fā)系統(tǒng)中集成更多的功能,提升系統(tǒng)性能。   GiDEL的PROCStar III開發(fā)系統(tǒng)   面向基于PCIe的嵌入式處理應(yīng)用,GiDEL的PROCStar III開
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  GiDEL  Stratix  FPGA  MCU和嵌入式微處理器  

          CEVA的DSP內(nèi)核成為全球領(lǐng)先無線手機(jī)IC供應(yīng)商及OEM的首選

          •   隨著無線應(yīng)用領(lǐng)域開始向開放式及可授權(quán)的信號處理解決方案轉(zhuǎn)移,在這業(yè)界趨勢推動之下,CEVA公司作為DSP內(nèi)核授權(quán)的領(lǐng)先廠商現(xiàn)正逐漸成為全球領(lǐng)先的無線手機(jī)IC供應(yīng)商和OEM。加上NXP Semiconductors (恩智浦半導(dǎo)體公司) 宣布已在其超低成本蜂窩解決方案中選用CEVA-Teak™ DSP,進(jìn)一步印證了這個趨勢的發(fā)展。   NXP是繼Broadcom、智多微電子 (Chipnuts) 、EoNex、英飛凌 (Infineon)、InterDigital、瑞薩 (Renesas)
          • 關(guān)鍵字: 消費(fèi)電子  DSP  IC  NXP  模擬IC  

          音視潮聯(lián)合清華大學(xué)微電子所,啟動DSP設(shè)計計劃

          • 開發(fā)可重構(gòu)DSP解決方案的北京音視潮半導(dǎo)體技術(shù)有限公司(Improv Systems)今天宣布參加清華大學(xué)微電子研究所的聯(lián)合教學(xué)和科研計劃。通過該協(xié)議,音視潮公司捐贈其全套DSP環(huán)境即Jazz Composer Tool Suite,用于開設(shè)一個實(shí)驗(yàn)室,在先進(jìn)的媒體處理半導(dǎo)體設(shè)計的最新方法方面培訓(xùn)學(xué)生。此外,音視潮公司在當(dāng)年即參加微電子研究所"先進(jìn)DSP體系結(jié)構(gòu)和設(shè)計"研究生課程的教學(xué),并為參加科研項目的教員、實(shí)驗(yàn)室工作人員和研究生提供DSP講座。  "我
          • 關(guān)鍵字: 音視潮  清華大學(xué)  微電子所  DSP  嵌入式  

          什么是可編程邏輯?

          • 概述了可編程邏輯的特點(diǎn)以及主要的兩種可編程邏輯-PLD和FPGA的區(qū)別? ?   什么是可編程邏輯?   在數(shù)字電子系統(tǒng)領(lǐng)域,存在三種基本的器件類型:存儲器、微處理器和邏輯器件。存儲器用來存儲隨機(jī)信息,如數(shù)據(jù)表或數(shù)據(jù)庫的內(nèi)容。微處理器執(zhí)行軟件指令來完成范圍廣泛的任務(wù),如運(yùn)行字處理程序或視頻游戲。邏輯器件提供特定的功能,包括器件與器件間的接口、數(shù)據(jù)通信、信號處理、數(shù)據(jù)顯示、定時和控制操作、以及系統(tǒng)運(yùn)行所需要的所有其它功能。?   固定邏輯與可編程邏輯   邏輯器件可分為兩大類&
          • 關(guān)鍵字: FPGA  PLD  

          利用Freeze技術(shù)的FPGA實(shí)現(xiàn)低功耗設(shè)計

          • 由于更嚴(yán)格的功耗限制、規(guī)范和標(biāo)準(zhǔn)要求,系統(tǒng)設(shè)計師現(xiàn)在比什么時候都關(guān)注功耗問題。
          • 關(guān)鍵字: Freeze  FPGA  低功耗設(shè)計    

          DSP在通信中的應(yīng)用

          •   (1)數(shù)字式蜂房系統(tǒng)     數(shù)字式蜂房系統(tǒng)使用通用DSP來實(shí)現(xiàn)語音合成(speech synthesis)、糾錯編碼(error-correction coding)、基帶調(diào)制解調(diào)器(baseband modem)、以及系統(tǒng)控制等功能。     a.語音合成、語音壓縮與編碼是DSP最早和最廣泛的應(yīng)用項目。在有線和無線通信中,矢量編碼器用于將語音信號壓縮到有限帶寬的信道中。 &
          • 關(guān)鍵字: DSP  通信  嵌入式  嵌入式  

          基于DSP的高速實(shí)時語音識別系統(tǒng)的設(shè)計

          • 實(shí)時語音識別系統(tǒng)中,由于語音的數(shù)據(jù)量大,運(yùn)算復(fù)雜,對處理器性能提出了很高的要求,適于采用高速DSP實(shí)現(xiàn)。雖然DSP提供了高速和靈活的硬件設(shè)計,但是在實(shí)時處理系統(tǒng)中,還需結(jié)合DSP器件的結(jié)構(gòu)及工作方式,針對語音處理的特點(diǎn),對軟件進(jìn)行反復(fù)優(yōu)化,以縮短識別時間,滿足實(shí)時的需求。因此如何對DSP進(jìn)行優(yōu)化編程,解決算法的復(fù)雜性和硬件存儲容量及速度之間的矛盾,成為實(shí)現(xiàn)系統(tǒng)性能的關(guān)鍵。本文基于TMS320C6713設(shè)計并實(shí)現(xiàn)了高速實(shí)時語音識別系統(tǒng),在固定文本的說話人辨識的應(yīng)用中效果顯著。    1 
          • 關(guān)鍵字: DSP  語音識別  嵌入式  嵌入式  

          基于FPGA設(shè)計安全的汽車通信網(wǎng)絡(luò)

          • 汽車工業(yè)正在經(jīng)歷一場無線技術(shù)革命,但安全威脅不解決,則可能削弱這塊新興的市場。由于高速網(wǎng)絡(luò)連接正設(shè)法進(jìn)入汽車領(lǐng)域,設(shè)計師面臨新通信標(biāo)準(zhǔn)實(shí)施的挑戰(zhàn)。許多已經(jīng)習(xí)慣于漫長開發(fā)周期的設(shè)計師, 現(xiàn)在則在為迅速給新型車輛配備用戶需求的電子設(shè)備而進(jìn)行競爭。為調(diào)整上市時間并駕馭出現(xiàn)的多個標(biāo)準(zhǔn),設(shè)計師正轉(zhuǎn)向采用FPGA(現(xiàn)場可編程門陣列)。遺憾的是,由于汽車工業(yè)匆忙采用下一代基于fpga的汽車遠(yuǎn)程信息系統(tǒng),幾乎沒有設(shè)計師能夠充分明白他們選擇的fpga在安全上意味著什么。構(gòu)建安全的網(wǎng)絡(luò)首先要設(shè)計安全的系統(tǒng),而且選擇
          • 關(guān)鍵字: FPGA  設(shè)計  汽車  通信  嵌入式  

          基于FPGA的數(shù)字交換系統(tǒng)的設(shè)計與實(shí)現(xiàn)

          •   專用交換機(jī)過于強(qiáng)大專業(yè)的功能,以及昂貴的價格,并非小型建網(wǎng)的理想選擇;同時,傳統(tǒng)的PBX的模擬交換方式存在著失真大、欠靈活以及隨規(guī)模增大而復(fù)雜度劇增的不足。本文提出的方案,有別于常用PBX的模擬交換,是一種適用于一定規(guī)模局域網(wǎng)的數(shù)字交換機(jī)。FPGA的使用在保證了性能提高的同時,在復(fù)雜度和擴(kuò)展性方面也有了明顯的改進(jìn)。   一 、系統(tǒng)結(jié)構(gòu)   本系統(tǒng)實(shí)現(xiàn)了帶有16路內(nèi)線電話、同時具備4路外線接口的數(shù)字交換機(jī),系統(tǒng)結(jié)構(gòu)如圖1。      (1)用戶接口及PCM編碼部分   用戶接口電路選
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  數(shù)字交換系統(tǒng)  MCU和嵌入式微處理器  

          基于FPGA設(shè)計安全的汽車通信網(wǎng)絡(luò)

          •   汽車工業(yè)正在經(jīng)歷一場無線技術(shù)革命,但安全威脅不解決,則可能削弱這塊新興的市場。由于高速網(wǎng)絡(luò)連接正設(shè)法進(jìn)入汽車領(lǐng)域,設(shè)計師面臨新通信標(biāo)準(zhǔn)實(shí)施的挑戰(zhàn)。許多已經(jīng)習(xí)慣于漫長開發(fā)周期的設(shè)計師, 現(xiàn)在則在為迅速給新型車輛配備用戶需求的電子設(shè)備而進(jìn)行競爭。為調(diào)整上市時間并駕馭出現(xiàn)的多個標(biāo)準(zhǔn),設(shè)計師正轉(zhuǎn)向采用FPGA(現(xiàn)場可編程門陣列)。遺憾的是,由于汽車工業(yè)匆忙采用下一代基于fpga的汽車遠(yuǎn)程信息系統(tǒng),幾乎沒有設(shè)計師能夠充分明白他們選擇的fpga在安全上意味著什么。構(gòu)建安全的網(wǎng)絡(luò)首先要設(shè)計安全的系統(tǒng),而且選擇適當(dāng)?shù)?/li>
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  汽車通信網(wǎng)絡(luò)  MCU和嵌入式微處理器  

          DSP與普通MCU的區(qū)別

          •   考慮一個數(shù)字信號處理的實(shí)例,比如有限沖擊響應(yīng)濾波器(FIR)。用數(shù)學(xué)語言來說,F(xiàn)IR濾波器是做一系列的點(diǎn)積。取一個輸入量和一個序數(shù)向量,在系數(shù)和輸入樣本的滑動窗口間作乘法,然后將所有的乘積加起來,形成一個輸出樣本。   類似的運(yùn)算在數(shù)字信號處理過程中大量地重復(fù)發(fā)生,使得為此設(shè)計的器件必須提供專門的支持,促成了了DSP器件與通用處理器(GPP)的分流:   1 對密集的乘法運(yùn)算的支持   GPP不是設(shè)計來做密集乘法任務(wù)的,即使是一些現(xiàn)代的GPP,也要求多個指令周期來做一次乘法。而DSP處理器使用專
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  數(shù)字信號處理  DSP  MCU  MCU和嵌入式微處理器  
          共9873條 590/659 |‹ « 588 589 590 591 592 593 594 595 596 597 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();