<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          FPGA的SoC和專用化趨勢

          •   過去一年中,F(xiàn)PGA巨頭賽靈思(Xilinx)在中國大舉構(gòu)建生態(tài)系統(tǒng),其速度和力度讓人吃驚。2006年末,賽靈思公司董事會(huì)主席、總裁兼CEOWimRoelandts來華宣布了“促進(jìn)中國電子設(shè)計(jì)創(chuàng)新”的在華發(fā)展戰(zhàn)略,主要內(nèi)容包括加強(qiáng)客戶支持力度、建立良好生態(tài)網(wǎng)絡(luò)、投資新興半導(dǎo)體公司以及培養(yǎng)未來工程設(shè)計(jì)人才,拉開了賽靈思在中國大舉擴(kuò)張的序幕。   隨后,賽靈思宣布設(shè)立了金額達(dá)7500萬美元的亞太區(qū)技術(shù)基金,投資那些基于可編程邏輯、為重點(diǎn)行業(yè)開發(fā)創(chuàng)新應(yīng)用的公司。2007年,賽靈思又分別在上海張江和江蘇無錫
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  SoC  MCU和嵌入式微處理器  

          FPGA加速滲透非傳統(tǒng)應(yīng)用領(lǐng)域

          •   自從1985年首款FPGA器件誕生以來,F(xiàn)PGA產(chǎn)業(yè)一方面修煉內(nèi)功——從技術(shù)上來說,工藝從2μm發(fā)展到65nm,晶體管數(shù)量從8.5萬個(gè)增長到10億個(gè)以上;另一方面向外擴(kuò)張——應(yīng)用領(lǐng)域從最初的通信業(yè)不斷向消費(fèi)電子、汽車、工業(yè)控制等滲透,同時(shí)在不斷“蠶食”DSP、ASIC、ASSP和嵌入式處理器的市場。如今,Xilinx、Altera和Actel等FPGA產(chǎn)業(yè)的領(lǐng)導(dǎo)廠商也不再是20多年前的孤軍奮戰(zhàn),在其周圍,F(xiàn)PGA開發(fā)和應(yīng)用的生態(tài)系統(tǒng)已然初步形成,大大促進(jìn)了FPGA產(chǎn)業(yè)的發(fā)展。   “非傳統(tǒng)”應(yīng)用領(lǐng)域
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  晶體管  DSP  MCU和嵌入式微處理器  

          基于FPS200傳感器和DSP的指紋識(shí)別系統(tǒng)設(shè)計(jì)

          •   引言   指紋以其唯一性、穩(wěn)定性及非遺失性而成為個(gè)人身份識(shí)別的有效手段。計(jì)算機(jī)圖像處理和模式識(shí)別技術(shù)的發(fā)展使指紋自動(dòng)識(shí)別技術(shù)更加成熟。指紋識(shí)別技術(shù)主要是通過分析指紋的局部特征,從中抽取詳盡的特征點(diǎn),從而可靠地確認(rèn)個(gè)人身份。目前的多數(shù)指紋識(shí)別系統(tǒng)是將指紋圖像采集到計(jì)算機(jī)中,然后利用計(jì)算機(jī)進(jìn)行識(shí)別。但該方法不但占用了主機(jī)系統(tǒng)的資源,同時(shí)也限制了指紋圖像處理的速度。而本文介紹的基于DSP的指紋識(shí)別系統(tǒng)不但可脫機(jī)工作,也可通過接口進(jìn)行二次開發(fā),并可快捷地整合到其它系統(tǒng)中。該系統(tǒng)采用TI公司生產(chǎn)的DSP芯片T
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPS200  傳感器  DSP  傳感器  執(zhí)行器  

          基于FPGA的圖像邊緣檢測

          •   引言   圖像邊緣檢測是圖像處理的一項(xiàng)基本技術(shù),在工業(yè)、醫(yī)學(xué)、航天和軍事等領(lǐng)域有著廣泛的應(yīng)用。圖像處理的速度一直是一個(gè)難題。雖然DSP具備指令流水線特性和很高的處理速度,但其速度仍然很受限制,而利用高速可編程邏輯器件FPGA/CPLD來設(shè)計(jì)圖像邊緣檢測器可以很好的克服這個(gè)問題,是一種全新的解決方案。   1 圖像邊緣檢測算法   用于圖像邊緣檢測的算法很多,諸如Rorberts算子、Sobel算子、Prewitt算子、Laplaceian算子等,由于Sobel算法只涉及到加法操作,并且可以取得很
          • 關(guān)鍵字: 測試  測量  FPGA  圖像邊緣檢測  DSP  MCU和嵌入式微處理器  

          基于DSP的數(shù)字圖像處理系統(tǒng)中的抗干擾設(shè)計(jì)

          •     0. 引言    隨著人類文明的進(jìn)步和電子科技的快速發(fā)展,視頻通信作為人類視野的延伸,被廣泛應(yīng)用于各行各業(yè)。應(yīng)運(yùn)而生的數(shù)字圖像處理技術(shù)也就得到了飛速地發(fā)展。目前,由于運(yùn)算速度快、片上資源豐富和能夠?qū)崿F(xiàn)復(fù)雜的線性和非線性算法等原因,DSP已成為通信、計(jì)算機(jī)和消費(fèi)電子產(chǎn)品等領(lǐng)域的基礎(chǔ)器件,其中在數(shù)字圖像處理技術(shù)中顯得尤為突出。然而,由于包括DSP本身在內(nèi)的所有電子器件都是干擾源,而且系統(tǒng)所處的工作環(huán)境中還有很多外界干擾源,再加上數(shù)字圖像處理技術(shù)對信號(hào)噪
          • 關(guān)鍵字: DSP  數(shù)字圖像處理  抗干擾  嵌入式  

          高速AD轉(zhuǎn)換器ADS8364在電能質(zhì)量監(jiān)控系統(tǒng)中的應(yīng)用

          •        引言         隨著我國電網(wǎng)的逐步發(fā)展,如何保證優(yōu)良的電能質(zhì)量成為一項(xiàng)重要的工作。電能質(zhì)量監(jiān)控系統(tǒng)可以實(shí)時(shí)跟蹤電網(wǎng)參數(shù)的變化,故可為改善電網(wǎng)電能質(zhì)量提供實(shí)際依據(jù)。        傳統(tǒng)的監(jiān)控裝置對目前一些高頻的復(fù)雜暫態(tài)量的采集與處理還相對困難,所以研制一種高速的、處理能力強(qiáng)大的監(jiān)控
          • 關(guān)鍵字: AD轉(zhuǎn)換器  ADS8364  電能  監(jiān)控  DSP  TI  嵌入式  工業(yè)控制  

          基于DSP的SPWM變頻電源數(shù)字控制

          • 介紹了基于DSP的變頻電源數(shù)字控制系統(tǒng),詳細(xì)討論了利用DSP TMS320LF2407產(chǎn)生頻率幅值可按需要改變的SPWM波的程序設(shè)計(jì)策略和算法。實(shí)驗(yàn)效果很好,滿足了變頻器在線調(diào)試的要求。
          • 關(guān)鍵字: 數(shù)字  控制  電源  變頻  DSP  SPWM  基于  

          奧運(yùn)無線標(biāo)準(zhǔn)McWill選定基帶處理芯片

          針對H.264的編譯碼設(shè)計(jì)以及各種硬件加速架構(gòu)

          •        不只在高解析視訊應(yīng)用上發(fā)光發(fā)熱,H.264針對中低分辨率,也能發(fā)揮其降低流量的長處,因此應(yīng)用于網(wǎng)絡(luò)實(shí)時(shí)串流傳輸,或者是移動(dòng)裝置上小屏幕視訊的播放,都是非常合宜的方式。        由H.264具有一系列優(yōu)于MPEG4和H.263的特性,在相同的重建圖像質(zhì)量下,能比H.263節(jié)省約50%左右的流量。但是,在獲得優(yōu)越性能的同時(shí),H.264的計(jì)算復(fù)雜度卻大大
          • 關(guān)鍵字: H.264  編解碼  通信  嵌入式系統(tǒng)  DSP  多媒體  消費(fèi)類電子  嵌入式  消費(fèi)電子  

          FPGA與DDR3 SDRAM的接口設(shè)計(jì)

          •     DDR3 SDRAM內(nèi)存的總線速率達(dá)到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作電壓,采用90nm制程達(dá)到2Gbits的高密度。這個(gè)架構(gòu)毫無疑問更快、更大,每比特的功耗也更低,但是如何實(shí)現(xiàn)FPGA和DDR3 SDRAM DIMM條的接口設(shè)計(jì)呢?   關(guān)鍵字:均衡(leveling)   如果FPGA&nbs
          • 關(guān)鍵字: FPGA  DDR3  SDRAM  接口  模擬IC  電源  

          TI推出首款符合DTS-HD主體音頻標(biāo)準(zhǔn)的DSP實(shí)施方案

          •       德州儀器 (TI) 始終致力于發(fā)展實(shí)現(xiàn)最高性能音質(zhì)的創(chuàng)新技術(shù),日前,公司宣布其音頻DSP 成為率先通過 192 kHz DTS-HD 主體音頻 (DTS-HD master audio) 標(biāo)準(zhǔn)認(rèn)證的嵌入式實(shí)施方案,從而能夠?yàn)榧彝ビ霸合到y(tǒng)帶來無與倫比的音質(zhì)?;?nbsp;TI 獲獎(jiǎng)的 DA7xx 系列&nb
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  TI  DTS-HD  DSP  MCU和嵌入式微處理器  

          基于DM642的嵌入式網(wǎng)絡(luò)視頻服務(wù)器的設(shè)計(jì)

          • [摘要] 嵌入式網(wǎng)絡(luò)視頻服務(wù)器以其可靠性高,組網(wǎng)方便等優(yōu)點(diǎn)越來越受到安防領(lǐng)域廠商和客戶的重視。視頻服務(wù)器用到的核心技術(shù)一般包括視頻壓縮算法,音頻壓縮算法,網(wǎng)絡(luò)傳輸協(xié)議。采用面向媒體處理的專用DSP,其開發(fā)時(shí)間不長,優(yōu)點(diǎn)是由于算法是軟件代碼,所以可以不斷對產(chǎn)品性能進(jìn)行升級(jí),重復(fù)開發(fā)成本較低。 [關(guān)鍵詞]DSP; 網(wǎng)絡(luò) ;視頻服務(wù)器  引言 目前的安防監(jiān)控領(lǐng)域的主流產(chǎn)品是DVR(數(shù)字硬盤錄像機(jī)),它的主要特點(diǎn)是適合監(jiān)控點(diǎn)集中的局域監(jiān)控應(yīng)用。但是,隨著對于遠(yuǎn)程分布式監(jiān)控需
          • 關(guān)鍵字: DM642  嵌入式系統(tǒng)  網(wǎng)絡(luò)  視頻服務(wù)器  TI  DSP  嵌入式  

          基于MAX+plusⅡ開發(fā)平臺(tái)的EDA設(shè)計(jì)方法

          •     MAX + plus Ⅱ是美國Altera 公司的一種EDA 軟件,用于開發(fā)CPLD 和FPGA 進(jìn)行數(shù)字系統(tǒng)的設(shè)計(jì)。用圖形輸入方式和文本輸入方式設(shè)計(jì)了一模60計(jì)數(shù)器,介紹了數(shù)字系統(tǒng)設(shè)計(jì)的一般方法和過程,揭示了其在數(shù)字系統(tǒng)中的重要作用。        EDA ( Elect ronic Design 
          • 關(guān)鍵字: MAX+plusⅡ  開發(fā)平臺(tái)  EDA  CPLD  FPGA  EDA  IC設(shè)計(jì)  

          32位單精度浮點(diǎn)乘法器的FPGA實(shí)現(xiàn)

          • 本文使用Altera Quartus II 4.1仿真軟件, 采用的器件是EPF10K100EQ 240 -1, 對乘法器進(jìn)行了波形仿真, 并采用0.5CMOS工藝進(jìn)行邏輯綜合。
          • 關(guān)鍵字: FPGA  精度  浮點(diǎn)  乘法器    

          GiDEL在最新的開發(fā)系統(tǒng)中采用Altera的Stratix FPGA系列

          •   Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開發(fā)系統(tǒng)的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應(yīng)用和設(shè)計(jì)人員開發(fā)系統(tǒng)中集成更多的功能,提升系統(tǒng)性能。   GiDEL的PROCStar III開發(fā)系統(tǒng)   面向基于PCIe的嵌入式處理應(yīng)用,GiDEL的PROCStar III開
          • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  PROC  FPGA  MCU和嵌入式微處理器  
          共9874條 588/659 |‹ « 586 587 588 589 590 591 592 593 594 595 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();