<meter id="pryje"><nav id="pryje"><delect id="pryje"></delect></nav></meter>
          <label id="pryje"></label>

          首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
          EEPW首頁 >> 主題列表 >> fpga+dsp

          Verilog HDL簡明教程(part1)

          • Verilog HDL簡明教程(part1)-Verilog HDL是一種硬件描述語言,用于從算法級、門級到開關(guān)級的多種抽象設(shè)計層次的數(shù)字系統(tǒng)建模。被建模的數(shù)字系統(tǒng)對象的復雜性可以介于簡單的門和完整的電子數(shù)字系統(tǒng)之間。數(shù)字系統(tǒng)能夠按層次描述,并可在相同描述中顯式地進行時序建模。
          • 關(guān)鍵字: VerilogHDL  FPGA  

          FPGA基本知識與發(fā)展趨勢(part2)

          • FPGA基本知識與發(fā)展趨勢(part2)-由于基于LUT 的FPGA 具有很高的集成度,其器件密度從數(shù)萬門到數(shù)千萬門不等,可以完成極其復雜的時序與邏輯組合邏輯電路功能,所以適用于高速、高密度的高端數(shù)字邏輯電路設(shè)計領(lǐng)域。
          • 關(guān)鍵字: FPGA  賽靈思  EPROM  

          FPGA實戰(zhàn)開發(fā)技巧(10)

          • FPGA實戰(zhàn)開發(fā)技巧(10)-串行Flash的特點是占用管腳比較少,作為系統(tǒng)的數(shù)據(jù)存貯非常合適,一般都是采用串行外設(shè)接口(SPI 總線接口)。Flash 存貯器與EEPROM根本不同的特征就是EEPROM可以按字節(jié)進行數(shù)據(jù)的改寫,而Flash只能先擦除一個區(qū)間,然后改寫其內(nèi)容。
          • 關(guān)鍵字: FPGA  賽靈思  EEPROM  

          FPGA實戰(zhàn)開發(fā)技巧(9)

          • FPGA實戰(zhàn)開發(fā)技巧(9)-FPGA配置方式靈活多樣,根據(jù)芯片是否能夠自己主動加載配置數(shù)據(jù)分為主模式、從模式以及JTAG模式。典型的主模式都是加載片外非易失( 斷電不丟數(shù)據(jù)) 性存儲器中的配置比特流,配置所需的時鐘信號( 稱為CCLK) 由FPGA內(nèi)部產(chǎn)生,且FPGA控制整個配置過程
          • 關(guān)鍵字: FPGA  賽靈思  JTAG  

          FPGA實戰(zhàn)開發(fā)技巧(8)

          • FPGA實戰(zhàn)開發(fā)技巧(8)-FPGA 設(shè)計的時序性能是由物理器件、用戶代碼設(shè)計以及EDA 軟件共同決定的,忽略了任何一方面的因素,都會對時序性能有很大的影響。本節(jié)主要給出大規(guī)模設(shè)計中,賽靈思物理器件和EDA 軟件的最優(yōu)使用方案。
          • 關(guān)鍵字: FPGA  賽靈思  EDA  

          高云半導體推出GW2A系列FPGA芯片的DDR類儲存器接口解決方案

          •   山東濟南,2017年10月10日訊,山東高云半導體科技有限公司(以下簡稱“山東高云半導體”)今天宣布推出基于中密度晨熙?家族的GW2A系列FPGA芯片的DDR類儲存器接口IP核初級版(Gowin Memory Interface IP),包括相關(guān)IP軟核、參考設(shè)計及開發(fā)板等完整解決方案?! 「咴艱DR類儲存器接口IP核初級版目前是一個通用的DDR2存儲器接口IP,兼容JESD79-2標準。該IP包含通用的DDR2內(nèi)存控制器(Memory Controller,M
          • 關(guān)鍵字: 高云  FPGA  

          手把手教你FPGA存儲器項使用DRAM

          •   某些FPGA終端,包含板載的、可以動態(tài)隨機訪問的存儲塊(DRAM),這些存儲塊可以在FPGA VI中直接訪問,速率非常高?! RAM可以用來緩存大批量的數(shù)據(jù),而且速度可以非???。針對一些特殊應用,比如:瞬時帶寬非常高,而且有要保存原始數(shù)據(jù)的時候,就可以用DRAM做一個大的FIFO緩沖?! RAM的大小每塊板卡可能不同,一般在官網(wǎng)中對應板卡的說明中都會標明DRAM的大小(如果有DRAM的話)。比如,PXIe-7966R就有512M的DRAM空間?! ttp://sine.ni.com/n
          • 關(guān)鍵字: FPGA  DRAM  

          中電14所打破中國雷達依賴進口DSP芯片的歷史

          •   日前,為期一周的第三屆軍民融合發(fā)展高技術(shù)裝備成果展覽暨論壇活動正在北京舉行,來自全國354家企業(yè)的422項技術(shù)成果參展,一大批國之重器、強軍利器、創(chuàng)新銳器集中亮相,眾多前瞻性、顛覆性、創(chuàng)新性成果均為首次公開展示,大部分是我國近年來在信息技術(shù)領(lǐng)域軍民融合發(fā)展的具有自主知識產(chǎn)權(quán)的核心關(guān)鍵技術(shù)。   中國電科14所也攜帶眾多技術(shù)成果參加了這次展會。在展會上,由中電14所聯(lián)合清華大學、龍芯中科等單位研發(fā)的華睿DSP雖然并不起眼,但這款小小的芯片,卻結(jié)束了中國國產(chǎn)雷達長期依賴進口DSP的歷史。   
          • 關(guān)鍵字: DSP  雷達  

          Ximmerse VR/AR跟蹤平臺采用萊迪思的低功耗、小尺寸ECP5 FPGA

          •   萊迪思半導體公司,客制化智能互連解決方案市場的領(lǐng)先供應商,今日宣布廣東虛擬現(xiàn)實科技有限公司(Ximmerse),移動AR/VR應用交互系統(tǒng)提供商,選擇采用萊迪思ECP5? FPGA為其AR/VR跟蹤平臺實現(xiàn)立體視覺計算解決方案。得益于低功耗、小尺寸和低成本的優(yōu)勢,市場領(lǐng)先的萊迪思ECP5 FPGA是用于實現(xiàn)網(wǎng)絡邊緣靈活的互連和加速應用的理想選擇,可實現(xiàn)低功耗、低延遲的解決方案?! ‰S著對于AR/VR設(shè)備市場需求的不斷增長,目前基于頭戴式顯示器(HMD)的系統(tǒng)在使用移動應用處理器(A
          • 關(guān)鍵字: Ximmerse  FPGA  

          人工智能?自動駕駛?云計算?數(shù)據(jù)中心?10nm FPGA全程帶飛

          • 當下時代的主題究竟是什么?5G通信?人工智能?自動駕駛?還是云計算?或許都是;又或許,都不是。當你看到在這些前端應用市場不斷迸發(fā)著激情和靈感時,如何滿足其背后以指數(shù)形式增長的數(shù)據(jù)需求就成了諸多工程師最為頭疼的問題。
          • 關(guān)鍵字: 英特爾,F(xiàn)PGA,智能互聯(lián)  

          “英特爾精尖制造日”解讀全球晶體管密度最高的制程工藝

          •   “英特爾精尖制造日”活動今天舉行,展示了英特爾制程工藝的多項重要進展,包括:英特爾10納米制程功耗和性能的最新細節(jié),英特爾首款10納米FPGA的計劃,并宣布了業(yè)內(nèi)首款面向數(shù)據(jù)中心應用的64層3D NAND產(chǎn)品已實現(xiàn)商用并出貨?! ?nbsp;    英特爾公司全球副總裁兼中國區(qū)總裁楊旭  歡迎來自合作伙伴、客戶、政府部門和學術(shù)界的嘉賓以及新聞媒體出席2017年9月19日在北京舉行的“英特爾精尖制造日”活動。此次活動著眼于快速發(fā)展的中國技術(shù)生態(tài)系統(tǒng),重申英特爾與中國半導體產(chǎn)業(yè)共成長
          • 關(guān)鍵字: 英特爾  FPGA  

          萊迪思半導體iCE40? FPGA為SteamVR?跟蹤平臺實現(xiàn)低延遲的同步傳感器數(shù)據(jù)處理功能

          •   萊迪思半導體公司(NASDAQ: LSCC),客制化智能互連解決方案市場的領(lǐng)先供應商,今日宣布Valve采用萊迪思的低功耗、低成本iCE40? FPGA為SteamVR?跟蹤平臺實現(xiàn)實時數(shù)據(jù)采集和處理功能?! ∽鳛镾teamVR跟蹤平臺上的低功耗、低延遲傳感器中心,萊迪思iCE40 FPGA大大減少了傳感器到應用處理器/微控制器的印刷電路板(PCB)信號布線數(shù)量,從而降低EMI干擾和PCB擁塞程度,并提高信號完整性?! ∪R迪思半導體資深業(yè)務發(fā)展經(jīng)理陳英仁表示:“我們的低功
          • 關(guān)鍵字: 萊迪思  FPGA  

          手把手教你在FPGA實例上運行“Hello World”

          •   前言  在4月19號的舊金山AWS技術(shù)峰會上,亞馬遜CTO Werner Vogels宣布了多項AWS新功能,其中就包括眾人期待已久的FPGA實例F1?! 1 實例配有最新的 16 nm Xilinx UltraScale Plus FPGA,目前有f1.2xlarge和f1.16xlarge兩種類型,其中f1.2xlarge配備有1個FPGA卡, f1.16xlarge配備有8個FPGA卡?! ∈褂?/li>
          • 關(guān)鍵字: FPGA  神經(jīng)網(wǎng)絡  

          FPGA工程師不得不知的FPGA設(shè)計經(jīng)驗

          •   這里談談一些經(jīng)驗和大家分享,希望能對IC設(shè)計的新手有一定的幫助,能使得他們能少走一些彎路!   在IC工業(yè)中有許多不同的領(lǐng)域,IC設(shè)計者的特征也會有些不同。在A領(lǐng)域的一個好的IC設(shè)計者也許會花很長時間去熟悉B領(lǐng)域的知識。在我們職業(yè)生涯的開始,我們應該問我們自己一些問題,我們想要成為怎樣的IC設(shè)計者?消費?PC外圍?通信?微處理器或DSP?等等。   IC設(shè)計的基本規(guī)則和流程是一樣的,無論啥樣的都會加到其中。HDL,F(xiàn)PGA和軟件等是幫助我們理解芯片的最好工具。IC的靈魂是知識。因此我們遇到的第一個
          • 關(guān)鍵字: FPGA  

          基于FPGA的數(shù)字分頻器設(shè)計

          •   1. 概述  隨著集成電路技術(shù)的快速發(fā)展,半導體存儲、微處理器等相關(guān)技術(shù)的發(fā)展得到了飛速發(fā)展。FPGA以其可靠性強、運行快、并行性等特點在電子設(shè)計中具有廣泛的意義。作為一種可編程邏輯器件,F(xiàn)PGA在短短二十年中從電子設(shè)計的外圍器件逐漸演變?yōu)閿?shù)字系統(tǒng)的核心。伴隨著半導體工藝技術(shù)的進步,F(xiàn)PGA器件的設(shè)計技術(shù)取得了飛躍發(fā)展及突破?! 》诸l器通常用來對某個給定的時鐘頻率進行分頻,以得到所需的時鐘頻率。在設(shè)計數(shù)字電路中會經(jīng)常用到多種不同頻率的時鐘脈沖,一般采用由一個固定的晶振時鐘頻率來產(chǎn)生所需要的不
          • 關(guān)鍵字: FPGA  數(shù)字分頻器  
          共9854條 61/657 |‹ « 59 60 61 62 63 64 65 66 67 68 » ›|

          fpga+dsp介紹

          您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
          歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

          熱門主題

          樹莓派    linux   
          關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
          Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
          《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
          備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
          看屁屁www成人影院,亚洲人妻成人图片,亚洲精品成人午夜在线,日韩在线 欧美成人 (function(){ var bp = document.createElement('script'); var curProtocol = window.location.protocol.split(':')[0]; if (curProtocol === 'https') { bp.src = 'https://zz.bdstatic.com/linksubmit/push.js'; } else { bp.src = 'http://push.zhanzhang.baidu.com/push.js'; } var s = document.getElementsByTagName("script")[0]; s.parentNode.insertBefore(bp, s); })();