fpga+dsp 文章 進入fpga+dsp技術社區(qū)
FPGA實現(xiàn)的FIR算法在汽車動態(tài)稱重儀表中的應用
- 摘 要: 本文介紹了用FPGA實現(xiàn)的FIR算法,并對這種算法應用于汽車動態(tài)稱重儀表中的結果做了分析。實踐證明此算法用于動態(tài)稱重具有良好的效果。關鍵詞: FPGA;FIR;動態(tài)稱重引言車輛在動態(tài)稱重時,作用在平臺上的力除真實軸重外,還有許多因素產生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅動力等,給動態(tài)稱重實現(xiàn)高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數(shù)則不能過大,否則將產生過大的延遲導致不能實現(xiàn)實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數(shù)字濾波消
- 關鍵字: FIR FPGA 動態(tài)稱重
全數(shù)字鎖相環(huán)的設計
- 摘要:本文在說明全數(shù)字鎖相環(huán)的基礎上,提出了一種利用FPGA設計一階全數(shù)字鎖相環(huán)的方法,并給出了關鍵部件的RTL可綜合代碼,并結合本設計的一些仿真波形詳細描述了數(shù)字鎖相環(huán)的工作過程,最后對一些有關的問題進行了討論。關鍵詞:全數(shù)字鎖相環(huán);DPLL;FSK;FPGA 引言鎖相環(huán)(PLL)技術在眾多領域得到了廣泛的應用。如信號處理,調制解調,時鐘同步,倍頻,頻率綜合等都應用到了鎖相環(huán)技術。傳統(tǒng)的鎖相環(huán)由模擬電路實現(xiàn),而全數(shù)字鎖相環(huán)(DPLL)與傳統(tǒng)的模擬電路實現(xiàn)的PLL相比,具有精度高且不受溫度和電壓影響,環(huán)路
- 關鍵字: DPLL FPGA FSK 全數(shù)字鎖相環(huán)
利用Matlab和Simulink對DSP進行系統(tǒng)級的設計方法
- 摘要:本文介紹了利用Matlab和 Simulink中 Developer's Kit for TI DSP工具對DSP進行系統(tǒng)級設計的方法。關鍵詞:DSP;Matlab;TI;CCS;IDE引言傳統(tǒng)的DSP設計開發(fā)流程分為兩個部分:開發(fā)設計和產品實現(xiàn)。在開發(fā)設計部分完成算法開發(fā)和方案設計,產品的實現(xiàn)用來驗證開發(fā)設計的正確性,通常是在不同的部門相互獨立地完成。這樣的開發(fā)流程存在許多問題,如相互之間的協(xié)作,系統(tǒng)范圍內的算法測試,系統(tǒng)設計的錯誤不能被及時發(fā)現(xiàn)等。利用Matlab和Simulink系統(tǒng)級的設計方
- 關鍵字: CCS DSP IDE Matlab TI
BLACKfinTMDSP體系結構:能實現(xiàn)帶電源管理功能的多樣性應用
- 引言嵌入式系統(tǒng)應用一般可分為兩類:一類主要是數(shù)字信號處理器(DSP)強大的數(shù)值計算功能的應用,其應用實例是V.90語音頻段調制解調器的數(shù)據(jù)泵器件應用中嵌入的增強型DSP;另一類則是控制方面的應用,其應用實例是手持式計算機或數(shù)字手表。人們對這兩類不同的應用系統(tǒng)通常采用的設計方法是,根據(jù)應用情況選用DSP處理器或微控制器(MCU)。DSP 處理器可為數(shù)值計算提供更強大的運算能力;而MCU通常易于編程并且能提供多種片內外圍器件,以便使每一種MCU更加適合其相應的應用需求。另外,這些MCU各自的指令集都與其相應的
- 關鍵字: DSP 模擬IC 電源
用DSP應對3G手機的語音識別應用
- 數(shù)據(jù)速率高達2Mb/s的3G手機將可以支持包括數(shù)據(jù)業(yè)務和互聯(lián)網連接在內的多媒體應用。由此,人們希望大多數(shù)3G手機的屏幕更大,鍵盤更小。為避免小鍵盤帶來的不便,借助自動語音識別技術(ASR)實現(xiàn)語音撥號成為3G手機普遍看好的特性。如果ASR能夠擔當起這一重任并使消費者滿意,那么它將最終完全取代小鍵盤而用在3G手機上。從設計的角度來看,ASR在實時操作以及語音格式的清晰程度與快速識別等功能性的實現(xiàn)方面,需要依靠高性能數(shù)字信號處理器技術來完成所需的復雜算法。幸運的是,現(xiàn)代DSP技術已取得了很大進展,它已經實現(xiàn)了
- 關鍵字: 3G DSP
用CPLD和外部SRAM構成大容量FIFO的設計
- 摘要:對照一般通用FIFO的外部控制線,以及視頻服務器應用的具體要求,設計完成用CPLD和外部SRAM構成的大容量、廉價、高速FIFO,除了可以滿足視頻服務器碼流緩沖的需要外,也可以作為一個通用的大容量FIFO。關鍵詞:視頻服務器、碼流平滑、FPGA/CPLD、FIFOThe design of FIFO consisted of CPLD and SRAMRen Sanjun Hu WenjieDSP Center of Institute of Acoustics, Chinese Academy
- 關鍵字: 視頻服務器、碼流平滑、FPGA/CPLD、FIFO 存儲器
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473