fpga+mpu+mcu 文章 進入fpga+mpu+mcu技術(shù)社區(qū)
高云半導(dǎo)體星核計劃取得初步成果
- 山東高云半導(dǎo)體科技有限公司(以下簡稱“高云半導(dǎo)體”今日宣布,在山東省國產(chǎn)IP軟核平臺上發(fā)布三個IP軟核參考設(shè)計,分別是:I2C總線、SPI、UART,作為星核計劃取得的初步成果,這三個軟核在工業(yè)控制、系統(tǒng)調(diào)試以及嵌入式開發(fā)中具有非常廣泛的應(yīng)用?! 吧綎|省國產(chǎn)IP軟核平臺由山東信息通信研究院、高云半導(dǎo)體共同發(fā)起,致力于打造國內(nèi)首家國產(chǎn)IP軟核資源庫”,山東高云半導(dǎo)體科技有限公司總經(jīng)理梁岳峰先生表示,“該平臺以山東信息通信研究院的集成電路設(shè)計測試平臺、高云半導(dǎo)體星核計劃為依托,本著開放、資源共享的原則,
- 關(guān)鍵字: 高云 半導(dǎo)體 FPGA
零基礎(chǔ)學(xué)FPGA (二十六)頻、相可調(diào),任意波形信號發(fā)生器系統(tǒng)設(shè)計

- 最近接了一個項目吧,是我們學(xué)校物理院院長帶的研究生搞的,小墨有幸跟他們合作,負(fù)責(zé)FPGA方面的工作,完成后據(jù)說還會申請國家專利,具體到什么時候完成,那可能就是猴年馬月了,或者說我已經(jīng)不在學(xué)校了。從今天開始,小墨將開始接觸賽靈思公司的FPGA(老師提供的平臺),用到的當(dāng)然是SOPC。其實做做項目也好,讓自己鍛煉一下,我也好久沒有做大一點的項目了,對我來說也是一個機會吧?! ⌒盘柊l(fā)生器這個東西相信大家都知道,關(guān)于基于DDS信號發(fā)生器的技術(shù)文檔網(wǎng)上也多的是,但是我還是想寫一下這部分的教學(xué),因為從我自身的學(xué)習(xí)
- 關(guān)鍵字: FPGA SOPC
未來汽車芯片趨勢 將從MCU轉(zhuǎn)至SoC
- 福特(Ford Motor)在1983年首次于Escort車系導(dǎo)入16位元英特爾(Intel)微控制器(MCU)為基礎(chǔ)的引擎噴射系統(tǒng),而汽車產(chǎn)業(yè)發(fā)展至今,市面上許多高階汽車已搭載超過100個微處理器,而當(dāng)初的Escort僅搭載1個微處理器?! ?jù)Semiconductor Engineering網(wǎng)站報導(dǎo),汽車內(nèi)部系統(tǒng)控制所用的電子控制單元(ECU)設(shè)計,這些規(guī)范都隨時間不斷演進。福特汽車旗下創(chuàng)新部門全球執(zhí)行長Jim Buczkowski表示,汽車的基本系統(tǒng)歷史悠久,并隨著時間全面電子化且整合,像是窗戶
- 關(guān)鍵字: MCU SoC
如果讓熱噪聲“變廢為寶”

- 模擬設(shè)計中的熱噪聲幾乎總屬于寄生特性,需要不惜一切代價加以避免。輸入濾波、PCB 板面布局和接地連接都是良好模擬系統(tǒng)中最重要的因素,但用戶總能在模擬系統(tǒng)中找到一定量的 Johnson-Nyquist 熱噪聲和閃爍噪聲?! ×硪环N噪聲源,即量化噪聲比熱噪聲和其他噪聲源更重要。當(dāng)信號從模擬轉(zhuǎn)為數(shù)字時會產(chǎn)生量化噪聲?! D 1 顯示了 4 位模數(shù)轉(zhuǎn)換器 (ADC) 數(shù)字化正弦波這一極端實例中獲得的量化噪聲 圖1 當(dāng)您用尺子測量物體時,需要實際讀取尺子的刻度來測量物體的大小,對吧?但如果物體的尺寸介于兩個
- 關(guān)鍵字: 熱噪聲 MCU
ST:醫(yī)療電子由復(fù)雜向便攜、穿戴式轉(zhuǎn)化
- 隨著人口老齡化的進程加快,慢性疾病對長期處于緊張工作狀態(tài)下的中青年人群中的蔓延,以及人們對自身健康狀態(tài)和保健意識的增強,所有這些都在推動醫(yī)療模式的改變。從以癥狀治療為中心的模式轉(zhuǎn)向以預(yù)防為主,早診斷早治療的模式。醫(yī)療電子設(shè)備也開始從復(fù)雜的應(yīng)用于醫(yī)院的大型設(shè)備,向既適合醫(yī)院有適合家庭和個人的便攜式,穿戴式設(shè)備轉(zhuǎn)化?! τ谶@些便攜式和穿戴式電子設(shè)備,實現(xiàn)預(yù)期的功能是最重要的,同時低能耗和方便的操作與通信功能也是其被用戶和市場認(rèn)可的主要因素。在這方面,ST的MCU產(chǎn)品能夠為這些產(chǎn)品提供更全面的性能支持。我
- 關(guān)鍵字: ST MCU
關(guān)于PCB設(shè)計必須掌握的基礎(chǔ)知識

- 想要成為一名硬件工程師首先必須掌握的就是PCB的設(shè)計與繪制,這里我們?yōu)榇蠹艺砹藥讞l設(shè)計技巧?! ?、如果設(shè)計的電路系統(tǒng)中包含F(xiàn)PGA器件,則在繪制原理圖前必需使用Quartus II軟件對管腳分配進行驗證。(FPGA中某些特殊的管腳是不能用作普通IO的)?! ?、4層板從上到下依次為:信號平面層、地、電源、信號平面層;6層板從上到下依次為:信號平面層、地、信號內(nèi)電層、信號內(nèi)電層、電源、信號平面層。6層以上板(優(yōu)點是:防干擾輻射),優(yōu)先選擇內(nèi)電層走線,走不開選擇平面層,禁止從地或電源層走線(原因:會分
- 關(guān)鍵字: PCB FPGA
如何使產(chǎn)品快速集成高速信號采集功能?

- 摘要:在科技飛速發(fā)展的今天,各種自動化儀器及自動控制都離不開信號采集,而且要采集的信號越來越快,精度要求也越來越高。如何簡單快速的讓系統(tǒng)集成這項功能呢? 1、ZSDA1000的基本介紹 ZDS1000是ZLG致遠電子開發(fā)的高速信號數(shù)據(jù)采集模塊,模塊通過PCI Express2.0接口與主機端連接,350M帶寬,1GSa/s的采樣速率。用戶只需要通過動態(tài)鏈接庫文件就可以輕松控制模塊進行數(shù)據(jù)采集和數(shù)據(jù)處理??捎糜谫|(zhì)譜分析、雷達信號捕捉、材料分析等場
- 關(guān)鍵字: FPGA ZSDA1000
直接數(shù)字合成技術(shù)實現(xiàn)函數(shù)信號發(fā)生器

- 本文利用直接數(shù)字合成技術(shù)通過一款FPGA可編程邏輯芯片實現(xiàn)函數(shù)信號發(fā)生器的研制,該信號發(fā)生器是以Altera公司生產(chǎn)的EP4CE6F17C8芯片為設(shè)計載體,通過DDS技術(shù)實現(xiàn)兩路同步信號輸出。通過軟件Quartus-II12.0和Nios-II 12.0開發(fā)環(huán)境編程,實現(xiàn)多種波形信號輸出,信號具有高精度的頻率分辨率能力,最高可達36位。最后通過實驗輸出的波形信號符合標(biāo)準(zhǔn)。
- 關(guān)鍵字: 直接數(shù)字合成技術(shù) FPGA 信號發(fā)生器 Quartus-II 201512
下一代FPGA有望實現(xiàn)突破性優(yōu)勢

- 本白皮書介紹為什么電信帶寬和基礎(chǔ)設(shè)施促進了FPGA功能的增強,以及ASIC和ASSP面臨的商業(yè)挑戰(zhàn),可編程邏輯器件(PLD)定制方法是怎樣支持FPGA功能的跨越式發(fā)展。本文還簡要介紹了下一代FPGA和SoC系列品?! ∫浴 ∽钚掳l(fā)布的FPGA是硬件規(guī)劃人員、軟件開發(fā)人員和系統(tǒng)設(shè)計人員實現(xiàn)其下一代產(chǎn)品目標(biāo)的關(guān)鍵支撐因素。大量的電信基礎(chǔ)設(shè)施成指數(shù)增長的帶寬需求以及各行業(yè)使用這些帶寬的需求使得現(xiàn)有硬件和軟件解決方案很難滿足性能要求,也難以達到成本和功耗目標(biāo)。ASIC、ASSP和獨立處理器遇到了發(fā)展瓶頸,P
- 關(guān)鍵字: FPGA SoC
采用三柵極技術(shù)FPGA的突破性優(yōu)勢

- 引言 2013年2月,Altera公司與Intel公司共同宣布了Altera下一代最高性能FPGA產(chǎn)品的生產(chǎn)將獨家采用Intel的14nm 3D Tri-Gate(三柵極)晶體管技術(shù)。這使得Altera成為當(dāng)前采用最先進、最高性能半導(dǎo)體技術(shù)的獨家專業(yè)FPGA供應(yīng)商。本文介紹了三柵極及相關(guān)技術(shù)的歷史與現(xiàn)狀,以便了解三柵極技術(shù)對高性能FPGA性能的影響,以及其在數(shù)字電路速度、功率以及生產(chǎn)方面有何種程度的優(yōu)勢?! 【w管設(shè)計的背景 1947年,貝爾實驗室展示了第一支晶體管,采用的是鍺
- 關(guān)鍵字: Altera FPGA
Altera功能安全包與靈活的FPGA相結(jié)合,實現(xiàn)“鎖步”處理器解決方案,降低了風(fēng)險,促進產(chǎn)品及時面市
- Altera公司今天宣布,開始提供面向Nios? II嵌入式處理器的Altera?功能安全鎖步解決方案,這一解決方案降低了設(shè)計周期風(fēng)險,幫助系統(tǒng)設(shè)計人員簡化工業(yè)和汽車安全應(yīng)用的認(rèn)證。Altera與意大利比薩的功能安全領(lǐng)先供應(yīng)商YOGITECH聯(lián)合開發(fā)的鎖步解決方案采用了Altera FPGA、SoC,認(rèn)證工具流程,以及YOGITECH的知識產(chǎn)權(quán)(IP)內(nèi)核。這一解決方案幫助客戶在Altera FPGA中輕松實現(xiàn)SIL3安全設(shè)計,包括低成本Cyclone? V&n
- 關(guān)鍵字: Altera FPGA
紫光半導(dǎo)體收購集中美國 專挑寡占市場
- 面對清華紫光集團董事長趙偉國再次放話,將先把收購目光集中在美國半導(dǎo)體產(chǎn)業(yè)的說法,日前臺系IC設(shè)計公司均表達不意外,畢竟臺灣政府目前尚未通過相關(guān)法令限制,加上相關(guān)配套措施還需產(chǎn)官學(xué)界互相討論,與其現(xiàn)在買市值不大的臺灣IC設(shè)計公司,對清華紫光集團并無法產(chǎn)生立即性的幫助。 產(chǎn)業(yè)界人士指出,以清華紫光的大陸內(nèi)需市場色彩,加上先前出手目標(biāo)多鎖定具備一定程度寡占特性的產(chǎn)業(yè)來看,全球三強鼎立的EDA市場、繪圖芯片與FPGA產(chǎn)業(yè),或許是清華紫光集團在談判桌上的下一個目標(biāo)。 確實從清華紫光收購動作一路多鎖定
- 關(guān)鍵字: 紫光 FPGA
Altera公開業(yè)界第一款集成了HBM2 DRAM和FPGA的異構(gòu)SiP器件
- Altera公司(Nasdaq)公開業(yè)界第一款異構(gòu)系統(tǒng)級封裝(SiP,System-in-Package)器件,集成了來自SK Hynix的堆疊寬帶存儲器(HBM2)以及高性能Stratix® 10 FPGA和SoC。Stratix 10 DRAM SiP代表了新一類器件,其特殊的體系結(jié)構(gòu)設(shè)計滿足了高性能系統(tǒng)對存儲器帶寬最嚴(yán)格的要求。 數(shù)據(jù)中心、廣播、固網(wǎng)和高性能計算等系統(tǒng)要處理的數(shù)據(jù)量不斷攀升,需要的帶寬非常高。相對于目前的分立DRAM解決方案,Stratix 10 DRAM SiP的
- 關(guān)鍵字: Altera FPGA
Altera公開業(yè)界第一款集成了HBM2 DRAM和FPGA的異構(gòu)SiP器件
- Altera公司今天公開業(yè)界第一款異構(gòu)系統(tǒng)級封裝(SiP,System-in-Package)器件,集成了來自SK Hynix的堆疊寬帶存儲器(HBM2)以及高性能Stratix® 10 FPGA和SoC。Stratix 10 DRAM SiP代表了新一類器件,其特殊的體系結(jié)構(gòu)設(shè)計滿足了高性能系統(tǒng)對存儲器帶寬最嚴(yán)格的要求。 數(shù)據(jù)中心、廣播、固網(wǎng)和高性能計算等系統(tǒng)要處理的數(shù)據(jù)量不斷攀升,需要的帶寬非常高。相對于目前的分立DRAM解決方案,Stratix 10 DRAM SiP的存儲器帶寬提
- 關(guān)鍵字: Altera FPGA
fpga+mpu+mcu介紹
您好,目前還沒有人創(chuàng)建詞條fpga+mpu+mcu!
歡迎您創(chuàng)建該詞條,闡述對fpga+mpu+mcu的理解,并與今后在此搜索fpga+mpu+mcu的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+mpu+mcu的理解,并與今后在此搜索fpga+mpu+mcu的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
