EEPW首頁(yè) >>
主題列表 >>
fpga+mpu+mcu
fpga+mpu+mcu 文章 進(jìn)入fpga+mpu+mcu技術(shù)社區(qū)
零基礎(chǔ)學(xué)FPGA (十八) 談可編程邏輯設(shè)計(jì)思想與技巧!對(duì)您肯定有用!
- 今天給大家?guī)?lái)的是我們?cè)贔PGA設(shè)計(jì)中經(jīng)常要遇到的設(shè)計(jì)技巧與思想,即乒乓操作,串并轉(zhuǎn)換,流水線(xiàn)操作和跨時(shí)鐘域信號(hào)的同步問(wèn)題。 之前也看過(guò)一些書(shū),也在網(wǎng)上找過(guò)一些資料,不過(guò)小墨發(fā)現(xiàn)大部分都是理論講解,僅僅是給一個(gè)框圖就沒(méi)事了,或者是好幾個(gè)網(wǎng)站的資料都是一樣的,都是復(fù)制的一個(gè)地方的,僅僅是講解,沒(méi)有實(shí)例,要不就是某個(gè)網(wǎng)站提供源碼,但是要注冊(cè),還要花什么積分,沒(méi)有積分還得要錢(qián)...很不利于初學(xué)者的學(xué)習(xí)(人與人之間怎么就不能多點(diǎn)信任呢~還要錢(qián)...)。所以小墨想寫(xiě)這么一篇文章來(lái)介紹一下這4種思想,理論部
- 關(guān)鍵字: FPGA 可編程邏輯設(shè)計(jì)
【從零開(kāi)始走進(jìn)FPGA】 SignalTap II Logic Analyzer
- 一、為啥別忘了我 嵌入式邏輯分析儀—SigbalTap II,是Altera Quartus II 自帶的嵌入式邏輯分析儀,與Modelsim軟件仿真有所不同,是在線(xiàn)式的仿真,更準(zhǔn)確的觀察數(shù)據(jù)的變化,方便調(diào)試。 很多學(xué)過(guò)單片機(jī)的孩子認(rèn)為,單片機(jī)可以在線(xiàn)單步調(diào)試,而FPGA是并發(fā)的,不能單步調(diào)試,這使得FPGA的調(diào)試學(xué)習(xí)帶來(lái)了困難。其實(shí)這個(gè)說(shuō)法不是完全正確的。別忘了,還有SignalTap II Logic Analyzer。有了這個(gè)嵌入式邏輯分析儀,在調(diào)試多通道或單通道數(shù)據(jù),進(jìn)
- 關(guān)鍵字: FPGA SignalTap
基于FPGA和51單片機(jī)的信號(hào)發(fā)生器設(shè)計(jì)
- 信號(hào)發(fā)生器又稱(chēng)為波形發(fā)生器是一種常用的信號(hào)源并且廣泛應(yīng)用于電子電路、通信、控制和教學(xué)實(shí)驗(yàn)等領(lǐng)域的重要儀器之一。為了降低傳統(tǒng)函數(shù)信號(hào)發(fā)生器成本,改善信號(hào)發(fā)生器低頻穩(wěn)定性。筆者結(jié)合FPGA和51單片機(jī)產(chǎn)生0.596 Hz頻率精度函數(shù)信號(hào)。筆者設(shè)計(jì)通過(guò)51單片機(jī)控制函數(shù)信號(hào)類(lèi)型以及相關(guān)參數(shù),用戶(hù)可通過(guò)按鍵設(shè)置需要的波形、波形幅度、波形頻率以及方波的占空比、相位。本文設(shè)計(jì)方案不僅具有良好的經(jīng)濟(jì)前景,也可以為當(dāng)代高等教育深化改革做一個(gè)參考方向。 1 系統(tǒng)設(shè)計(jì)方案 1.1 系統(tǒng)硬件設(shè)計(jì) 本文中設(shè)
- 關(guān)鍵字: FPGA 51單片機(jī)
FPGA系統(tǒng)設(shè)計(jì)的仿真驗(yàn)證之: ModelSim的仿真流程
- 7.3 ModelSim的仿真流程 7.3.1 ModelSim的安裝 ModelSim的最新版本可以從互連網(wǎng)上免費(fèi)得到,需要購(gòu)買(mǎi)的只是License文件。ModelSim的下載地址為http://www.model.com/。打開(kāi)網(wǎng)站頁(yè)面后可以點(diǎn)擊Download,用戶(hù)填寫(xiě)完一張表格以后可以得到一個(gè)小時(shí)的下載時(shí)間。 獲得License的方法有很多種。 首先可以在線(xiàn)申請(qǐng)License文件,選取“開(kāi)始→程序→ModelSim SE 5.8c&rar
- 關(guān)鍵字: FPGA ModelSim
FPGA系統(tǒng)設(shè)計(jì)的仿真驗(yàn)證之: ModelSim仿真工具簡(jiǎn)介
- 7.2 ModelSim仿真工具簡(jiǎn)介 ModelSim是Model Technology(Mentor Graphics的子公司)的DHL硬件描述語(yǔ)言的仿真軟件,該軟件可以用來(lái)實(shí)現(xiàn)對(duì)設(shè)計(jì)的VHDL、Verilog或者是兩種語(yǔ)言混合的程序進(jìn)行仿真,同時(shí)也支持IEEE常見(jiàn)的各種硬件描述語(yǔ)言標(biāo)準(zhǔn)。 無(wú)論從友好的使用界面和調(diào)試環(huán)境來(lái)看,還是從仿真速度和仿真效果來(lái)看,ModelSim都可以算得上是業(yè)界最優(yōu)秀的HDL語(yǔ)言仿真軟件。它是惟一的單內(nèi)核支持VHDL和Verilog混合仿真的仿真器,是做FPG
- 關(guān)鍵字: FPGA ModelSim
基于Modelsim FLI接口的FPGA仿真技術(shù)
- 1、Modelsim 及 FLI接口介紹 Modelsim是 Model Technology(Mentor Graphics的子公司)的 HDL 硬件描述語(yǔ)言仿真軟件,可以實(shí)現(xiàn) VHDL, Verilog,以及 VHDL-Verilog 混合設(shè)計(jì)的仿真。除此之外,Modelsim還能夠與 C 語(yǔ)言一起實(shí)現(xiàn)對(duì) HDL 設(shè)計(jì)文件的協(xié)同仿真。同時(shí),相對(duì)于大多數(shù)的 HDL 仿真軟件來(lái)說(shuō),Modelsim 在仿真速度上也有明顯優(yōu)勢(shì)。這些特點(diǎn)使 Modelsim 越來(lái)越受到 EDA設(shè)計(jì)者、尤其是 FPGA
- 關(guān)鍵字: Modelsim FPGA
SPI是什么
- 導(dǎo)讀:本文主要介紹的是SPI是什么,不懂得親快來(lái)學(xué)習(xí)一下吧,很漲姿勢(shì)的哦~~~ 1.SPI是什么--簡(jiǎn)介 SPI是Serial Peripheral Interface的縮寫(xiě),中文名稱(chēng)為串行外設(shè)接口。SPI總線(xiàn)系統(tǒng)是一種同步串行外設(shè)接口,它可以使MCU與各種外圍設(shè)備以串行方式進(jìn)行通信以交換信息。SPI總線(xiàn)系統(tǒng)是一種高速的,全雙工,同步的通信總線(xiàn),并且在芯片的管腳上只占用四根線(xiàn),節(jié)約了芯片的管腳,同時(shí)為PCB的布局上節(jié)省空間,提供方便, 2.SPI是什么--特點(diǎn) SPI一共有11位有
- 關(guān)鍵字: MCU SPI SPI是什么
16個(gè)信號(hào)源設(shè)計(jì)匯總,包括無(wú)線(xiàn)電、DDS等
- 信號(hào)發(fā)生器是一種能提供各種頻率、波形和輸出電平電信號(hào)的設(shè)備。在測(cè)量各種電信系統(tǒng)或電信設(shè)備的振幅特性、頻率特性、傳輸特性及其它電參數(shù)時(shí),以及測(cè)量元器件的特性與參數(shù)時(shí),用作測(cè)試的信號(hào)源或激勵(lì)源。 無(wú)線(xiàn)電導(dǎo)航數(shù)字信號(hào)源的系統(tǒng)設(shè)計(jì),完整參考方案 本無(wú)線(xiàn)電導(dǎo)航數(shù)字信號(hào)源總體設(shè)計(jì)思想采用直接數(shù)字頻率合成器(DDS)技術(shù),設(shè)計(jì)精確的時(shí)鐘參考源精度、頻率和相位累加器字長(zhǎng)和正弦波函數(shù)表,實(shí)現(xiàn)研制技術(shù)要求的輸出頻率變化范圍、頻率變化步長(zhǎng)和頻率精度的調(diào)制正弦信號(hào)形式。 基于DDFS的程控音頻儀器測(cè)試信號(hào)源
- 關(guān)鍵字: 無(wú)線(xiàn)電 FPGA
基于FPGA的高精度信號(hào)源的設(shè)計(jì)
- 引言 近年來(lái)電子信息技術(shù)飛速發(fā)展,使得各領(lǐng)域?qū)π盘?hào)源的要求不斷提高,不但要求其頻率穩(wěn)定度和準(zhǔn)確度高,頻率改變方便,而且還要求可以產(chǎn)生任意波形,輸出不同幅度的信號(hào)等。DDFS技術(shù)是自上世紀(jì)70年代出現(xiàn)的一種新型的直接頻率合成技術(shù)。DDFS技術(shù)是在信號(hào)的采樣定理的基礎(chǔ)上提出來(lái)的,從“相位”的概念出發(fā),進(jìn)行頻率合成,不但可利用晶體振蕩的高頻率穩(wěn)定度、高準(zhǔn)確度,且頻率改變方便,轉(zhuǎn)換速度快,便于產(chǎn)生任意波形等,因此,DDFS技術(shù)是目前高精密度信號(hào)源的核心技術(shù)。 1 DDFS技
- 關(guān)鍵字: FPGA DDFS
基于DDS跳頻信號(hào)源的設(shè)計(jì)與實(shí)現(xiàn)
- 0 引言 跳頻通信具有較強(qiáng)的抗干擾、抗多徑衰落、抗截獲等能力,已廣泛應(yīng)用于軍事、交通、商業(yè)等各個(gè)領(lǐng)域。頻率合成器是跳頻系統(tǒng)的心臟,直接影響到跳頻信號(hào)的穩(wěn)定性和產(chǎn)生頻率的準(zhǔn)確度。目前頻率合成主要有三種方法:直接模擬合成法、鎖相環(huán)合成法和直接數(shù)字合成法(DDS)。直接模擬合成法利用倍頻(乘法)、分頻(除法)、混頻(加法與減法)及濾波,從單一或幾個(gè)參考頻率中產(chǎn)生多個(gè)所需的頻率。該方法頻率轉(zhuǎn)換時(shí)間快(小于100ns),但是體積大、功耗高,目前已基本不用。鎖相環(huán)合成法通過(guò)鎖相環(huán)完成頻率的加、減、乘、除運(yùn)算
- 關(guān)鍵字: DDS FPGA
小梅哥和你一起深入學(xué)習(xí)FPGA之?dāng)?shù)碼管動(dòng)態(tài)掃描(下)
- 測(cè)試平臺(tái)設(shè)計(jì) 本實(shí)驗(yàn)主要對(duì)數(shù)碼管驅(qū)動(dòng)引腳的狀態(tài)與預(yù)期進(jìn)行比較和分析,通過(guò)仿真,驗(yàn)證設(shè)計(jì)的正確性和合理性。數(shù)碼管驅(qū)動(dòng)模塊的testbench如下所示: `timescale 1ns/1ns module DIG_LED_DRIVE_tb; reg [23:0]data; reg clk; reg rst_n; wire [7:0]seg; wire [2:0]sel; DIG_LED_DRIVE DIG_LED_DRIVE
- 關(guān)鍵字: FPGA 動(dòng)態(tài)掃描
千兆采樣ADC確保直接RF變頻
- 隨著模數(shù)轉(zhuǎn)換器(ADC)的設(shè)計(jì)與架構(gòu)繼續(xù)采用尺寸更小的過(guò)程節(jié)點(diǎn),一種新的千兆赫ADC產(chǎn)品應(yīng)運(yùn)而生。能以千兆赫速率或更高速率進(jìn)行直接RF采樣且不產(chǎn)生交織偽像的ADC為通信系統(tǒng)、儀器儀表和雷達(dá)應(yīng)用的直接RF數(shù)字化帶來(lái)了全新的系統(tǒng)解決方案。 最先進(jìn)的寬帶ADC技術(shù)可以實(shí)現(xiàn)直接RF采樣。就在不久前,唯一可運(yùn)行在GSPS (Gsample/s)下的單芯片ADC架構(gòu)是分辨率為6位或8位的Flash轉(zhuǎn)換器。這些器件能耗極高,且通常無(wú)法提供超過(guò)7位的有效位數(shù)(ENOB),這是由于Flash架構(gòu)的幾何尺寸與功耗限
- 關(guān)鍵字: ADC RF 轉(zhuǎn)換器 LVDS FPGA
選擇合適的轉(zhuǎn)換器:JESD204B與LVDS對(duì)比
- 1 為不同應(yīng)用提供不同選擇 對(duì)于數(shù)據(jù)轉(zhuǎn)換器的高速串行傳輸,不同的應(yīng)用有不同的選擇。十多年來(lái),數(shù)據(jù)轉(zhuǎn)換器制造商一直選擇LVDS作為主要差分信號(hào)技術(shù)。盡管有些LVDS應(yīng)用可使用更高的數(shù)據(jù)速率,但目前該市場(chǎng)上的轉(zhuǎn)換器廠商可提供的最大LVDS數(shù)據(jù)速率仍然為0.8至1 Gbps。LVDS技術(shù)一直難以滿(mǎn)足轉(zhuǎn)換器的帶寬要求。LVDS受TIA/EIA 644A規(guī)范控制,這是一項(xiàng)LVDS核心制造商的行業(yè)標(biāo)準(zhǔn)。該規(guī)范可作為設(shè)計(jì)人員的最佳實(shí)踐指南,提高不同廠商的LVDS發(fā)送器及接收器兼容性。同樣,沒(méi)有完全遵守LVDS
- 關(guān)鍵字: JESD204B LVDS 轉(zhuǎn)換器 FPGA PHY
經(jīng)濟(jì)實(shí)用的加熱器斷線(xiàn)報(bào)警電路
- 1 加熱器斷線(xiàn)報(bào)警 為了保證生產(chǎn)產(chǎn)品的質(zhì)量、提高勞動(dòng)生產(chǎn)率,為了避免意外的傷害事故,電加熱系統(tǒng)中常常帶有加熱器斷線(xiàn)報(bào)警等功能。這些功能可以用專(zhuān)門(mén)配備的斷線(xiàn)報(bào)警器實(shí)現(xiàn),也可以用集成在調(diào)節(jié)儀表中的專(zhuān)用軟硬件實(shí)現(xiàn)。后者具有結(jié)構(gòu)緊湊、占有空間小、費(fèi)用節(jié)省等優(yōu)點(diǎn)。 現(xiàn)在生產(chǎn)的智能調(diào)節(jié)儀表常常是帶有諸多報(bào)警功能的多功能儀表。在MCU的控制下,這些儀表不僅能接收薄膜按鍵輸入的設(shè)定值或來(lái)自傳感器/變送器的多種被測(cè)信號(hào),也能經(jīng)演算處理后,顯示這些數(shù)值、輸出PID控制信號(hào)或報(bào)警信號(hào)。常見(jiàn)的報(bào)警方式有上限報(bào)警、
- 關(guān)鍵字: 加熱器 MCU PC機(jī) 報(bào)警電路 繼電器
fpga+mpu+mcu介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga+mpu+mcu!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+mpu+mcu的理解,并與今后在此搜索fpga+mpu+mcu的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+mpu+mcu的理解,并與今后在此搜索fpga+mpu+mcu的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473